亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

庫(kù)存波動(dòng)(dòng)性

  • 基于模糊PID控制開關(guān)電源的研究.rar

    高頻開關(guān)電源系統(tǒng)具有體積小、重量輕、高效節(jié)能、輸出紋波小等優(yōu)點(diǎn),現(xiàn)已開始逐步成為現(xiàn)代電源系統(tǒng)的主流。但是在傳統(tǒng)的開關(guān)電源技術(shù)中,它通常是采用模擬電路來實(shí)現(xiàn)電壓或電流控制的。近年來,隨著數(shù)字信號(hào)處理技術(shù)的日益完善、成熟,微處理器/微控制器和數(shù)字信號(hào)處理器性價(jià)比的不斷提高,數(shù)字控制在以實(shí)現(xiàn)復(fù)雜的控制策略,采用數(shù)字控制具有更高的穩(wěn)定性、可靠性和靈活性,并本文對(duì)開關(guān)電源的常用拓?fù)浣Y(jié)構(gòu)、模糊控制、模糊PID控制理論、PWM產(chǎn)生原理進(jìn)行了研究,在此基礎(chǔ)上設(shè)計(jì)了一種新型數(shù)字化的開關(guān)電源系統(tǒng)。該系統(tǒng)以TMS320LF2407為控制核心,利用模糊PID控制,建立電壓環(huán)單環(huán)控制結(jié)構(gòu),直接生成數(shù)字PWM波形,經(jīng)過IR2118驅(qū)動(dòng)主電路的功率開關(guān)管(MOSFET)。 本系統(tǒng)采用模糊PID控制策略。該控制策略既能發(fā)揮模糊控制的動(dòng)態(tài)響應(yīng)快、超調(diào)量小、較好的適應(yīng)性的特點(diǎn),又能發(fā)揮PID控制的穩(wěn)態(tài)精度高的優(yōu)點(diǎn),能較好的適應(yīng)開關(guān)電源的非線性,實(shí)時(shí)性控制的需要。整個(gè)電源系統(tǒng)以DSP為控制核心,用單個(gè)TMS320LF2407 DSP芯片來集中實(shí)現(xiàn)電源輸出調(diào)壓和過壓過流保護(hù)等要靈活地選擇不同的控制功能。 另外,本文按照高頻開關(guān)電源的設(shè)計(jì)步驟,采用基于DSP的數(shù)字控制方式,最后對(duì)本開關(guān)電源主電路進(jìn)行了PID控制和模糊PID控制的對(duì)比仿真研究。仿真結(jié)果表明這種控制策略具有很好的控制性能,算法實(shí)現(xiàn)比較簡(jiǎn)單,同時(shí)控制模塊設(shè)計(jì)簡(jiǎn)單,可靠性高,是一種比較實(shí)用、易于實(shí)現(xiàn)的控制算法。

    標(biāo)簽: PID 模糊 控制開關(guān)

    上傳時(shí)間: 2013-07-01

    上傳用戶:candice613

  • 基于先進(jìn)控制方法的永磁同步電機(jī)性能優(yōu)化.rar

    在實(shí)際應(yīng)用中,對(duì)永磁同步電機(jī)控制精度的要求越來越高。尤其是在機(jī)器人、航空航天、精密電子儀器等對(duì)電機(jī)性能要求較高的領(lǐng)域,系統(tǒng)的快速性、穩(wěn)定性和魯棒性能好壞成為決定永磁同步電機(jī)性能優(yōu)劣的重要指標(biāo)。傳統(tǒng)電機(jī)系統(tǒng)通常采用PID控制,其本質(zhì)上是一種線性控制,若被控對(duì)象具有非線性特性或有參變量發(fā)生變化,會(huì)使得線性常參數(shù)的PID控制器無法保持設(shè)計(jì)時(shí)的性能指標(biāo);在確定PID參數(shù)的過程中,參數(shù)整定值是具有一定局域性的優(yōu)化值,并不是全局最優(yōu)值。實(shí)際電機(jī)系統(tǒng)具有非線性、參數(shù)時(shí)變及建模過程復(fù)雜等特點(diǎn),因此常規(guī)PID控制難以從根本上解決動(dòng)態(tài)品質(zhì)與穩(wěn)態(tài)精度的矛盾。永磁同步電機(jī)是典型的多變量、參數(shù)時(shí)變的非線性控制對(duì)象。先進(jìn)控制方法(諸如智能控制、優(yōu)化算法等)研究應(yīng)用的發(fā)展與深入,為控制復(fù)雜的永磁同步電機(jī)系統(tǒng)開辟了嶄新的途徑。由于先進(jìn)控制方法擺脫了對(duì)控制對(duì)象模型的依賴,能夠在處理不精確性和不確定性問題中有可處理性、魯棒性,因而將其引入永磁同步電機(jī)控制已成為一個(gè)必然的趨勢(shì)。本文根據(jù)系統(tǒng)實(shí)現(xiàn)目標(biāo)的不同,選取相應(yīng)的先進(jìn)控制方法,并與PID控制相結(jié)合,對(duì)永磁同步電機(jī)各方面性能進(jìn)行有針對(duì)性的優(yōu)化,最終使其控制精度得到顯著的提高。為達(dá)到對(duì)永磁同步電機(jī)進(jìn)行性能優(yōu)化的研究目的,文中首先探討了正弦波永磁同步電機(jī)和方波永磁同步電機(jī)的運(yùn)行特點(diǎn)及控制機(jī)理,通過建立數(shù)學(xué)模型,對(duì)相應(yīng)的控制系統(tǒng)進(jìn)行了整體分析。針對(duì)永磁同步電機(jī)非線性、強(qiáng)耦合的特點(diǎn),設(shè)計(jì)了矢量控制方式下的永磁同步電機(jī)閉環(huán)反饋控制系統(tǒng)。結(jié)合常規(guī)PID控制,將模糊控制、遺傳算法、神經(jīng)網(wǎng)絡(luò)和人工免疫等多種先進(jìn)控制方法應(yīng)用于永磁同步電機(jī)調(diào)速系統(tǒng)、伺服系統(tǒng)和同步傳動(dòng)系統(tǒng)的控制器設(shè)計(jì)中,以滿足不同控制系統(tǒng)對(duì)電機(jī)動(dòng)、靜態(tài)性能的要求以及對(duì)調(diào)速性能或跟隨性能的側(cè)重。實(shí)驗(yàn)結(jié)果表明,采用先進(jìn)控制方法的永磁同步電機(jī)具有較好的動(dòng)態(tài)性能、抗擾動(dòng)能力以及較強(qiáng)的魯棒性能;與傳統(tǒng)PID控制相比,系統(tǒng)的控制精度得到了明顯提高。研究結(jié)果驗(yàn)證了先進(jìn)控制方法應(yīng)用于永磁同步電機(jī)性能優(yōu)化的有效性和實(shí)用性。

    標(biāo)簽: 先進(jìn)控制 永磁同步電機(jī) 性能優(yōu)化

    上傳時(shí)間: 2013-04-24

    上傳用戶:shinesyh

  • 基于高頻信號(hào)注入法的永磁同步電機(jī)無傳感器控制.rar

    永磁同步電機(jī)(PMSM)因其無需勵(lì)磁電流、運(yùn)行效率和功率密度高,在交流調(diào)速系統(tǒng)中被廣泛的應(yīng)用,但PMSM高性能的矢量控制需要精確的轉(zhuǎn)子位置和速度信號(hào)來實(shí)現(xiàn)磁場(chǎng)定向。在傳統(tǒng)控制中,一般采用機(jī)械式傳感器來檢測(cè)轉(zhuǎn)子位置和轉(zhuǎn)速,但是機(jī)械式傳感器存在諸如成本高、可靠性低、不易維護(hù)等問題,使得無速度/位置傳感器控制技術(shù)成為永磁同步電機(jī)控制中的熱點(diǎn)問題。雖然目前已有較多的研究成果,但是所采用的方法大多是基于電機(jī)基波方程的分析,一般不適用于低速甚至零速,并且對(duì)電機(jī)參數(shù)較為敏感,魯棒性差。本文正是為了解決這個(gè)問題,而采用高頻信號(hào)注入法實(shí)現(xiàn)轉(zhuǎn)子位置估算,這種方法適合于低速甚至零速,對(duì)電機(jī)參數(shù)的變化不敏感,魯棒性強(qiáng)。主要做了如下的工作: 首先詳細(xì)介紹了永磁同步電機(jī)三種基本結(jié)構(gòu),在建立了旋轉(zhuǎn)坐標(biāo)系下永磁同步電機(jī)數(shù)學(xué)模型的基礎(chǔ)上敘述了其矢量控制原理,分析了各種現(xiàn)有的永磁同步電機(jī)無速度/位置傳感器控制策略;其次在永磁同步電機(jī)矢量控制的基礎(chǔ)上詳細(xì)討論了旋轉(zhuǎn)高頻電壓信號(hào)注入法與脈振高頻電壓信號(hào)注入法提取轉(zhuǎn)子位置的基本原理,并在此基礎(chǔ)上利用MATLAB/SIMULINK仿真工具建立了整個(gè)永磁同步電機(jī)無速度/位置傳感器矢量控制系統(tǒng)的模型,進(jìn)行了仿真研究,仿真結(jié)果驗(yàn)證了控制算法的正確性。最后利用TI公司推出的數(shù)字信號(hào)處理器DSP芯片TMS320F2812,實(shí)現(xiàn)了基于脈振高頻信號(hào)注入法的永磁同步電機(jī)無速度/位置傳感器的實(shí)驗(yàn)運(yùn)行,實(shí)驗(yàn)結(jié)果驗(yàn)證了這種方法適合于低速運(yùn)行,對(duì)電機(jī)參數(shù)的變化不敏感,魯棒性強(qiáng)。

    標(biāo)簽: 高頻信號(hào) 永磁同步電機(jī) 無傳感器

    上傳時(shí)間: 2013-06-06

    上傳用戶:Neal917

  • 基于DSP的變頻電源電參數(shù)測(cè)量系統(tǒng)的設(shè)計(jì).rar

    變頻電源具有低損耗和高效率等顯著優(yōu)點(diǎn),其性能的優(yōu)劣直接關(guān)系到整個(gè)系統(tǒng)的安全性和可靠性指標(biāo),隨著工業(yè)上變頻電源的廣泛應(yīng)用,對(duì)其性能參數(shù)的檢測(cè)也越來越重要,因此對(duì)變頻電源設(shè)備輸出電參數(shù)進(jìn)行測(cè)量方面的研究具有重要的意義。 論文綜述了國(guó)內(nèi)外各種交流變頻電參數(shù)測(cè)量系統(tǒng)的研究現(xiàn)狀和應(yīng)用技術(shù),根據(jù)變頻設(shè)備的工作機(jī)理和輸出特性,提出了系統(tǒng)的總體設(shè)計(jì)方案。由于變頻設(shè)備的輸出范圍廣且變化快,并且國(guó)內(nèi)大部分參數(shù)測(cè)量設(shè)備都是針對(duì)工頻進(jìn)行設(shè)計(jì)的,基于此本文采用高速的數(shù)字處理器和改進(jìn)的算法來進(jìn)行控制實(shí)現(xiàn)。 論文首先給出了各電參數(shù)測(cè)量的國(guó)際標(biāo)準(zhǔn)和理論基礎(chǔ),重點(diǎn)分析了如何通過希爾波特變換來實(shí)現(xiàn)頻率的測(cè)量。為了濾除不需要的高次諧波并精確的測(cè)量頻率,建立了FIR濾波器模型,通過MATLAB編程進(jìn)行了數(shù)字仿真,驗(yàn)證了算法的正確性;利用周期法進(jìn)行了其它電參數(shù)的測(cè)量實(shí)現(xiàn),并在Labview 中進(jìn)行了仿真,作為輔助分析軟件具有快速直觀的特點(diǎn)并有很大的通用性。 在理論分析和仿真的基礎(chǔ)上,論文設(shè)計(jì)了基于TMS320F2812 DSP的控制系統(tǒng),并結(jié)合原理圖介紹了各模塊運(yùn)行原理;重點(diǎn)分析了如何利用CPLD來實(shí)現(xiàn)時(shí)序控制的功能,并給出了VHDL設(shè)計(jì)的程序和仿真結(jié)果。最后進(jìn)行軟件程序上的設(shè)計(jì),對(duì)各部分進(jìn)行了程序分析和設(shè)計(jì),各模塊結(jié)構(gòu)相互關(guān)聯(lián),具有很好的擴(kuò)展性和移植性。

    標(biāo)簽: DSP 變頻電源 電參數(shù)

    上傳時(shí)間: 2013-04-24

    上傳用戶:1054154823

  • 正弦波逆變器.rar

    正弦波逆變器理論基礎(chǔ)知識(shí),劉鳳君老師作品,對(duì)初學(xué)者和正在進(jìn)行逆變器設(shè)計(jì)及改進(jìn)會(huì)有幫助

    標(biāo)簽: 正弦波逆變器

    上傳時(shí)間: 2013-07-06

    上傳用戶:liber

  • 基于FPGA函數(shù)信號(hào)發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn).rar

    任意波形發(fā)生器已成為現(xiàn)代測(cè)試領(lǐng)域應(yīng)用最為廣泛的通用儀器之一,代表了信號(hào)源的發(fā)展方向。直接數(shù)字頻率合成(DDS)是二十世紀(jì)七十年代初提出的一種全數(shù)字的頻率合成技術(shù),其查表合成波形的方法可以滿足產(chǎn)生任意波形的要求。由于現(xiàn)場(chǎng)可編程門陣列(FPGA)具有高集成度、高速度、可實(shí)現(xiàn)大容量存儲(chǔ)器功能的特性,能有效地實(shí)現(xiàn)DDS技術(shù),極大的提高函數(shù)發(fā)生器的性能,降低生產(chǎn)成本。 本文首先介紹了函數(shù)波形發(fā)生器的研究背景和DDS的理論。然后詳盡地?cái)⑹隽擞肍PGA完成DDS模塊的設(shè)計(jì)過程,接著分析了整個(gè)設(shè)計(jì)中應(yīng)處理的問題,根據(jù)設(shè)計(jì)原理就功能上進(jìn)行了劃分,將整個(gè)儀器功能劃分為控制模塊、外圍硬件、FPGA器件三個(gè)部分來實(shí)現(xiàn)。最后就這三個(gè)部分分別詳細(xì)地進(jìn)行了闡述。 在實(shí)現(xiàn)過程中,本設(shè)計(jì)選用了Altera公司的EP2C35F672C6芯片作為產(chǎn)生波形數(shù)據(jù)的主芯片,充分利用了該芯片的超大集成性和快速性。在控制芯片上選用了三星公司的上S3C2440作為控制芯片。本設(shè)計(jì)中,F(xiàn)PGA芯片的設(shè)計(jì)和與控制芯片的接口設(shè)計(jì)是一個(gè)難點(diǎn),本文利用Altera的設(shè)計(jì)工具QuartusⅡ并結(jié)合Verilog—HDL語言,采用硬件編程的方法很好地解決了這一問題。論文最后給出了系統(tǒng)的測(cè)量結(jié)果,并對(duì)誤差進(jìn)行了一定分析,結(jié)果表明,可輸出步進(jìn)為0.01Hz,頻率范圍0.01Hz~20MHz的正弦波、三角波、鋸齒波、方波,或0.01Hz~20KHz的任意波。通過實(shí)驗(yàn)結(jié)果表明,本設(shè)計(jì)達(dá)到了預(yù)定的要求,并證明了采用軟硬件結(jié)合,利用FPGA技術(shù)實(shí)現(xiàn)任意波形發(fā)生器的方法是可行的。

    標(biāo)簽: FPGA 函數(shù)信號(hào)發(fā)生器

    上傳時(shí)間: 2013-08-03

    上傳用戶:1079836864

  • 實(shí)時(shí)視頻縮放算法研究及FPGA實(shí)現(xiàn).rar

    調(diào)整視頻圖像的分辨率需要視頻縮放技術(shù)。如果圖像縮放技術(shù)的處理速度達(dá)到實(shí)時(shí)性要求就可以應(yīng)用于視頻縮放。 傳統(tǒng)圖像縮放技術(shù)利用插值核函數(shù)對(duì)已有像素點(diǎn)進(jìn)行插值重建還原圖像。本文介紹了圖像插值的理論基礎(chǔ)一采樣定理,并對(duì)理想重建函數(shù)Sinc函數(shù)進(jìn)行了討論。本文介紹了常用的線性圖像插值技術(shù)及像素填充、自適應(yīng)插值和小波域圖像縮放等技術(shù)。然后,本文討論了分級(jí)線性插值算法的思想,設(shè)計(jì)并實(shí)現(xiàn)了FPGA上的分級(jí)雙三次算法。最后本文對(duì)各種算法的縮放效果進(jìn)行了分析和討論。 本文在分析現(xiàn)有視頻縮放算法基礎(chǔ)之上,提出了分級(jí)線性插值算法,并應(yīng)用在簡(jiǎn)化線性插值算法中。分級(jí)線性插值算法以犧牲一定的計(jì)算精度為代價(jià),用查找表代替乘法計(jì)算,降低了算法復(fù)雜度。本文設(shè)計(jì)并實(shí)現(xiàn)了分級(jí)雙三次插值算法,詳細(xì)說明了板上系統(tǒng)的模塊結(jié)構(gòu)。最后本文將分級(jí)線性插值算法與原線性插值算法效果圖進(jìn)行比較,比較結(jié)果顯示分級(jí)插值算法與原算法誤差較小,在放大比例較小時(shí)可以取代原算法。結(jié)果證明分級(jí)雙三次線性插值算法的FPGA實(shí)現(xiàn)能夠滿足額定幀頻,可以進(jìn)行實(shí)時(shí)視頻縮放。

    標(biāo)簽: FPGA 實(shí)時(shí)視頻 算法研究

    上傳時(shí)間: 2013-04-24

    上傳用戶:亞亞娟娟123

  • MP3音頻解碼器的FPGA原型芯片設(shè)計(jì)與實(shí)現(xiàn).rar

    MP3音樂是目前最為流行的音樂格式,因其音質(zhì)、復(fù)雜度與壓縮比的完美折中,占據(jù)著廣闊的市場(chǎng),不僅在互聯(lián)網(wǎng)上廣為流傳,而且在便攜式設(shè)備領(lǐng)域深受人們喜愛。本文以MPEG-1的MP3音頻解碼器為研究對(duì)象,在實(shí)時(shí)性、面積等約束條件下,研究MP3解碼電路的設(shè)計(jì)方法,實(shí)現(xiàn)FPGA原型芯片,研究MP3原型芯片的驗(yàn)證方法。 論文的主要貢獻(xiàn)如下: (1)使用算法融合方法合并MP3解碼過程的相關(guān)步驟,以減少緩沖區(qū)存儲(chǔ)單元的容量和訪存次數(shù)。如把重排序步驟融合到反量化模塊,可以減少一半的讀寫RAM操作;把IMDCT模塊內(nèi)部的三個(gè)算法步驟融合在一起進(jìn)行設(shè)計(jì),可以省去存儲(chǔ)中間計(jì)算結(jié)果的緩存區(qū)單元。 (2)反量化、立體聲處理等模塊中,采用流水線設(shè)計(jì)技術(shù),設(shè)置寄存器把較長(zhǎng)的組合邏輯路徑隔開,提高了電路的性能和可靠性;使用連續(xù)訪問公共緩存技術(shù),合理規(guī)劃各計(jì)算子模塊的工作時(shí)序,將數(shù)據(jù)計(jì)算的時(shí)間隱藏在訪存過程中;充分利用頻率線的零值區(qū)特性,有效地減少數(shù)據(jù)計(jì)算量,加快了數(shù)據(jù)處理的速度。 (3)設(shè)計(jì)了MP3硬件解碼器的FPGA原型芯片。采用Verilog HDL硬件描述語言設(shè)計(jì)RTL級(jí)電路,完成功能仿真,以Altera公司Stratix II系列的EP2S180 FPGA開發(fā)板為平臺(tái),實(shí)現(xiàn)MP3解碼器的FPGA原型芯片。MP3硬件解碼器在Stratix II EP2S180器件內(nèi)的資源利用率約為5%,其中組合邏輯查找表ALUT為7189個(gè),寄存器共有4024個(gè),系統(tǒng)頻率可達(dá)69.6MHz,充分滿足了MP3解碼過程的實(shí)時(shí)性要求。實(shí)驗(yàn)結(jié)果表明,MP3音頻解碼FPGA原型芯片可正常播放聲音,解碼音質(zhì)良好。

    標(biāo)簽: FPGA MP3 音頻解碼器

    上傳時(shí)間: 2013-07-01

    上傳用戶:xymbian

  • 基于DSPFPGA的圖像處理電路板硬件設(shè)計(jì).rar

    波前處理機(jī)是自適應(yīng)光學(xué)系統(tǒng)中實(shí)時(shí)信號(hào)處理和運(yùn)算的核心,隨著自適應(yīng)光學(xué)系統(tǒng)得發(fā)展,波前傳感器的采樣頻率越來越高,這就要求波前處理機(jī)必須有更強(qiáng)的數(shù)據(jù)處理能力以保證系統(tǒng)的實(shí)時(shí)性。在整個(gè)波前處理機(jī)的工作流程中,對(duì)CCD傳來的實(shí)時(shí)圖像數(shù)據(jù)進(jìn)行實(shí)時(shí)處理是第一步,也是十分重要的一步。如果不能保證圖像處理的實(shí)時(shí)性,那么后續(xù)的處理過程都無從談起。因此,研制高性能的圖像處理平臺(tái),對(duì)波前處理機(jī)性能的提高具有十分重要的意義。 論文介紹了本研究課題的背景以及國(guó)內(nèi)外圖像處理技術(shù)的應(yīng)用和發(fā)展?fàn)顩r,接著介紹了傳統(tǒng)的專用和通用圖像處理系統(tǒng)的結(jié)構(gòu)、特點(diǎn)和模型,并通過分析DSP芯片以及DSP系統(tǒng)的特點(diǎn),提出了基于DSP和FPGA芯片的實(shí)時(shí)圖像處理系統(tǒng)。該系統(tǒng)不同于傳統(tǒng)基于PC機(jī)模式的圖像處理系統(tǒng),發(fā)揮了DSP和FPGA兩者的優(yōu)勢(shì),能更好地提高圖像處理系統(tǒng)實(shí)時(shí)性能,同時(shí)也最大可能地降低成本。 論文根據(jù)圖像處理系統(tǒng)的設(shè)計(jì)目的、應(yīng)用需求確定了器件的選型。介紹了主要的器件,接著從系統(tǒng)架構(gòu)、邏輯結(jié)構(gòu)、硬件各功能模塊組成等方面詳細(xì)介紹了DSP+FPGA圖像處理系統(tǒng)硬件設(shè)計(jì),并分析了包括各種參數(shù)指標(biāo)選擇、連接方式在內(nèi)的具體設(shè)計(jì)方法以及應(yīng)該注意的問題。 論文在闡述傳輸線理論的基礎(chǔ)上,在制作PCB電路板的過程中,針對(duì)高速電路設(shè)計(jì)中易出現(xiàn)的問題,詳細(xì)分析了高速PCB設(shè)計(jì)中的信號(hào)完整性問題,包括反射、串?dāng)_等,說明了高速PCB的信號(hào)完整性、電源完整性和電磁兼容性問題及其解決方法,進(jìn)行了一定的理論和技術(shù)探討和研究。 論文還介紹了基于FPGA的邏輯設(shè)計(jì),包括了圖像采集模塊的工作原理、設(shè)計(jì)方案和SDRAM控制器的設(shè)計(jì),介紹了SDRAM的基本操作和工作時(shí)序,重點(diǎn)闡述系統(tǒng)中可編程器件內(nèi)部模塊化SDRAM控制器的設(shè)計(jì)及仿真結(jié)果。 論文最后描述了硬件系統(tǒng)的測(cè)試及調(diào)試流程,并給出了部分的調(diào)試結(jié)果。 該系統(tǒng)主要優(yōu)點(diǎn)有:實(shí)時(shí)性、高速性。硬件設(shè)計(jì)的執(zhí)行速度,在高速DSP和FPGA中實(shí)現(xiàn)信號(hào)處理算法程序,保證了系統(tǒng)實(shí)時(shí)性的實(shí)現(xiàn);性價(jià)比高。自行研究設(shè)計(jì)的電路及硬件系統(tǒng)比較好的解決了高速實(shí)時(shí)圖像處理的需求。

    標(biāo)簽: DSPFPGA 圖像處理 電路板

    上傳時(shí)間: 2013-05-30

    上傳用戶:fxf126@126.com

  • 基于DSP和FPGA的數(shù)字化開關(guān)電源的實(shí)用化研究.rar

    文章開篇提出了開發(fā)背景。認(rèn)為現(xiàn)在所廣泛應(yīng)用的開關(guān)電源都是基于傳統(tǒng)的分立元件組成的。它的特點(diǎn)是頻率范圍窄、電力小、功能少、器件多、成本較高、精度低,對(duì)不同的客戶要求來“量身定做”不同的產(chǎn)品,同時(shí)幾乎沒有通用性和可移植性。在電子技術(shù)飛速發(fā)展的今天,這種傳統(tǒng)的模擬開關(guān)電源已經(jīng)很難跟上時(shí)代的發(fā)展步伐。 隨著DSP、ASIC等電子器件的小型化、高速化,開關(guān)電源的控制部分正在向數(shù)字化方向發(fā)展。由于數(shù)字化,使開關(guān)電源的控制部分的智能化、零件的共通化、電源的動(dòng)作狀態(tài)的遠(yuǎn)距離監(jiān)測(cè)成為了可能,同時(shí)由于它的智能化、零件的共通化使得它能夠靈活地應(yīng)對(duì)不同客戶的需求,這就降低了開發(fā)周期和成本。依靠現(xiàn)代數(shù)字化控制和數(shù)字信號(hào)處理新技術(shù),數(shù)字化開關(guān)電源有著廣闊的發(fā)展空間。 在數(shù)字化領(lǐng)域的今天,最后一個(gè)沒有數(shù)字化的堡壘就是電源領(lǐng)域。近年來,數(shù)字電源的研究勢(shì)頭與日俱增,成果也越來越多。雖然目前中國(guó)制造的開關(guān)電源占了世界市場(chǎng)的80%以上,但都是傳統(tǒng)的比較低端的模擬電源。高端市場(chǎng)上幾乎沒有我們份額。 本論文研究的主要內(nèi)容是在傳統(tǒng)開關(guān)電源模擬調(diào)節(jié)器的基礎(chǔ)上,提出了一種新的數(shù)字化調(diào)節(jié)器方案,即基于DSP和FPGA的數(shù)字化PID調(diào)節(jié)器。論文對(duì)系統(tǒng)方案和電路進(jìn)行了較為具體的設(shè)計(jì),并通過測(cè)試取得了預(yù)期結(jié)果。測(cè)試證明該方案能夠適合本行業(yè)時(shí)代發(fā)展的步伐,使系統(tǒng)電路更簡(jiǎn)單,精度更高,通用性更強(qiáng)。同時(shí)該方案也可用于相關(guān)領(lǐng)域。 本文首先分析了國(guó)內(nèi)外開關(guān)電源發(fā)展的現(xiàn)狀,以及研究數(shù)字化開關(guān)電源的意義。然后提出了數(shù)字化開關(guān)電源的總體設(shè)計(jì)框圖和實(shí)現(xiàn)方案,并與傳統(tǒng)的開關(guān)電源做了較為詳細(xì)的比較。本論文的設(shè)計(jì)方案是采用DSP技術(shù)和FPGA技術(shù)來做數(shù)字化PID調(diào)節(jié),通過數(shù)字化PID算法產(chǎn)生PWM波來控制斬波器,控制主回路。從而取代傳統(tǒng)的模擬PID調(diào)節(jié)器,使電路更簡(jiǎn)單,精度更高,通用性更強(qiáng)。傳統(tǒng)的模擬開關(guān)電源是將電流電壓反饋信號(hào)做PID調(diào)節(jié)后--分立元器件構(gòu)成,采用專用脈寬調(diào)制芯片實(shí)現(xiàn)PWM控制。電流反饋信號(hào)來自主回路的電流取樣,電壓反饋信號(hào)來自主回路的電壓采樣。再將這兩個(gè)信號(hào)分別送至電流調(diào)節(jié)器和電壓調(diào)節(jié)器的反相輸入端,用來實(shí)現(xiàn)閉環(huán)控制。同時(shí)用來保證系統(tǒng)的穩(wěn)定性及實(shí)現(xiàn)系統(tǒng)的過流過壓保護(hù)、電流和電壓值的顯示。電壓、電流的給定信號(hào)則由單片機(jī)或電位器提供。再次,文章對(duì)各個(gè)模塊從理論和實(shí)際的上都做了仔細(xì)的分析和設(shè)計(jì),并給出了具體的電路圖,同時(shí)寫出了軟件流程圖以及設(shè)計(jì)中應(yīng)該注意的地方。整個(gè)系統(tǒng)由DSP板和ADC板組成。DSP板完成PWM生成、PID運(yùn)算、環(huán)境開關(guān)量檢測(cè)、環(huán)境開關(guān)量生成以及本地控制。ADC板主要完成前饋電壓信號(hào)采集、負(fù)載電壓信號(hào)采集、負(fù)載電流信號(hào)采集、以及對(duì)信號(hào)的一階數(shù)字低通濾波。由于整個(gè)系統(tǒng)是閉環(huán)控制系統(tǒng),要求采樣速率相當(dāng)高。本系統(tǒng)采用FPGA來控制ADC,這樣就避免了高速采樣占用系統(tǒng)資源的問題,減輕了DSP的負(fù)擔(dān)。DSP可以將讀到的ADC信號(hào)做PID調(diào)節(jié),從而產(chǎn)生PWM波來控制逆變橋的開關(guān)速率,從而達(dá)到閉環(huán)控制的目的。 最后,對(duì)數(shù)字化開關(guān)電源和模擬開關(guān)電源做了對(duì)比測(cè)試,得出了預(yù)期結(jié)論。同時(shí)也提出了一些需要改進(jìn)的地方,認(rèn)為該方案在其他相關(guān)行業(yè)中可以廣泛地應(yīng)用。模擬控制電路因?yàn)槭褂迷S多零件而需要很大空間,這些零件的參數(shù)值還會(huì)隨著使用時(shí)間、溫度和其它環(huán)境條件的改變而變動(dòng)并對(duì)系統(tǒng)穩(wěn)定性和響應(yīng)能力造成負(fù)面影響。數(shù)字電源則剛好相反,同時(shí)數(shù)字控制還能讓硬件頻繁重復(fù)使用、加快上市時(shí)間以及減少開發(fā)成本與風(fēng)險(xiǎn)。在當(dāng)前對(duì)產(chǎn)品要求體積小、智能化、共通化、精度高和穩(wěn)定度好等前提條件下,數(shù)字化開關(guān)電源有著廣闊的發(fā)展空間。本系統(tǒng)來基本上達(dá)到了設(shè)計(jì)要求。能夠滿足較高精度的設(shè)計(jì)要求。但對(duì)于高精度數(shù)字化電源,系統(tǒng)還有值得改進(jìn)的地方,比如改進(jìn)主控器,提高參考電壓的精度,提高采樣器件的精度等,都可以提高系統(tǒng)的精度。 本系統(tǒng)涉及電子、通信和測(cè)控等技術(shù)領(lǐng)域,將數(shù)字PID算法與電力電子技術(shù)、通信技術(shù)等有機(jī)地結(jié)合了起來。本系統(tǒng)的設(shè)計(jì)方案不僅可以用在電源控制器上,只要是相關(guān)的領(lǐng)域都可以采用。

    標(biāo)簽: FPGA DSP 數(shù)字化

    上傳時(shí)間: 2013-06-29

    上傳用戶:dreamboy36

主站蜘蛛池模板: 若尔盖县| 凤冈县| 伊川县| 安岳县| 敦化市| 武汉市| 东兰县| 乌鲁木齐市| 怀柔区| 拉孜县| 云南省| 高州市| 固始县| 全州县| 青铜峡市| 岢岚县| 乌鲁木齐市| 高密市| 合川市| 高密市| 扶沟县| 祁门县| 自贡市| 霞浦县| 竹山县| 揭西县| 上饶市| 凤翔县| 科技| 北辰区| 房产| 连州市| 济阳县| 瓦房店市| 定兴县| 吴堡县| 德惠市| 舞钢市| 额敏县| 德庆县| 洛浦县|