亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

循環(huán)(huán)冗余檢驗(yàn)(yàn)

  • C2000DSP實(shí)驗(yàn)指導(dǎo).rar

    電氣與自動(dòng)化工程學(xué)院為本科生和研究生開設(shè)了DSP原理及應(yīng)用課程、DSP技術(shù)及其應(yīng)用綜合實(shí)驗(yàn)。根據(jù)我們學(xué)院所設(shè)置專業(yè)的特點(diǎn),選擇TI公司C2000系列DSP芯片作為主要學(xué)習(xí)內(nèi)容,該課程的實(shí)踐性很強(qiáng),即實(shí)驗(yàn)是該課程的主要內(nèi)容。我們針對(duì)TI公司C2000系列DSP芯片的工作原理、體系結(jié)構(gòu)、指令系統(tǒng)和應(yīng)用開發(fā)了一套實(shí)驗(yàn)平臺(tái)――TMS320LF2407A實(shí)驗(yàn)箱,該實(shí)驗(yàn)箱內(nèi)容豐富,易于擴(kuò)展,可以做綜合性的提高實(shí)驗(yàn)。為了方便實(shí)驗(yàn)教學(xué),我們編寫了實(shí)驗(yàn)箱的實(shí)驗(yàn)指導(dǎo)書。 該實(shí)驗(yàn)指導(dǎo)書共分為五章。第一章是概述,簡單介紹TMS320LF2407A芯片的特點(diǎn),DSP應(yīng)用軟件的開發(fā)流程和如何編寫源程序和cmd文件。第二章介紹DSP的集成開發(fā)環(huán)境-CCS,即介紹CCS的安裝、配置和使用。第三章介紹DSP的并口仿真器。第四章介紹我們開發(fā)的實(shí)驗(yàn)平臺(tái)――TMS320LF2407A實(shí)驗(yàn)箱。第五章介紹在TMS320LF2407A的實(shí)驗(yàn)箱平臺(tái)上進(jìn)行的20個(gè)實(shí)驗(yàn)。 在電氣與自動(dòng)化工程學(xué)院DSP實(shí)驗(yàn)室的建設(shè)中,得到了美國TI公司大學(xué)計(jì)劃的捐贈(zèng);得到合肥工業(yè)大學(xué)實(shí)驗(yàn)裝置改造與研制基金和本科評(píng)建實(shí)驗(yàn)室建設(shè)項(xiàng)目的資助;學(xué)院領(lǐng)導(dǎo)給予了很大的重視和支持,院實(shí)驗(yàn)中心的老師們也做了大量的工作。在此一并表示感謝。 該實(shí)驗(yàn)指導(dǎo)書是第3版。第1版是李巧利、吳婷和徐科軍針對(duì)TMS320LF2407A EVM板編寫的,由徐科軍審閱。在實(shí)驗(yàn)中,張瀚、陳智淵、余向陽、周楊、梅楠楠和曾憲俊等提出了修訂意見。第2版是在第1版的基礎(chǔ)上,針對(duì)張瀚和陳智淵研制的實(shí)驗(yàn)箱(由合肥工業(yè)大學(xué)實(shí)驗(yàn)基金資助),由陳智淵和張瀚編寫,由徐科軍審閱。第3版是在第2版的基礎(chǔ)上,針對(duì)陳智淵、張瀚和周楊研制的實(shí)驗(yàn)箱(由合肥工業(yè)大學(xué)本科評(píng)建項(xiàng)目資助),由陳智淵完成初稿,由黃云志、張瀚、周楊和曾憲俊修訂,由徐科軍審閱。在實(shí)驗(yàn)指導(dǎo)書的編寫過程中,參考了一些公司的資料和專家的書籍。由于編者水平有限,書中肯定存在不妥之處,敬請(qǐng)批評(píng)指正。

    標(biāo)簽: C2000 2000 DSP

    上傳時(shí)間: 2013-06-26

    上傳用戶:gut1234567

  • LED電源驅(qū)動(dòng)器測試解決方案

    發(fā)光二極體(Light Emitting Diode, LED)為半導(dǎo)體發(fā)光之固態(tài)光源。它成為具省電、輕巧、壽命長、環(huán)保(不含汞)等優(yōu)點(diǎn)之新世代照明光源。目前LED已開始應(yīng)用於液晶顯示

    標(biāo)簽: LED 電源 方案 驅(qū)動(dòng)器

    上傳時(shí)間: 2013-04-24

    上傳用戶:王慶才

  • 基于FPGA的8051 IP核的設(shè)計(jì)

    本文探索了自主系統(tǒng)CPU設(shè)計(jì)方法和經(jīng)驗(yàn),同時(shí)對(duì)80C51產(chǎn)品進(jìn)行了必要的改進(jìn)。 文章采用XILINX公司的Virtex-ⅡPro系列FPGA芯片,在相關(guān)EDA軟件平臺(tái)的支持下進(jìn)行基于FPGA的8051芯片的設(shè)計(jì)。在已公開的8051源代碼的基礎(chǔ)上,對(duì)其中的程序存儲(chǔ)器、指令存儲(chǔ)器做了較大幅度的修改,增加了定時(shí)器、串行收發(fā)器的軟件編寫,VerilogHDL語句共6000余行(見附錄光盤)。在設(shè)計(jì)中筆者特別的注意了源代碼中組合邏輯循環(huán)的去除,時(shí)序設(shè)計(jì)中合理確定建立時(shí)間和保持時(shí)間,保證了工作頻率的提高(工作頻率由12MHz提高到約30MHz),串行收發(fā)器的下載實(shí)驗(yàn)驗(yàn)證了該模塊頻率的提高。對(duì)設(shè)計(jì)高頻CPU提供了有益的借鑒。本文利用Modelsim進(jìn)行了功能仿真和后仿真,利用Synplify進(jìn)行了綜合,仿真和綜合結(jié)果達(dá)到了設(shè)計(jì)的預(yù)期要求,并為下載和組成系統(tǒng)作了準(zhǔn)備工作(設(shè)計(jì)了外圍電路的PCB板圖)。

    標(biāo)簽: FPGA 8051 IP核

    上傳時(shí)間: 2013-06-28

    上傳用戶:梧桐

  • 基于ARM的圖像監(jiān)控系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

    隨著經(jīng)濟(jì)的快速發(fā)展,人們生活節(jié)奏的提高,照顧家庭的時(shí)間越來越少。人們?cè)絹碓礁杏X時(shí)間的緊張,不但要周旋在繁雜的工作之中,同時(shí)也要兼顧自己的家。而現(xiàn)有的嵌入式硬盤錄像機(jī)雖然功能豐富,產(chǎn)品日益成熟,但在家用系統(tǒng)中應(yīng)用成本太高。因此本文設(shè)計(jì)了一款高性能、低成本的實(shí)時(shí)圖像監(jiān)控系統(tǒng),能讓人們?cè)诜泵Φ墓ぷ髦鄬?shí)時(shí)了解住所的安全情況。 本文首先提出了該圖像監(jiān)控系統(tǒng)的總體設(shè)計(jì)方案,并就系統(tǒng)硬件平臺(tái)的設(shè)計(jì)進(jìn)行了詳細(xì)的論述。硬件部分主要包括主控芯片$3C2410與Flash、SDRAM存儲(chǔ)器接口電路,USB接口電路,以太網(wǎng)接口電路,UART串行接口電路,JTAG接口電路以及電源電路。 其次,本文研究了嵌入式IAnux移植的關(guān)鍵技術(shù),包括交叉編譯環(huán)境的建立、Bootloader 的設(shè)計(jì)、內(nèi)核移植以及文件系統(tǒng)加載的方法,并通過裁剪Linux內(nèi)核將標(biāo)準(zhǔn)Linux 2.4.18移植到目標(biāo)平臺(tái)。同時(shí)分析了現(xiàn)有文件系統(tǒng)的優(yōu)、缺點(diǎn),在目標(biāo)平臺(tái)上移植了快速、高效的YAFFS文件系統(tǒng),增強(qiáng)了系統(tǒng)的健壯性和高效性。 再者,本文修改并移植了LJSB攝像頭的驅(qū)動(dòng)程序。研究了基于Vide041inux技術(shù)的圖像采集的數(shù)據(jù)結(jié)構(gòu)和原理,詳細(xì)地闡述了圖像采集實(shí)現(xiàn)的過程和關(guān)鍵步驟,利用Vide04Linux API函數(shù)完成了圖像采集程序的設(shè)計(jì),使用內(nèi)存映射方式實(shí)現(xiàn)了圖像的快速采集,并對(duì)圖像數(shù)據(jù)進(jìn)行了JPEG壓縮,提高了圖像采集的效率。研究了Web Server和Java Applet技術(shù),實(shí)現(xiàn)了遠(yuǎn)程圖像監(jiān)控。通過重新編譯移植Webcam Server應(yīng)用程序?qū)崿F(xiàn)了網(wǎng)絡(luò)攝像機(jī)的功能。 最后,本文給出了系統(tǒng)的測試方法及運(yùn)行結(jié)果,并總結(jié)了所做的工作和存在的問題,提出了系統(tǒng)改進(jìn)的意見。 本文設(shè)計(jì)的圖像監(jiān)控系統(tǒng)具有高性能、低成本、小體積等特點(diǎn),采用開源的Linux作為軟件平臺(tái),保證了系統(tǒng)的穩(wěn)定性、安全性,具有較高的性價(jià)比和較強(qiáng)的適用性。

    標(biāo)簽: ARM 圖像監(jiān)控系統(tǒng)

    上傳時(shí)間: 2013-07-28

    上傳用戶:pei5

  • DVBH發(fā)射端信道內(nèi)碼和調(diào)制部分的FPGA設(shè)計(jì)和實(shí)現(xiàn)

    數(shù)字電視技術(shù)和超大規(guī)模深亞微米的系統(tǒng)級(jí)芯片設(shè)計(jì)技術(shù)是當(dāng)前信息產(chǎn)業(yè)中最受關(guān)注的兩個(gè)方向。它們的交叉就是數(shù)字電視應(yīng)用中的一系列系統(tǒng)級(jí)芯片和超深亞微米專用集成電路。其中信道處理系統(tǒng)及其相關(guān)芯片更是集中了數(shù)字信號(hào)處理前向糾錯(cuò)編解碼等數(shù)字電視傳輸?shù)暮诵募夹g(shù),成為設(shè)計(jì)和開發(fā)整個(gè)數(shù)字電視系統(tǒng)的關(guān)鍵之一。數(shù)字高清晰度電視(Digital HDTV)做為第三代電視標(biāo)準(zhǔn),已成為當(dāng)今世界高技術(shù)競爭的焦點(diǎn),本文正是從這個(gè)交叉點(diǎn)上出發(fā)對(duì)DVB-H(Digital Video Broadcasting-Handheld)標(biāo)準(zhǔn)中所涉及的信道編碼和調(diào)制部分進(jìn)行了研究,重點(diǎn)分析了信道內(nèi)編碼部分的硬件優(yōu)化實(shí)現(xiàn)。本項(xiàng)目完成了DVB-H傳輸系統(tǒng)信道編碼的FPGA硬件設(shè)計(jì)和實(shí)現(xiàn),系統(tǒng)所有FPGA硬件電路設(shè)計(jì)采用了Veillog HDL語言編寫。同時(shí)對(duì)清華大學(xué)數(shù)字電視地面?zhèn)鬏敇?biāo)準(zhǔn)DMB-T(Terrestrial Digital Multimedia/TV Broadcasting)中的關(guān)鍵技術(shù)做了研究,與DVB標(biāo)準(zhǔn)中的相關(guān)技術(shù)做了對(duì)比。 本文首先對(duì)DVB.H以及COFDM的相關(guān)理論進(jìn)行介紹和研究。然后針對(duì)DVB-H信道編碼調(diào)制器中的部分核心算法的FPGA設(shè)計(jì)和實(shí)現(xiàn)進(jìn)行了詳細(xì)的研究工作,包括外編碼、內(nèi)編碼(卷積刪余)、內(nèi)交織(包括比特交織和符號(hào)交織)、星座映射、幀形成、OFDM調(diào)制的部分設(shè)計(jì)等。相應(yīng)地對(duì)DVB-H信道解碼解調(diào)器中的部分算法的FPGA設(shè)計(jì)的研究工作做了描述,包括符號(hào)解交織和比特解交織。同時(shí)對(duì)清華大學(xué)數(shù)字電視地面?zhèn)鬏敇?biāo)準(zhǔn)DMB-T外接收機(jī)中頻域和時(shí)域解交織模塊的FPGA設(shè)計(jì)實(shí)現(xiàn)做了描述。 筆者在項(xiàng)目中完成的主要工作有: (1)與項(xiàng)目組成員合作制定系統(tǒng)框架,劃分模塊。 (2)對(duì)所負(fù)責(zé)的模塊,包括外編碼、內(nèi)編碼(卷積刪余)、內(nèi)交織(包括比特交織和符號(hào)交織)、星座映射、幀形成、OFDM調(diào)制的算法進(jìn)行研究并加以優(yōu)化,建立軟件仿真模型,進(jìn)行FPGA設(shè)計(jì),仿真和實(shí)現(xiàn)。

    標(biāo)簽: DVBH FPGA 發(fā)射端 信道

    上傳時(shí)間: 2013-06-10

    上傳用戶:rockjablew

  • 卷積編碼和維特比譯碼的FPGA實(shí)現(xiàn)

    由于其很強(qiáng)的糾錯(cuò)性能和適合硬件實(shí)現(xiàn)的編譯碼算法,卷積編碼和軟判決維特比譯碼目前已經(jīng)廣泛應(yīng)用于衛(wèi)星通信系統(tǒng)。然而隨著航天事業(yè)的發(fā)展,衛(wèi)星有效載荷種類的增多和分辨率的不斷提高,信息量越來越大。如何在低信噪比的功率受限信道條件下提高傳輸速率成為目前亟待解決的問題。本論文結(jié)合在研項(xiàng)目,在編譯碼算法、編譯碼器的設(shè)計(jì)與實(shí)現(xiàn)、編譯碼器性能提高三個(gè)方面對(duì)卷積編碼和維特比譯碼進(jìn)行了深入研究,并進(jìn)一步介紹了使用VHDL語言和原理圖混合輸入的方式,實(shí)現(xiàn)一種(7,3/4)增信刪余方式的高速卷積編碼器和維特比譯碼器的詳細(xì)過程;然后將設(shè)計(jì)下載到XILINX的Virtex2 FPGA內(nèi)部進(jìn)行功能和時(shí)序確認(rèn),最終在整個(gè)數(shù)據(jù)傳輸系統(tǒng)中測試其性能。本文所實(shí)現(xiàn)的維特比譯碼器速率達(dá)160Mbps,遠(yuǎn)遠(yuǎn)高于目前國內(nèi)此領(lǐng)域內(nèi)的相關(guān)產(chǎn)品速率。 首先,論文具體介紹了卷積編碼和維特比譯碼的算法,研究卷積碼的各種參數(shù)(約束長度、生成多項(xiàng)式、碼率以及增信刪余等)對(duì)其譯碼性能的影響;針對(duì)項(xiàng)目需求,確定卷積編碼器的約束長度、生成多項(xiàng)式格式、碼率和相應(yīng)的維特比譯碼器的回歸長度。 其次,論文介紹了編解碼器的軟、硬件設(shè)計(jì)和調(diào)試一根據(jù)已知條件,使用VHDL語言和原理圖混合輸入的方式設(shè)計(jì)卷積編碼和維特比譯碼的源代碼和原理圖,分別采用功能和電路級(jí)仿真,確定卷積編碼和維特比譯碼分別需要占用的資源,考慮卷積編碼器和維特比譯碼器的具體設(shè)計(jì)問題,包括編譯碼的基本結(jié)構(gòu),各個(gè)模塊的功能及實(shí)現(xiàn)策略,編譯碼器的時(shí)序、邏輯綜合等;根據(jù)軟件仿真結(jié)果,分別確定卷積編碼器和維特比譯碼器的接口、所需的FPGA器件選型和進(jìn)行各自的印制板設(shè)計(jì)。利用卷積碼本身的特點(diǎn),結(jié)合FPGA內(nèi)部結(jié)構(gòu),采用并行卷積編碼和譯碼運(yùn)算,設(shè)計(jì)出高速編譯碼器;對(duì)軟、硬件分別進(jìn)行驗(yàn)證和調(diào)試,并將驗(yàn)證后的軟件下載到FPGA進(jìn)行電路級(jí)調(diào)試。 最后,論文討論了卷積編碼和維特比譯碼的性能:利用已有的測試設(shè)備在整個(gè)數(shù)據(jù)傳輸系統(tǒng)中測試其性能(與沒有采用糾錯(cuò)編碼的數(shù)傳系統(tǒng)進(jìn)行比對(duì));在信道中加入高斯白噪聲,模擬高斯信道,進(jìn)行誤碼率和信噪比測試。

    標(biāo)簽: FPGA 卷積 編碼 譯碼

    上傳時(shí)間: 2013-04-24

    上傳用戶:mingaili888

  • OFDM發(fā)射機(jī)系統(tǒng)的FPGA設(shè)計(jì)

    無線局域網(wǎng)是計(jì)算機(jī)網(wǎng)絡(luò)技術(shù)和無線通信技術(shù)相結(jié)合的產(chǎn)物,是利用無線媒介傳輸信息的計(jì)算機(jī)網(wǎng)絡(luò)。在無線通信信道中,由于多徑時(shí)延不可避免地存在符號(hào)間干擾,正交頻分復(fù)用(OFDM)作為一種可以有效對(duì)抗符號(hào)間干擾(ISI)和提高頻譜利用率的高速傳輸技術(shù),引起了廣泛關(guān)注。在無線局域網(wǎng)(WLAN)系統(tǒng)中,OFDM調(diào)制技術(shù)已經(jīng)被采用作為其物理層標(biāo)準(zhǔn),并且公認(rèn)為是下一代無線通信系統(tǒng)中的核心技術(shù)。基于IEEE802.11a的無線局域網(wǎng)標(biāo)準(zhǔn)的物理層采用了OFDM技術(shù),能有效的對(duì)抗多徑信道衰落,達(dá)到54Mbps的速度,而未來而的IEEE802.11n將達(dá)到100Mbps的高速。因此,研發(fā)以O(shè)FDM為核心的原型機(jī)研究非常有必要。 本文在深入理解OFDM技術(shù)的同時(shí),結(jié)合相應(yīng)的EDA工具對(duì)系統(tǒng)進(jìn)行建模并基于IEEE802.11a物理層標(biāo)準(zhǔn)給出了一種OFDM基帶發(fā)射機(jī)系統(tǒng)的FPGA實(shí)現(xiàn)方案。整個(gè)設(shè)計(jì)采用目前主流的自頂向下的設(shè)計(jì)方法,由總體設(shè)計(jì)至詳細(xì)設(shè)計(jì)逐步細(xì)化。在系統(tǒng)功能模塊的FPGA實(shí)現(xiàn)過程中,針對(duì)Xilinx一款160萬門的Spartan-3E XCS1600E芯片,依照:IEEE802.11a幀格式,對(duì)發(fā)射機(jī)系統(tǒng)各個(gè)模塊進(jìn)行了詳細(xì)設(shè)計(jì)和仿真: (1)訓(xùn)練序列生成模塊,包括長,短訓(xùn)練序列; (2)信令模塊,包括卷積編碼,交織,BPSK調(diào)制映射; (3)數(shù)據(jù)模塊,包括加擾,卷積編碼,刪余,交織,BPSK/QPSK/16QAM/64QAM調(diào)制映射; (4)OFDM處理部分,包括導(dǎo)頻插入,加循環(huán)前綴,IFFT處理; (5)對(duì)整個(gè)發(fā)射處理部分聯(lián)調(diào),并給出仿真結(jié)果另外,還完成了接收機(jī)部分模塊的FPGA設(shè)計(jì),并給出了相應(yīng)的頂層結(jié)構(gòu)與仿真波形。最后提出了改進(jìn)和進(jìn)一步開發(fā)的方向。

    標(biāo)簽: OFDM FPGA 發(fā)射機(jī)

    上傳時(shí)間: 2013-04-24

    上傳用戶:李彥東

  • Tina Pro Bright Spark 90

    Tina Pro是重要的現(xiàn)代化EDA(Electronic Design Automation,即電子電路設(shè)計(jì)自動(dòng)化)軟件之一,用于模擬及數(shù)字電路的仿真分析。其研發(fā)者是歐洲D(zhuǎn)esignSoft Kft.公司,目前大約流行四十多個(gè)國家,并有二十余種不同語言的版本,其中包括中文版,大約含有兩萬多個(gè)分立或集成電路元器件

    標(biāo)簽: Bright Spark Tina Pro

    上傳時(shí)間: 2013-07-01

    上傳用戶:manlian

  • 555集成電路應(yīng)用精粹1-86

    人民郵電出版社,肖景和,【555集成電路應(yīng)用精粹】。本書全面、系統(tǒng)地介紹了555集成電路的內(nèi)部結(jié)構(gòu)、特點(diǎn)、參數(shù)、典型應(yīng)用電路和實(shí)際應(yīng)用實(shí)例。在精選的400余個(gè)應(yīng)用實(shí)例電路中,按照555集成電路的應(yīng)用方式分為:多諧振蕩器的應(yīng)用方式、雙穩(wěn)態(tài)電路的應(yīng)用方式、施密特電路的應(yīng)用方式以及特殊引腳的應(yīng)用方式。

    標(biāo)簽: 555 86 集成 電路應(yīng)用

    上傳時(shí)間: 2013-07-12

    上傳用戶:6546544

  • 555集成電路應(yīng)用精粹87-172

    人民郵電出版社,肖景和,【555集成電路應(yīng)用精粹】。本書全面、系統(tǒng)地介紹了555集成電路的內(nèi)部結(jié)構(gòu)、特點(diǎn)、參數(shù)、典型應(yīng)用電路和實(shí)際應(yīng)用實(shí)例。在精選的400余個(gè)應(yīng)用實(shí)例電路中,按照555集成電路的應(yīng)用方式分為:多諧振蕩器的應(yīng)用方式、雙穩(wěn)態(tài)電路的應(yīng)用方式、施密特電路的應(yīng)用方式以及特殊引腳的應(yīng)用方式。

    標(biāo)簽: 555 172 87 集成

    上傳時(shí)間: 2013-06-01

    上傳用戶:15510133306

主站蜘蛛池模板: 东台市| 新乡市| 呼图壁县| 佛坪县| 泽普县| 琼结县| 邛崃市| 乃东县| 黑龙江省| 格尔木市| 淮北市| 尤溪县| 合肥市| 榕江县| 南乐县| 嵩明县| 沂南县| 奎屯市| 邵东县| 黎城县| 望江县| 陆良县| 莱阳市| 含山县| 乌苏市| 南宁市| 黄大仙区| 平安县| 广汉市| 萝北县| 潜江市| 兰溪市| 阿图什市| 南宫市| 满城县| 石柱| 乡城县| 常德市| 嘉峪关市| 沁阳市| 南召县|