亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

數(shù)(shù)字微波儀器

  • DVB-TCOFDM調(diào)制解調(diào)器的設(shè)計(jì)與實(shí)現(xiàn)

    基于FPGA的DVB-T COFDM調(diào)制解調(diào)器的設(shè)計(jì)與實(shí)現(xiàn)

    標(biāo)簽: DVB-TCOFDM 調(diào)制解調(diào)器

    上傳時(shí)間: 2013-05-22

    上傳用戶:fzy309228829

  • GPS中頻信號(hào)捕獲算法及其采樣器實(shí)現(xiàn)

    基于FPGA的GPS中頻信號(hào)捕獲算法及其采樣器實(shí)現(xiàn)

    標(biāo)簽: GPS 中頻信號(hào) 捕獲算法 采樣

    上傳時(shí)間: 2013-07-02

    上傳用戶:WsyzxxnSej

  • 基于FPGA的MJPEG視頻解碼器

    基于FPGA的MJPEG視頻解碼器的芯片設(shè)計(jì)

    標(biāo)簽: MJPEG FPGA 視頻解碼器

    上傳時(shí)間: 2013-06-10

    上傳用戶:wanqunsheng

  • 基于FPGA的Turbo碼編譯碼器實(shí)現(xiàn)

    基于FPGA的Turbo碼編譯碼器實(shí)現(xiàn)基于FPGA的Turbo碼編譯碼器實(shí)現(xiàn)

    標(biāo)簽: Turbo FPGA 編譯碼器

    上傳時(shí)間: 2013-06-13

    上傳用戶:ippler8

  • 基于VHDL語言的卷積碼編解碼器的設(shè)計(jì)

    本文在闡述卷積碼編解碼器基本工作原理的基礎(chǔ)上,提出了在MAX+PlusⅡ開發(fā)平臺(tái)上基于VHDL語言設(shè)計(jì)(2,1,6)卷積碼編解碼器的方法。

    標(biāo)簽: VHDL 語言 卷積碼 編解碼器

    上傳時(shí)間: 2013-06-16

    上傳用戶:zfh920401

  • 小功率光伏逆變器的設(shè)計(jì)

    文章首先分析比較了光伏并網(wǎng)逆變器的各種主電路結(jié)構(gòu)優(yōu)缺點(diǎn),提出適合小 功率光伏系統(tǒng)的兩級(jí)式并網(wǎng)結(jié)構(gòu),并對(duì)前級(jí)DC-DC電路和后級(jí)DC-AC分別進(jìn)行 了電路結(jié)構(gòu)的選擇。

    標(biāo)簽: 小功率 光伏逆變器

    上傳時(shí)間: 2013-06-14

    上傳用戶:jjj0202

  • 源碼公開的MCS-51單片機(jī)宏匯編器

    周立功的一份文檔,介紹源碼公開的MCS-51單片機(jī)宏匯編器,本是一應(yīng)屆生的習(xí)作,是學(xué)習(xí)編譯原理和C程序設(shè)計(jì)的“靶子”,雖然該軟件未完全達(dá)到滿意效果,不過與Keil公司的A51配合起來使用還是不錯(cuò)的。

    標(biāo)簽: MCS 51 源碼 單片機(jī)

    上傳時(shí)間: 2013-05-19

    上傳用戶:axxsa

  • 基于FPGA技術(shù)的HDLC幀收發(fā)器

    基于FPGA技術(shù)的HDLC幀收發(fā)器的設(shè)計(jì)與實(shí)現(xiàn)

    標(biāo)簽: FPGA HDLC 收發(fā)器

    上傳時(shí)間: 2013-05-24

    上傳用戶:lindor

  • USBISP下載器驅(qū)動(dòng)

    USBISP下載器驅(qū)動(dòng)USBISP下載器驅(qū)動(dòng)及說明(USBISP配置用戶用)\RZ-USBISP使用說明

    標(biāo)簽: USBISP 下載器 驅(qū)動(dòng)

    上傳時(shí)間: 2013-07-03

    上傳用戶:coeus

  • 可重構(gòu)24bit音頻過采樣DAC的FPGA

    基于過采樣和∑-△噪聲整形技術(shù)的DAC能夠可靠地把數(shù)字信號(hào)轉(zhuǎn)換為高精度的模擬信號(hào)(大于等于16位)。采用這一架構(gòu)進(jìn)行數(shù)模轉(zhuǎn)換具有諸多優(yōu)點(diǎn),例如極低的失配噪聲和更高的可靠性,便于實(shí)現(xiàn)嵌入式集成等,最重要的是可以得到其他DAC結(jié)構(gòu)所無法達(dá)到的精度和動(dòng)態(tài)范圍。在高精度測(cè)量,音頻轉(zhuǎn)換,汽車電子等領(lǐng)域有著廣泛的應(yīng)用價(jià)值。 本文采用∑-△結(jié)構(gòu)以FPGA方式實(shí)現(xiàn)了一個(gè)具有高精度的數(shù)模轉(zhuǎn)換器,在24比特的輸入信號(hào)下,達(dá)到了約150dB的信噪比。作為一個(gè)靈活的音頻DAC實(shí)現(xiàn)方案。該DAC可以對(duì)CD/DVD/HDCD/SACD等多種制式下的音頻信號(hào)進(jìn)行處理,接受并轉(zhuǎn)換采樣率為32/44.1/48/88.2/96/192kHz,字長(zhǎng)為16/18/20/24比特的PCM數(shù)據(jù),具備良好的兼容性和通用性。 由于非線性和不穩(wěn)定性的存在,高階∑-△調(diào)制器的設(shè)計(jì)與實(shí)現(xiàn)存在較大的難度。本文綜合大量文獻(xiàn)中的經(jīng)驗(yàn)原則和方法,闡述了穩(wěn)定的高階高精度調(diào)制器的設(shè)計(jì)流程;并據(jù)此設(shè)計(jì)了達(dá)到24bit精度和滿量程輸入范圍的的5階128倍調(diào)制器。本文創(chuàng)新性地提出了∑-△調(diào)制器的一種高效率流水線實(shí)現(xiàn)結(jié)構(gòu)。分析表明,與其他常見的∑-△調(diào)制器實(shí)現(xiàn)結(jié)構(gòu)相比,本方案具有結(jié)構(gòu)簡(jiǎn)單、運(yùn)算單元少等優(yōu)點(diǎn);此外在同樣信號(hào)采樣率下,調(diào)制器所需的時(shí)鐘頻率大大降低。 文中的過采樣濾波模塊采用三級(jí)半帶濾波器和一個(gè)可變CIC濾波器級(jí)聯(lián)組成,可以達(dá)到最高128倍的過采樣比,同時(shí)具有良好的通帶和阻帶特性。在半帶濾波器的設(shè)計(jì)中采用了CSD編碼,使結(jié)構(gòu)得到了充分的簡(jiǎn)化。 本文提出的過采樣DAC方案具有可重配置結(jié)構(gòu),讓使用者能夠方便地控制過采樣比和調(diào)制器階數(shù)。通過積分梳狀濾波器的配置,能夠獲得32/64/128倍的不同過采樣比,從而實(shí)現(xiàn)對(duì)于32~192kHz多種采樣率輸入的處理。在不同輸入字長(zhǎng)情況下,通過調(diào)制器的重構(gòu),則可以將調(diào)制器由高精度的5階模式改變?yōu)楣母偷?階模式,滿足不同分辨率信號(hào)輸入時(shí)的不同精度要求。這是本文的另一創(chuàng)新之處。 目前,該過采樣DAC已經(jīng)在XilinxVirtexⅡ系列FPGA器件下得到硬件實(shí)現(xiàn)和驗(yàn)證。測(cè)試表明,對(duì)于從32kHz到192kHz的不同輸入信號(hào),該DAC模塊輸出1比特碼流的帶內(nèi)信噪比均能滿足24比特?cái)?shù)據(jù)轉(zhuǎn)換應(yīng)用的分辨率要求。

    標(biāo)簽: FPGA bit DAC 24

    上傳時(shí)間: 2013-07-08

    上傳用戶:從此走出陰霾

主站蜘蛛池模板: 德庆县| 襄城县| 济宁市| 呼图壁县| 溆浦县| 赣州市| 剑河县| 安陆市| 安溪县| 正蓝旗| 罗甸县| 宜宾县| 油尖旺区| 泸西县| 银川市| 兖州市| 读书| 泰宁县| 乌苏市| 盐池县| 新建县| 唐河县| 陕西省| 古丈县| 云阳县| 盐津县| 宝应县| 铅山县| 神农架林区| 会东县| 曲阜市| 汨罗市| 仪陇县| 桃江县| 若羌县| 威信县| 张家川| 灯塔市| 罗江县| 尚志市| 双辽市|