詳細教你在ModelSimSE中添加ALTERA仿真庫的詳細步驟。
標簽: ModelSimSE ALTERA 仿真庫
上傳時間: 2014-12-28
上傳用戶:woshiayin
基于IPSec VPN對應用層協議完全透明的特性,當加密隧道建立之后,就可以實現各種類型的連接。為了解決學校實訓設備缺乏和該真實環境難以搭建的問題,利用Packet Tracer 模擬軟件仿真我校南北校區的IPSec VPN連接,重點探討其配置及效果驗證的過程。通過實踐教學效果突出,達到了預期目的。
標簽: IPSec VPN 實驗 仿真
上傳時間: 2013-10-29
上傳用戶:小火車啦啦啦
設計采用Altera公司CycloneII系列EP2C5Q208作為核心器件,采用直接數字頻率合成技術實現了一個頻率、相位可控的基本信號發生器。該信號發生器可以產生正弦波、方波、三角波和鋸齒波四種波形。仿真及硬件驗證的結果表明,該信號發生器精度高,抗干擾性好,此設計方案具有一定的實用性。
標簽: FPGA DDS 波形 信號發生器
上傳時間: 2013-11-10
上傳用戶:農藥鋒6
modelsimSE相關的仿真資料,適合初學者 也有些是關于altera和xilinx的
標簽: ModelSim 仿真
上傳時間: 2013-10-11
上傳用戶:wxhwjf
qutus軟件仿真步驟。很全的哦
標簽: Quartus 仿真
上傳時間: 2013-11-21
上傳用戶:hxy200501
通過運用FFT IP Core計算收發序列間的互相關函數,可以實現快速捕獲。仿真結果表明,該方法具有速度快、誤差小、設計靈活、效率高的特點。
標簽: 擴頻 快速捕獲 仿真分析
上傳時間: 2013-12-25
上傳用戶:WMC_geophy
通過介紹Multisim軟件的功能和特點,結合格雷瑪計數器的設計實例,敘述了在Multisim軟件平臺進行時序邏輯電路的設計原理及構成方法,并利用軟件對設計進行仿真。
標簽: Multisim 時序邏輯 仿真 電路設計
上傳時間: 2013-11-06
上傳用戶:songyue1991
賽靈思推出業界首款自動化精細粒度時鐘門控解決方案,該解決方案可將 Virtex®-6 和 Spartan®-6 FPGA 設計方案的動態功耗降低高達 30%。賽靈思智能時鐘門控優化可自動應用于整個設計,既無需在設計流程中添加更多新的工具或步驟,又不會改變現有邏輯或時鐘,從而避免設計修改。此外,在大多數情況下,該解決方案都能保留時序結果。
標簽: 370 WP 智能時鐘 動態
上傳時間: 2013-11-16
上傳用戶:eastimage
現代數字信號處理從視頻擴展到了中頻甚至射頻,針對要求信號處理的處理速度越來越高、傳輸速率越來越快等特點,給出了一款使用高性能FPGA、DAC以及經先進的PCB設計工具設計、仿真的高速信號處理模塊,實現了對高速信號的實時接收和處理。關鍵詞:數字信號處理; 高速電路; FPGA;設計與仿真
標簽: FPGA 高速電路 仿真
上傳時間: 2013-10-21
上傳用戶:wendy15
基于IEEE802.11協議中PCF/DCF技術,在無線局域網(WLAN)中,介紹了GPF的系統結構和數據幀格式等。分別對基于IEEE802.11b媒體接入控制(MAC)協議、基于IEEE802.11e媒體接入控制(MAC)協議以及基于業務劃分Qos的GPF仿真的時間參數和接入原則等進行了說明。在PWLAN的3種測試環境下,對802.11b、802.11e、GPF協議的整體性能進行了仿真,并對其結果進行了分析。
標簽: PWLAN GPF QoS 性能分析
上傳時間: 2013-11-15
上傳用戶:chaisz
蟲蟲下載站版權所有 京ICP備2021023401號-1