隨著計(jì)算機(jī)技術(shù)的飛速發(fā)展,嵌入式系統(tǒng)將在人們的生產(chǎn)生活中發(fā)揮越來(lái)越重要的作用。一方面,ARM技術(shù)已經(jīng)在當(dāng)今的嵌入式微處理器領(lǐng)域中占據(jù)了領(lǐng)先地位,另一方面,結(jié)構(gòu)清晰、源碼開放的Linux已經(jīng)發(fā)展成為一款非常具有活力的操作系統(tǒng)。近年來(lái),基于ARM和Linux的嵌入式技術(shù)已經(jīng)成為當(dāng)前嵌入式領(lǐng)域研究的一個(gè)亮點(diǎn)。便攜式微型熱敏打印機(jī)雖然已經(jīng)廣泛應(yīng)用在票據(jù)打印領(lǐng)域,但是其優(yōu)秀的圖形打印能力仍然具有很大的應(yīng)用潛力可以發(fā)掘。在工業(yè)生產(chǎn)中,某些參數(shù),比如環(huán)境的溫度、濕度等,需要被嚴(yán)格掌控。將這些參數(shù)映射到坐標(biāo)系中并使用便攜式熱敏打印機(jī)打印出來(lái),能夠讓技術(shù)人員更加方便直觀地觀察到參數(shù)變化情況。 本次設(shè)計(jì)的目的是建立一個(gè)基于ARM核心處理器和嵌入式Linux操作系統(tǒng)的嵌入式開發(fā)平臺(tái),為嵌入式系統(tǒng)開發(fā)提供一個(gè)方便功能擴(kuò)展的軟硬件環(huán)境。在此基礎(chǔ)上,此次設(shè)計(jì)還以VMP01 PLUS便攜式熱敏打印機(jī)為對(duì)象,利用嵌入式系統(tǒng)的豐富資源,使用串行接口連接該型號(hào)打印機(jī),并輔助軟件設(shè)計(jì)擴(kuò)展了坐標(biāo)圖形打印的功能。軟件設(shè)計(jì)部分包括了Linux下VMP01 PLUS熱敏打印機(jī)的驅(qū)動(dòng)程序設(shè)計(jì)和實(shí)現(xiàn)坐標(biāo)圖形打印功能的應(yīng)用程序設(shè)計(jì)。驅(qū)動(dòng)程序和應(yīng)用程序都能夠移植到開發(fā)平臺(tái)上正確地運(yùn)行,打印效果理想。
標(biāo)簽: Linux ARM 嵌入式系統(tǒng) 打印
上傳時(shí)間: 2013-04-24
上傳用戶:xc216
本手冊(cè)重點(diǎn)介紹中檔系列器件,即 PIC16CXXX單片機(jī)系列。 本手冊(cè)介紹了PIC16CXXX 系列單片機(jī)的架構(gòu)和外設(shè)模塊的操作,但并不涉及每個(gè)器件的具體細(xì) 節(jié)。 因此,本手冊(cè)并不取代器件數(shù)據(jù)手冊(cè), 而是對(duì)它作了補(bǔ)充。 也就是說(shuō),本手冊(cè)提供了PICmicro 系列單片機(jī)的架構(gòu)和外設(shè)模塊的一般特點(diǎn)和操作,而數(shù)據(jù)手冊(cè)則給出了具體細(xì)節(jié),如存儲(chǔ)器映射 等。 本手冊(cè)給出了初始化例子。這些例子有時(shí)是針對(duì)特定器件,而有別于整個(gè)系列的一般屬性,盡管 對(duì)于大多數(shù)其他器件來(lái)說(shuō),它們都是可行的。對(duì)寄存器文件映射有所不同的器件,可能需要作一 些修改。
上傳時(shí)間: 2013-07-12
上傳用戶:541657925
數(shù)字電視技術(shù)和超大規(guī)模深亞微米的系統(tǒng)級(jí)芯片設(shè)計(jì)技術(shù)是當(dāng)前信息產(chǎn)業(yè)中最受關(guān)注的兩個(gè)方向。它們的交叉就是數(shù)字電視應(yīng)用中的一系列系統(tǒng)級(jí)芯片和超深亞微米專用集成電路。其中信道處理系統(tǒng)及其相關(guān)芯片更是集中了數(shù)字信號(hào)處理前向糾錯(cuò)編解碼等數(shù)字電視傳輸?shù)暮诵募夹g(shù),成為設(shè)計(jì)和開發(fā)整個(gè)數(shù)字電視系統(tǒng)的關(guān)鍵之一。數(shù)字高清晰度電視(Digital HDTV)做為第三代電視標(biāo)準(zhǔn),已成為當(dāng)今世界高技術(shù)競(jìng)爭(zhēng)的焦點(diǎn),本文正是從這個(gè)交叉點(diǎn)上出發(fā)對(duì)DVB-H(Digital Video Broadcasting-Handheld)標(biāo)準(zhǔn)中所涉及的信道編碼和調(diào)制部分進(jìn)行了研究,重點(diǎn)分析了信道內(nèi)編碼部分的硬件優(yōu)化實(shí)現(xiàn)。本項(xiàng)目完成了DVB-H傳輸系統(tǒng)信道編碼的FPGA硬件設(shè)計(jì)和實(shí)現(xiàn),系統(tǒng)所有FPGA硬件電路設(shè)計(jì)采用了Veillog HDL語(yǔ)言編寫。同時(shí)對(duì)清華大學(xué)數(shù)字電視地面?zhèn)鬏敇?biāo)準(zhǔn)DMB-T(Terrestrial Digital Multimedia/TV Broadcasting)中的關(guān)鍵技術(shù)做了研究,與DVB標(biāo)準(zhǔn)中的相關(guān)技術(shù)做了對(duì)比。 本文首先對(duì)DVB.H以及COFDM的相關(guān)理論進(jìn)行介紹和研究。然后針對(duì)DVB-H信道編碼調(diào)制器中的部分核心算法的FPGA設(shè)計(jì)和實(shí)現(xiàn)進(jìn)行了詳細(xì)的研究工作,包括外編碼、內(nèi)編碼(卷積刪余)、內(nèi)交織(包括比特交織和符號(hào)交織)、星座映射、幀形成、OFDM調(diào)制的部分設(shè)計(jì)等。相應(yīng)地對(duì)DVB-H信道解碼解調(diào)器中的部分算法的FPGA設(shè)計(jì)的研究工作做了描述,包括符號(hào)解交織和比特解交織。同時(shí)對(duì)清華大學(xué)數(shù)字電視地面?zhèn)鬏敇?biāo)準(zhǔn)DMB-T外接收機(jī)中頻域和時(shí)域解交織模塊的FPGA設(shè)計(jì)實(shí)現(xiàn)做了描述。 筆者在項(xiàng)目中完成的主要工作有: (1)與項(xiàng)目組成員合作制定系統(tǒng)框架,劃分模塊。 (2)對(duì)所負(fù)責(zé)的模塊,包括外編碼、內(nèi)編碼(卷積刪余)、內(nèi)交織(包括比特交織和符號(hào)交織)、星座映射、幀形成、OFDM調(diào)制的算法進(jìn)行研究并加以優(yōu)化,建立軟件仿真模型,進(jìn)行FPGA設(shè)計(jì),仿真和實(shí)現(xiàn)。
標(biāo)簽: DVBH FPGA 發(fā)射端 信道
上傳時(shí)間: 2013-06-10
上傳用戶:rockjablew
該項(xiàng)目完成的是DVB-T發(fā)射機(jī)系統(tǒng)中OFDM調(diào)制部分的FPGA設(shè)計(jì).DVB-T是ETSI(歐洲電信標(biāo)準(zhǔn)委員會(huì))提出的數(shù)字地面電視廣播系統(tǒng)標(biāo)準(zhǔn),在業(yè)界影響很廣.整個(gè)DVB-T發(fā)射機(jī)系統(tǒng)包括RS編碼,內(nèi)交織,卷積編碼,外交織,星座映射,IFFT變換等主要部分.該項(xiàng)目組負(fù)責(zé)以FPGA為主體的硬件平臺(tái)的搭建及編碼,調(diào)制部分的FPGA軟件設(shè)計(jì),作者完成了2k模式下IFFT變換的軟件設(shè)計(jì).該文首先介紹了OFDM及DVB-T相關(guān)原理,然后比較分析了各種FFT算法及實(shí)現(xiàn)結(jié)構(gòu)的復(fù)雜度,最后采取了一種Radix2
標(biāo)簽: DVBT OFDM FPGA 發(fā)射機(jī)
上傳時(shí)間: 2013-05-17
上傳用戶:gundamwzc
利用混沌的對(duì)初值和參數(shù)敏感、偽隨機(jī)以及遍歷等特性設(shè)計(jì)的加密方案,相對(duì)傳統(tǒng)加密方案而言,表現(xiàn)出許多優(yōu)越性能,尤其在快速置亂和擴(kuò)散數(shù)據(jù)方面.目前,大多數(shù)混沌密碼傾向于軟件實(shí)現(xiàn),這些實(shí)現(xiàn)方案中數(shù)據(jù)串行處理且吞吐量有限,因而不適合硬件實(shí)現(xiàn).該論文分別介紹了適合FPGA(現(xiàn)場(chǎng)可編程門陣列)并行實(shí)現(xiàn)的序列密碼和分組密碼方案.序列密碼方案,對(duì)傳統(tǒng)LFSR(線性反饋移位寄存器)進(jìn)行改進(jìn),采用非線性的混沌方程代替LFSR中的線性反饋方程,進(jìn)而構(gòu)造出基于混沌偽隨機(jī)數(shù)發(fā)生器的加密算法.分組密碼方案,從圖像置亂的快速性考慮,將兩維混沌映射擴(kuò)展到三維空間;同時(shí),引入另一種混沌映射對(duì)圖像數(shù)據(jù)進(jìn)行擴(kuò)散操作,以有效地抵抗統(tǒng)計(jì)和差分攻擊.對(duì)于這兩種方案,文中給出了VHDL(硬件描述語(yǔ)言)編程、FPGA片內(nèi)功能模塊設(shè)計(jì)、加密效果以及硬件性能分析等.其中,序列密碼硬件實(shí)現(xiàn)方案,在不考慮通信延時(shí)的情況下,可以達(dá)到每秒61.622兆字節(jié)的加密速度.實(shí)驗(yàn)結(jié)果表明,這兩種加密算法的FPGA實(shí)現(xiàn)方案是可行的,并且能夠得到較高的安全性和較快的加密速度.
標(biāo)簽: FPGA 混沌 加密芯片 技術(shù)研究
上傳時(shí)間: 2013-04-24
上傳用戶:yx007699
隨著通信網(wǎng)的發(fā)展和用戶需求的提高,光纖通信中的PDH體系逐漸被SDH體系所取代.SDH光纖通信系統(tǒng)以其通信容量大、傳輸性能好、接口標(biāo)準(zhǔn)、組網(wǎng)靈活方便、管理功能強(qiáng)大等優(yōu)點(diǎn)獲得越來(lái)越廣泛的應(yīng)用.但是在某些對(duì)傳輸容量需求不大的場(chǎng)合,SDH的巨大潛力和優(yōu)越性無(wú)法發(fā)揮出來(lái),反而還會(huì)造成帶寬浪費(fèi).相反,PDH因其容量適中,配置靈活,成本低廉和功能齊全,可針對(duì)客戶不同需要設(shè)計(jì)不同的方案,在某些特定的接入場(chǎng)合具有一定的優(yōu)勢(shì).本課題根據(jù)現(xiàn)實(shí)的需要,提出并設(shè)計(jì)了一種基于PDH技術(shù)的多業(yè)務(wù)單片F(xiàn)PGA傳輸系統(tǒng).系統(tǒng)可以同時(shí)提供12路E1的透明傳輸和一個(gè)線速為100M以太網(wǎng)通道,主要由一塊FPGA芯片實(shí)現(xiàn)大部分功能,該解決方案在集成度、功耗、成本以及靈活性等方面都具有明顯的優(yōu)勢(shì).本文首先介紹數(shù)字通信以及數(shù)字復(fù)接原理和以太網(wǎng)的相關(guān)知識(shí),然后詳細(xì)闡述了本系統(tǒng)的方案設(shè)計(jì),對(duì)所使用的芯片和控制芯片F(xiàn)PGA做了必要的介紹,最后具體介紹了系統(tǒng)硬件和FPGA編碼設(shè)計(jì),以及后期的軟硬件調(diào)試.歸納起來(lái),本文主要具體工作如下:1.實(shí)現(xiàn)4路E1信號(hào)到1路二次群信號(hào)的復(fù)分接,主要包括全數(shù)字鎖相環(huán)、HDB3-NRZ編解碼、正碼速調(diào)整、幀頭檢測(cè)和復(fù)分接等.2.將以太網(wǎng)MII接口來(lái)的25M的MII信號(hào)通過(guò)碼速變換到25.344M,進(jìn)行映射.3.將三路二次群信號(hào)和變換過(guò)的以太網(wǎng)MII信號(hào)進(jìn)行5b6b編解碼,以利于在光纖上傳輸.4.高速時(shí)提取時(shí)鐘采用XILINX的CDR方案.并對(duì)接收到的信號(hào)經(jīng)過(guò)5b6b解碼后,分接出各路信號(hào).
標(biāo)簽: FPGA PDH 多業(yè)務(wù) 方案
上傳時(shí)間: 2013-07-23
上傳用戶:lansedeyuntkn
視頻監(jiān)控系統(tǒng)是一門集計(jì)算機(jī)技術(shù)、通信技術(shù)和數(shù)字視頻技術(shù)于一體的綜合系統(tǒng)。目前視頻監(jiān)控正向著數(shù)字化、網(wǎng)絡(luò)化的方向發(fā)展。實(shí)現(xiàn)基于網(wǎng)絡(luò)的視頻監(jiān)控系統(tǒng)的關(guān)鍵是一種嵌入式設(shè)備,它應(yīng)該能夠采集壓縮視頻數(shù)據(jù)并通過(guò)網(wǎng)絡(luò)進(jìn)行傳輸。 本文介紹了一種基于嵌入式Linux的網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng)的設(shè)計(jì)和實(shí)現(xiàn)方法。首先從整體上分析了網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng)的總體設(shè)計(jì)方案,給出了視頻服務(wù)器的硬件框架和軟件體系,并重點(diǎn)討論了在ARM處理器上實(shí)現(xiàn)MPEG-4壓縮編碼的方法。其次在ARM硬件平臺(tái)成功構(gòu)建了armlinux嵌入式系統(tǒng):包括引導(dǎo)程序Bootloader的設(shè)計(jì)、修改配置linux內(nèi)核以及制作JFFS2文件系統(tǒng)。其中創(chuàng)新地提出了從nandflash啟動(dòng)U-BOOT具體設(shè)計(jì)方法。為了完成系統(tǒng)進(jìn)一步的視頻采集工作,系統(tǒng)實(shí)現(xiàn)了USB數(shù)碼攝像頭的驅(qū)動(dòng)。在應(yīng)用程序開發(fā)過(guò)程中,首先設(shè)計(jì)了基于Vide04Linux的視頻采集程序,并采用mmap(內(nèi)存映射)方式截取圖片。其次重點(diǎn)分析了MPEG-4編碼模型XVID程序中的運(yùn)動(dòng)估計(jì)部分,并研究了半像素快速搜索算法,從而減少了搜索點(diǎn)數(shù)提高了運(yùn)算速度。最后利用開源JRTPLIB庫(kù)實(shí)現(xiàn)視頻數(shù)據(jù)流的RTP傳送。 整個(gè)設(shè)計(jì)都是在深圳旋極公司研制的SUPER-ARM硬件平臺(tái)上進(jìn)行的,linux內(nèi)核采用2.4.18。其中MPEG-4編碼優(yōu)化測(cè)試是在ARM DeveloperSuite(ADS)version 1.2中完成。 本課題為在ARM平臺(tái)實(shí)現(xiàn)網(wǎng)絡(luò)視頻監(jiān)控的設(shè)計(jì)做了有益的探索性嘗試,對(duì)今后進(jìn)一步完成遠(yuǎn)程嵌入式視頻監(jiān)控系統(tǒng)的設(shè)計(jì)有著積極的意義。
標(biāo)簽: ARM 遠(yuǎn)程視頻監(jiān)控 系統(tǒng)研究
上傳時(shí)間: 2013-07-21
上傳用戶:Altman
近些年來(lái),F(xiàn)PGA已經(jīng)成為現(xiàn)代電子、半導(dǎo)體行業(yè)的最重要組成部分之一,針對(duì)FPGA的綜合技術(shù)的研究是電子設(shè)計(jì)自動(dòng)化技術(shù)的重要研究方向。邏輯綜合是FPGA綜合的重要步驟,它包括邏輯優(yōu)化和工藝映射。本文主要研究了針對(duì)一種新型ALM(Adaptive Logic Model)結(jié)構(gòu)FPGA的工藝映射算法。 論文首先對(duì)已有FPGA邏輯綜合技術(shù)進(jìn)行了全面的總結(jié),從邏輯優(yōu)化和工藝映射兩個(gè)方面分析了傳統(tǒng)算法對(duì)ALM結(jié)構(gòu)FPGA的適應(yīng)性,通過(guò)分析我們得出結(jié)論,傳統(tǒng)的邏輯優(yōu)化算法仍然能夠適用于ALM結(jié)構(gòu)FPGA的邏輯綜合,而工藝映射算法則需要進(jìn)行改進(jìn)。 在以上分析的基礎(chǔ)上,根據(jù)ALM結(jié)構(gòu)的特點(diǎn),論文提出了一種以面積優(yōu)化為主,同時(shí)考慮延遲的針對(duì)ALM結(jié)構(gòu)FPGA的工藝映射算法——ALMmap。該算法包括幾個(gè)子算法,遞減迭代裝箱算法能夠很好的適應(yīng)ALM結(jié)構(gòu)的靈活性;通過(guò)ALM裝箱算法并加入共享輸入處理,將多個(gè)LUT裝入一個(gè)ALM結(jié)構(gòu)中;再匯聚路徑的處理有助于提高效率和減少面積;算法在已有的多級(jí)分解算法基礎(chǔ)上考慮了延遲因素,在不降低面積優(yōu)化效果的同時(shí)降低了延遲;通過(guò)全局優(yōu)化從全局范圍對(duì)面積進(jìn)行了進(jìn)一步的優(yōu)化。 最后,我們對(duì)ALMmap算法與傳統(tǒng)算法進(jìn)行了測(cè)試與比較,通過(guò)實(shí)驗(yàn)數(shù)據(jù)表明,ALMmap能夠很好的發(fā)揮ALM結(jié)構(gòu)的靈活性,考慮延遲的多級(jí)分解算法能夠很好的降低延遲,與傳統(tǒng)基于K-LUT的工藝映射算法相比,具有更好的面積與延遲綜合性能。
上傳時(shí)間: 2013-06-24
上傳用戶:hechao3225
隨著科技的發(fā)展和社會(huì)的進(jìn)步,數(shù)字電視已逐漸成為現(xiàn)代電視的主流。利用今年是奧運(yùn)年的契機(jī),研究和推廣數(shù)字電視廣播具有重大的意義。2006年8月底我國(guó)出臺(tái)的數(shù)字多媒體/電視廣播(DMB-T)標(biāo)準(zhǔn),確立了中國(guó)自己的技術(shù)標(biāo)準(zhǔn)。以此來(lái)發(fā)展擁有自主知識(shí)產(chǎn)權(quán)的數(shù)字電視事業(yè),不僅可以滿足廣大人民群眾日益增長(zhǎng)的物質(zhì)、文化要求,還可以帶動(dòng)相關(guān)產(chǎn)業(yè)快速發(fā)展。 本課題在深入研究DMB-T國(guó)家標(biāo)準(zhǔn)的基礎(chǔ)上,首先對(duì)系統(tǒng)的調(diào)制系統(tǒng)進(jìn)行了設(shè)計(jì)規(guī)劃,然后對(duì)信道調(diào)制的星座映射、系統(tǒng)信息插入、幀體數(shù)據(jù)處理、PN序列插入的幀形成模塊和成形濾波模塊進(jìn)行了設(shè)計(jì)和仿真,并驗(yàn)證了其正確性。 3780個(gè)子載波的時(shí)域同步正交多載波技術(shù)(TDS-OFDM)是DMB-T調(diào)制系統(tǒng)的關(guān)鍵技術(shù)之一。由于載波數(shù)不是2的整數(shù)次冪,考慮到實(shí)現(xiàn)的有效性,不能采用現(xiàn)已成熟的基-2或基-4的快速傅立葉變換(FFT)算法。針對(duì)調(diào)制系統(tǒng)中特有的3780點(diǎn)IFFT,課題深入分析和比較了Cooley-Tukey、Winograd和素因子三種離散快速傅立葉變換算法的特點(diǎn)和性能,綜合利用了三種算法優(yōu)勢(shì),考慮了算法的復(fù)雜度、運(yùn)算的速度、資源的消耗,設(shè)計(jì)出一種新的算法,進(jìn)行了Matlab驗(yàn)證和基于FPGA(現(xiàn)場(chǎng)可編程門陣列)的仿真。分析表明,該算法所需的加法、乘法次數(shù)已很逼近4096點(diǎn)FFT算法。 DMB-T發(fā)射端的基帶成形濾波采用了平方根升余弦滾降濾波,由于其0.05的滾降系數(shù)在實(shí)現(xiàn)中比較苛刻,所以是設(shè)計(jì)的難點(diǎn)之一。本課題利用Matlab工具采用了等紋波最優(yōu)濾波的方法設(shè)計(jì)了169階數(shù)字濾波器,其阻帶衰減達(dá)到了46.9dB,完全符合標(biāo)準(zhǔn)的要求;利用四倍插值的方法實(shí)現(xiàn)了I、Q合路的該濾波器的FPGA設(shè)計(jì),并進(jìn)行了設(shè)計(jì)優(yōu)化,顯著降低了濾波器的運(yùn)算量,大大節(jié)約了實(shí)現(xiàn)該濾波器所需的乘法器資源。
標(biāo)簽: FPGA DMBT 信道 調(diào)制
上傳時(shí)間: 2013-06-28
上傳用戶:camelcamel690
正交頻分復(fù)用(OFDM)技術(shù)是一種多載波數(shù)字調(diào)制技術(shù),具有頻譜利用率高、抗多徑干擾能力強(qiáng)、成本低等特點(diǎn),適合無(wú)線通信的高速化、寬帶化及移動(dòng)化的需求,將成為下一代無(wú)線通信系統(tǒng)(4G)的核心調(diào)制傳輸技術(shù)。 本文首先描述了OFDM技術(shù)的基本原理。對(duì)OFDM的調(diào)制解調(diào)以及其中涉及的特性和關(guān)鍵技術(shù)等做了理論上的分析,指出了OFDM區(qū)別于其他調(diào)制技術(shù)的巨大優(yōu)勢(shì);然后針對(duì)OFDM中的信道估計(jì)技術(shù),深入分析了基于FFT級(jí)聯(lián)的信道估計(jì)理論和基于聯(lián)合最大似然函數(shù)的半盲分組估計(jì)理論,在此基礎(chǔ)上詳細(xì)研究描述了用于OFDM系統(tǒng)的迭代的最大似然估計(jì)算法,并利用Matlab做了相應(yīng)的仿真比較,驗(yàn)證了它們的有效性。 而后,在Matlab中應(yīng)用Simulink工具構(gòu)建OFDM系統(tǒng)仿真平臺(tái)。在此平臺(tái)上,對(duì)OFDM系統(tǒng)在多徑衰落、高斯白噪聲等多種不同的模型參數(shù)下進(jìn)行了仿真,并給出了數(shù)據(jù)曲線,通過(guò)分析結(jié)果可正確評(píng)價(jià)OFDM系統(tǒng)在多個(gè)方面的性能。 在綜合了OFDM的系統(tǒng)架構(gòu)和仿真分析之后,設(shè)計(jì)并實(shí)現(xiàn)了基于FPGA的OFDM調(diào)制解調(diào)系統(tǒng)。首先根據(jù)802.16協(xié)議和OFDM系統(tǒng)的具體要求,設(shè)定了合理的參數(shù);然后從調(diào)制器和解調(diào)器的具體組成模塊入手,對(duì)串/并轉(zhuǎn)換,QPSK映射,過(guò)采樣處理,插入導(dǎo)頻,添加循環(huán)前綴,IFFT/FFT,幀同步檢測(cè)等各個(gè)模塊進(jìn)行硬件設(shè)計(jì),詳細(xì)介紹了各個(gè)模塊的設(shè)計(jì)和實(shí)現(xiàn)過(guò)程,并給出了相應(yīng)的仿真波形和參數(shù)說(shuō)明。其中,針對(duì)定點(diǎn)運(yùn)算的局限性,為系統(tǒng)設(shè)計(jì)并自定義了24位的浮點(diǎn)運(yùn)算格式,參與傅立葉反變換和傅立葉變換的運(yùn)算,在系統(tǒng)參數(shù)允許的范圍內(nèi),充分利用了有限資源,提高了系統(tǒng)運(yùn)算精度;然后重點(diǎn)描述了基于FPGA的快速傅立葉變換算法的改進(jìn)、優(yōu)化和設(shè)計(jì)實(shí)現(xiàn),針對(duì)原始快速傅立葉變換FPGA實(shí)現(xiàn)算法運(yùn)算空閑時(shí)間過(guò)多,資源占用較大的問(wèn)題,提出了帶有流水作業(yè)功能、資源占用較少的快速傅立葉變換優(yōu)化算法設(shè)計(jì)方案,使之運(yùn)用于OFDM基帶處理系統(tǒng)當(dāng)中并加以實(shí)現(xiàn),結(jié)果滿足系統(tǒng)參數(shù)的需求。最后以理論分析為依據(jù),對(duì)整個(gè)OFDM的基帶處理系統(tǒng)進(jìn)行了系統(tǒng)調(diào)試與性能分析,證明了設(shè)計(jì)的可行性。 綜上所述,本文完成了一個(gè)基于FPGA的OFDM基帶處理系統(tǒng)的設(shè)計(jì)、仿真和實(shí)現(xiàn)。本設(shè)計(jì)為OFDM通信系統(tǒng)的進(jìn)一步改進(jìn)提供了大量有用的數(shù)據(jù)。
標(biāo)簽: FPGA OFDM 調(diào)制解調(diào)器
上傳時(shí)間: 2013-04-24
上傳用戶:vaidya1bond007b1
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1