本文論述了在整個(gè)無(wú)線(xiàn)收發(fā)系統(tǒng)中用軟件的方法實(shí)現(xiàn)信道編譯碼系統(tǒng)的功能。實(shí)現(xiàn)了一種基于FPGA的信道編譯碼方法,并給出了VHDL語(yǔ)言的實(shí)現(xiàn)方法及仿真波形。信道編譯碼系統(tǒng)包括發(fā)射端的信道編碼和接收端的信道譯碼兩大部分。信道編碼部分包括漢明編碼、基帶信號(hào)調(diào)制本次設(shè)計(jì)采用DPSK調(diào)制方式和并串轉(zhuǎn)換連接模塊。譯碼部分包括漢明譯碼、DPSK解調(diào)和鏈接模塊。本系統(tǒng)的實(shí)現(xiàn)過(guò)程是:先通過(guò)軟件編程實(shí)現(xiàn)各部分的功能模塊,然后編程連接各模塊,系統(tǒng)編譯仿真通過(guò)以后載入FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列) 芯片,驗(yàn)證結(jié)果。實(shí)驗(yàn)表明,該系統(tǒng)結(jié)果符合了設(shè)計(jì)的要求。由于FPGA具有重復(fù)可編程的特點(diǎn),因而靈活性高,調(diào)試方便,且開(kāi)發(fā)成本低,運(yùn)行穩(wěn)定可靠。
標(biāo)簽:
FPGA
信道
編譯碼
無(wú)線(xiàn)收發(fā)系統(tǒng)
上傳時(shí)間:
2013-12-25
上傳用戶(hù):saharawalker