以太網(wǎng)是局域網(wǎng)中應(yīng)用最廣泛的聯(lián)網(wǎng)技術(shù),其速率已經(jīng)從最初的10Mbit/s發(fā)展到現(xiàn)在的10Gbit/s,而且其應(yīng)用領(lǐng)域也已經(jīng)從最初的局域網(wǎng)延伸到城域網(wǎng)、廣域網(wǎng).介質(zhì)訪問控制(MAC)子層是以太網(wǎng)的核心,以太網(wǎng)的操作是基于MAC協(xié)議的.該文的主要內(nèi)容是以太網(wǎng)MAC的FPGA設(shè)計(jì),設(shè)計(jì)的MAC符合IEEE802.3規(guī)范,可以通過MII或RMII連到物理層,并且提供流量控制、統(tǒng)計(jì)信息收集、內(nèi)部寄存器配置等功能.該論文的設(shè)計(jì)輸入是采用VHDL語言來完成的,通過在EDA工具下的仿真和綜合,驗(yàn)證了設(shè)計(jì)的正確性和實(shí)用性.
標(biāo)簽: 10100M FPGA MAC 以太網(wǎng)
上傳時(shí)間: 2013-04-24
上傳用戶:stampede
該文結(jié)合"10M/100M以太網(wǎng)交換芯片的設(shè)計(jì)"課題,介紹了以太網(wǎng)技術(shù)發(fā)展的概況和IP CORE、SoC的設(shè)計(jì)方法,闡述了以太網(wǎng)交換原理及關(guān)鍵技術(shù),研究了CSMA/CD協(xié)議、交換機(jī)、VLAN的原理和數(shù)據(jù)流優(yōu)先技術(shù)及流量控制,在此基礎(chǔ)上完成了10M/100M以太網(wǎng)交換芯片的主要模塊的設(shè)計(jì)方案和實(shí)現(xiàn)框圖.同時(shí)結(jié)合Philip公司的IC總線的工作原理,給出了10M/100M以太網(wǎng)交換芯片的設(shè)計(jì)方案中的IC接口模塊的FPGA設(shè)計(jì)的驗(yàn)證和仿真,并對(duì)仿真結(jié)果進(jìn)行分析比較,驗(yàn)證了IC接口模塊可以作為一個(gè)軟核來使用.
標(biāo)簽: 10100M FPGA I2C 以太網(wǎng)
上傳時(shí)間: 2013-07-18
上傳用戶:jichenxi0730
隨著集成電路頻率的提高和多核時(shí)代的到來,傳統(tǒng)的高速電互連技術(shù)面臨著越來越嚴(yán)重的瓶頸問題,而高速下的光互連具有電互連無法比擬的優(yōu)勢(shì),成為未來電互連的理想替代者,也成為科學(xué)研究的熱點(diǎn)問題。目前,由OIF(Optical Intemetworking Forum,光網(wǎng)絡(luò)論壇)論壇提出的甚短距離光互連協(xié)議,主要面向主干網(wǎng),其延遲、功耗、兼容性等都不能滿足板間、芯片間光互連的需要,因此,研究定制一種適用于板級(jí)、芯片級(jí)的光互連協(xié)議具有非常重要的研究意義。 本論文將協(xié)議功能分為數(shù)據(jù)鏈路層和物理層來設(shè)計(jì),鏈路層功能包括了協(xié)議原語設(shè)計(jì),數(shù)據(jù)幀格式和數(shù)據(jù)傳輸流程設(shè)計(jì),流量控制機(jī)制設(shè)計(jì),協(xié)議通道初始化設(shè)計(jì),錯(cuò)誤檢測(cè)機(jī)制設(shè)計(jì)和空閑字符產(chǎn)生、時(shí)鐘補(bǔ)償方式設(shè)計(jì);物理層功能包含了數(shù)據(jù)的串化和解串功能,多通道情況下的綁定功能,數(shù)據(jù)編解碼功能等。 然后,文章采用FPGA(Field Programmable Gate Array,現(xiàn)場(chǎng)可編程門陣列)技術(shù)實(shí)現(xiàn)了定制協(xié)議的單通道模式。重點(diǎn)是數(shù)據(jù)鏈路層的實(shí)現(xiàn),物理層采用定制具備其功能的IP(Intellectual Property,知識(shí)產(chǎn)權(quán))——RocketIO來實(shí)現(xiàn)。實(shí)現(xiàn)的過程中,采用了Xilinx公司的ISE(Integrated System Environment,集成開發(fā)環(huán)境)開發(fā)流程,使用的設(shè)計(jì)工具包括:ISE,ModelSim,Synplify Pro,ChipScope等。 最后,本文對(duì)實(shí)現(xiàn)的協(xié)議進(jìn)行了軟件仿真和上扳測(cè)試,訪真和測(cè)試結(jié)果表明,實(shí)現(xiàn)的單通道模式,支持的最高串行頻率達(dá)到3.5GHz,完全滿足了光互連驗(yàn)證系統(tǒng)初期的要求,同時(shí)由RocketIO的高速串行差分口得到的眼圖質(zhì)量良好,表明對(duì)物理層IP的定制是成功的。
標(biāo)簽: FPGA 板級(jí) 光互連 協(xié)議研究
上傳時(shí)間: 2013-06-28
上傳用戶:guh000
本系統(tǒng) 1.采用電信級(jí)路由RouterOS3.22。 2.用戶PPPoE拔號(hào)上網(wǎng)。 3.流量控制及套餐訂制。 4.多網(wǎng)段集中管理。 5.用戶詳細(xì)賬單管理。 6.用戶到期續(xù)費(fèi)提醒。 有不明的地方請(qǐng)與我聯(lián)系 QQ:786010966 電話13392434107
上傳時(shí)間: 2013-04-24
上傳用戶:alan-ee
本課程主要介紹ATM的基本原理對(duì)于初級(jí)水平讀者第5 6 7 8 9章可以不做深入了解課程目標(biāo)本課程主要目標(biāo) 掌握VP VC的概念信元的結(jié)構(gòu) 掌握ATM交換的特點(diǎn) 了解ATM協(xié)議棧結(jié)構(gòu) 掌握ATM擁塞管理和流量控制與流控算法 掌握ATM的的幾種典型封裝協(xié)議
上傳時(shí)間: 2013-10-22
上傳用戶:阿四AIR
出于提高船載測(cè)控通信設(shè)備監(jiān)控系統(tǒng)信息化水平及模擬訓(xùn)練能力,在深入研究船載測(cè)控通信設(shè)備原理及組成的基礎(chǔ)上,利用虛擬儀器技術(shù)與HLA技術(shù),以網(wǎng)絡(luò)為傳輸媒介,開發(fā)了船載測(cè)控通信設(shè)備監(jiān)控模訓(xùn)綜合系統(tǒng)。鑒于設(shè)備監(jiān)控系統(tǒng)與模擬訓(xùn)練系統(tǒng)共同的特性,該系統(tǒng)利用SQL Server的ADO功能、Web服務(wù)和XML技術(shù)實(shí)現(xiàn)數(shù)據(jù)的匯總與跨網(wǎng)同步,選用LabWindows/CVI平臺(tái)開發(fā)監(jiān)控系統(tǒng)本地監(jiān)控終端及模訓(xùn)系統(tǒng)界面,采用Ajax技術(shù)架構(gòu)與VML語言完成數(shù)據(jù)的Web發(fā)布,最終使系統(tǒng)可靠性、接入便捷性、網(wǎng)絡(luò)數(shù)量流量控制及構(gòu)件重用性均達(dá)到最優(yōu)。
上傳時(shí)間: 2013-11-03
上傳用戶:風(fēng)行天下
傳統(tǒng)的TCP/IP協(xié)議重點(diǎn)在于保證數(shù)據(jù)傳輸?shù)目煽啃约?b>流量控制,而在實(shí)時(shí)性要求相對(duì)較高的嵌入式領(lǐng)域, 其實(shí)時(shí)性方面的性能顯得不足。為此,對(duì)基于TCP/IP協(xié)議的嵌入式通信協(xié)議棧進(jìn)行了分析,針對(duì)通信中的TCP擁塞控制問題進(jìn)行了改進(jìn),有效地提高了TCP/IP協(xié)議的實(shí)時(shí)性。
標(biāo)簽: 嵌入式 實(shí)時(shí)通信 協(xié)議棧
上傳時(shí)間: 2013-11-25
上傳用戶:wmwai1314
pcie基本概念及其工作原理介紹:PCI Express®(或稱PCIe®),是一項(xiàng)高性能、高帶寬,此標(biāo)準(zhǔn)由互連外圍設(shè)備專業(yè)組(PCI-SIG)制 訂,用于替代PCI、PCI Extended (PCI-X)等基于總線的通訊體系架構(gòu)以及圖形加速端口(AGP)。 轉(zhuǎn)向PCIe主要是為了實(shí)現(xiàn)顯著增強(qiáng)系統(tǒng)吞吐量、擴(kuò)容性和靈活性的目標(biāo),同時(shí)還要降低制造成本,而這 些都是基于總線的傳統(tǒng)互連標(biāo)準(zhǔn)所達(dá)不到的。PCI Express標(biāo)準(zhǔn)在設(shè)計(jì)時(shí)著眼于未來,并且能夠繼續(xù)演 進(jìn),從而為系統(tǒng)提供更大的吞吐量。第一代PCIe規(guī)定的吞吐量是每秒2.5千兆比特(Gbps),第二代規(guī) 定的吞吐量是5.0 Gbps,而最近公布PCIe 3.0標(biāo)準(zhǔn)已經(jīng)支持8.0 Gbps的吞吐量。在PCIe標(biāo)準(zhǔn)繼續(xù)充分利 用最新技術(shù)來提供不斷加大的吞吐量的同時(shí),采用分層協(xié)議也便于PCI向PCIe的演進(jìn),并保持了與現(xiàn)有 PCI應(yīng)用的驅(qū)動(dòng)程序軟件兼容性。 雖然最初的目標(biāo)是計(jì)算機(jī)擴(kuò)展卡以及圖形卡,但PCIe目前也廣泛適用于涵蓋更廣的應(yīng)用門類,包括網(wǎng)絡(luò) 組建、通信、存儲(chǔ)、工業(yè)電子設(shè)備和消費(fèi)類電子產(chǎn)品。 本白皮書的目的在于幫助讀者進(jìn)一步了解PCI Express以及成功PCIe成功應(yīng)用。 PCI Express基本工作原理 拓?fù)浣Y(jié)構(gòu) 本節(jié)介紹了PCIe協(xié)議的基本工作原理以及當(dāng)今系統(tǒng)中實(shí)現(xiàn)和支持PCIe協(xié)議所需要的各個(gè)組成部分。本節(jié) 的目標(biāo)在于提供PCIe的相關(guān)工作知識(shí),并未涉及到PCIe協(xié)議的具體復(fù)雜性。 PCIe的優(yōu)勢(shì)就在于降低了復(fù)雜度所帶來的成本。PCIe屬于一種基于數(shù)據(jù)包的串行連接協(xié)議,它的復(fù)雜度 估計(jì)在PCI并行總線的10倍以上。之所以有這樣的復(fù)雜度,部分是由于對(duì)以千兆級(jí)的速度進(jìn)行并行至串 行的數(shù)據(jù)轉(zhuǎn)換的需要,部分是由于向基于數(shù)據(jù)包實(shí)現(xiàn)方案的轉(zhuǎn)移。 PCIe保留了PCI的基本載入-存儲(chǔ)體系架構(gòu),包括支持以前由PCI-X標(biāo)準(zhǔn)加入的分割事務(wù)處理特性。此 外,PCIe引入了一系列低階消息傳遞基元來管理鏈路(例如鏈路級(jí)流量控制),以仿真?zhèn)鹘y(tǒng)并行總線的 邊帶信號(hào),并用于提供更高水平的健壯性和功能性。此規(guī)格定義了許多既支持當(dāng)今需要又支持未來擴(kuò)展 的特性,同時(shí)還保持了與PCI軟件驅(qū)動(dòng)程序的兼容性。PCI Express的先進(jìn)特性包括:自主功率管理; 先進(jìn)錯(cuò)誤報(bào)告;通過端對(duì)端循環(huán)冗余校驗(yàn)(ECRC)實(shí)現(xiàn)的端對(duì)端可靠性,支持熱插拔;以及服務(wù)質(zhì)量(QoS)流量分級(jí)。
標(biāo)簽: pcie_cn pcie 基本概念 工作原理
上傳時(shí)間: 2013-11-29
上傳用戶:zw380105939
linux下iptable的源代碼。對(duì)于想學(xué)習(xí)linux下編程,及網(wǎng)絡(luò)流量控制有很大的好處
標(biāo)簽: linux iptable 源代碼 編程
上傳時(shí)間: 2013-12-20
上傳用戶:lnnn30
非常好的一篇paper,關(guān)于Opnet下的網(wǎng)絡(luò)流量控制算法的比較。TCP,RED,PIRED等
標(biāo)簽: paper
上傳時(shí)間: 2014-01-21
上傳用戶:我干你啊
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1