亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

混合煤氣

  • Xilinx FPGA模擬方案產品指南

        從消費類電子到工業、電信基礎架構設備,FPGA與連接外面世界的模擬及混合信號IC如影隨形,當系統中需要多個關鍵元件實現數據采集和處理功能時,您可以考慮是否選擇FPGA更實惠?如何確定哪些器件最適合您的應用,而且它們之間的協同工作能力更強呢? Xilinx FPGA模擬方案產品指南將為您解答疑惑……  

    標簽: Xilinx FPGA 模擬方案 產品指南

    上傳時間: 2013-10-21

    上傳用戶:zl5712176

  • 基于FPGA實現擴頻碼的捕獲

    通過對偽碼捕獲原理進行分析以及對各種捕獲方法進行比較,確定一種性能好、易實現的串并混合搜索捕獲方案。并給出了一個在實際系統中成功應用的捕獲電路,用Modelsim對偽碼捕獲電路部分模塊的性能進行了仿真。

    標簽: FPGA 擴頻碼

    上傳時間: 2013-10-23

    上傳用戶:縹緲

  • PCB布線設計超級攻略

    設計PCB時,往往很想使用自動布線。通常,純數字的電路板(尤其信號電平比較低,電路密度比較小時)采用自動布線是沒有問題的。但是,在設計模擬、混合信號或高速電路板時,如果采用布線軟件的自動布線工具,可能會出現一些問題,甚至很可能帶來嚴重的電路性能問題。

    標簽: PCB 布線設計 超級

    上傳時間: 2013-10-20

    上傳用戶:haojiajt

  • 印刷電路板的電磁兼容設計—論文

    分析印刷電路板設計中解決電磁兼容問題的主要技術, 闡明對電源、地、旁路、去藕和混合信號電路的設計方法.  

    標簽: 印刷電路板 電磁兼容設計 論文

    上傳時間: 2013-10-15

    上傳用戶:YYRR

  • 基于CPLD的VHDL語言數字鐘(含秒表)設計

    利用一塊芯片完成除時鐘源、按鍵、揚聲器和顯示器(數碼管)之外的所有數字電路功能。所有數字邏輯功能都在CPLD器件上用VHDL語言實現。這樣設計具有體積小、設計周期短(設計過程中即可實現時序仿真)、調試方便、故障率低、修改升級容易等特點。 本設計采用自頂向下、混合輸入方式(原理圖輸入—頂層文件連接和VHDL語言輸入—各模塊程序設計)實現數字鐘的設計、下載和調試。

    標簽: CPLD VHDL 語言 數字

    上傳時間: 2013-10-24

    上傳用戶:古谷仁美

  • PowerPCB培訓教程

    歡迎使用 PowerPCB 教程。本教程描述了 PADS-PowerPCB  的絕大部分功能和特點,以及使用的各個過程,這些功能包括: · 基本操作 · 建立元件(Component) · 建立板子邊框線(Board outline) · 輸入網表(Netlist) · 設置設計規則(Design Rule) · 元件(Part)的布局(Placement) · 手工和交互的布線 · SPECCTRA全自動布線器(Route Engine) · 覆銅(Copper Pour) · 建立分隔/混合平面層(Split/mixed Plane) · Microsoft的目標連接與嵌入(OLE)(Object Linking Embedding) · 可選擇的裝配選件(Assembly options) · 設計規則檢查(Design Rule Check) · 反向標注(Back Annotation) · 繪圖輸出(Plot Output)      使用本教程后,你可以學到印制電路板設計和制造的許多基本知識。

    標簽: PowerPCB 培訓教程

    上傳時間: 2013-10-08

    上傳用戶:x18010875091

  • pcb高級講座

    射頻與數模混合類高速PCB設計,對手機設計者,及PROTEL熟練者大有裨益! 射頻與數模混合類高速PCB設計,對手機設計者,及PROTEL熟練者大有裨益

    標簽: pcb 講座

    上傳時間: 2014-01-22

    上傳用戶:攏共湖塘

  • 數字與模擬電路設計技巧

    數字與模擬電路設計技巧IC與LSI的功能大幅提升使得高壓電路與電力電路除外,幾乎所有的電路都是由半導體組件所構成,雖然半導體組件高速、高頻化時會有EMI的困擾,不過為了充分發揮半導體組件應有的性能,電路板設計與封裝技術仍具有決定性的影響。 模擬與數字技術的融合由于IC與LSI半導體本身的高速化,同時為了使機器達到正常動作的目的,因此技術上的跨越競爭越來越激烈。雖然構成系統的電路未必有clock設計,但是毫無疑問的是系統的可靠度是建立在電子組件的選用、封裝技術、電路設計與成本,以及如何防止噪訊的產生與噪訊外漏等綜合考慮。機器小型化、高速化、多功能化使得低頻/高頻、大功率信號/小功率信號、高輸出阻抗/低輸出阻抗、大電流/小電流、模擬/數字電路,經常出現在同一個高封裝密度電路板,設計者身處如此的環境必需面對前所未有的設計思維挑戰,例如高穩定性電路與吵雜(noisy)性電路為鄰時,如果未將噪訊入侵高穩定性電路的對策視為設計重點,事后反復的設計變更往往成為無解的夢魘。模擬電路與高速數字電路混合設計也是如此,假設微小模擬信號增幅后再將full scale 5V的模擬信號,利用10bit A/D轉換器轉換成數字信號,由于分割幅寬祇有4.9mV,因此要正確讀取該電壓level并非易事,結果造成10bit以上的A/D轉換器面臨無法順利運作的窘境。另一典型實例是使用示波器量測某數字電路基板兩點相隔10cm的ground電位,理論上ground電位應該是零,然而實際上卻可觀測到4.9mV數倍甚至數十倍的脈沖噪訊(pulse noise),如果該電位差是由模擬與數字混合電路的grand所造成的話,要測得4.9 mV的信號根本是不可能的事情,也就是說為了使模擬與數字混合電路順利動作,必需在封裝與電路設計有相對的對策,尤其是數字電路switching時,ground vance noise不會入侵analogue ground的防護對策,同時還需充分檢討各電路產生的電流回路(route)與電流大小,依此結果排除各種可能的干擾因素。以上介紹的實例都是設計模擬與數字混合電路時經常遇到的瓶頸,如果是設計12bit以上A/D轉換器時,它的困難度會更加復雜。

    標簽: 數字 模擬電路 設計技巧

    上傳時間: 2014-02-12

    上傳用戶:wenyuoo

  • 探索雙層板布線技藝

    探索雙層板布線技藝電池供電產品的競爭市場中,考慮目標成本相對的重要。多層板解決方案更是工程師在設計時必需的重要考慮。本文將探討雙層板的布線方式,使用自動布線與手工布線來做模擬與混合信號電路布線的差別,如何安排接地回路等。以電池供電產品之高度競爭市場中,當考慮目標成本時總是要求設計者在設計中使用雙層電路板。雖然多層板(四層、六層以及八層)的解決方式無論在尺寸、噪聲,以及性能上都可以做得更好,但成本壓力迫使工程師必須盡量使用雙層板。在本文中將討論使用或不用自動布線、有或沒有接地面的電流返回路徑的概念,以及關于雙層板零件的布置方式。使用自動布線器來設計印刷電路板(PCB)是吸引人的。大多數的情形下,自動布線對純數字的電路(尤其是低頻率信號且低密度的電路)的動作不至于會有問題。但當嘗試使用布線軟件提供的自動布線工具做模擬、混合訊號或高速電路的布線時,可能會出現一些問題,而且有可能造成極嚴重的電路性能問題。例如,(圖一)所示為雙層板自動走線的上層,(圖二)為電路板的下層。對混合訊號電路的布線而言,各種裝置都是經過周詳的考慮后才以人工方式將零件放置到板子上并將數字與模擬裝置隔開。

    標簽: 雙層 布線

    上傳時間: 2013-11-01

    上傳用戶:swaylong

  • 通用陣列邏輯GAL實現基本門電路的設計

    通用陣列邏輯GAL實現基本門電路的設計 一、實驗目的 1.了解GAL22V10的結構及其應用; 2.掌握GAL器件的設計原則和一般格式; 3.學會使用VHDL語言進行可編程邏輯器件的邏輯設計; 4.掌握通用陣列邏輯GAL的編程、下載、驗證功能的全部過程。 二、實驗原理 1. 通用陣列邏輯GAL22V10 通用陣列邏輯GAL是由可編程的與陣列、固定(不可編程)的或陣列和輸出邏輯宏單元(OLMC)三部分構成。GAL芯片必須借助GAL的開發軟件和硬件,對其編程寫入后,才能使GAL芯片具有預期的邏輯功能。GAL22V10有10個I/O口、12個輸入口、10個寄存器單元,最高頻率為超過100MHz。 ispGAL22V10器件就是把流行的GAL22V10與ISP技術結合起來,在功能和結構上與GAL22V10完全相同,并沿用了GAL22V10器件的標準28腳PLCC封裝。ispGAl22V10的傳輸時延低于7.5ns,系統速度高達100MHz以上,因而非常適用于高速圖形處理和高速總線管理。由于它每個輸出單元平均能夠容納12個乘積項,最多的單元可達16個乘積項,因而更為適用大型狀態機、狀態控制及數據處理、通訊工程、測量儀器等領域。ispGAL22V10的功能框圖及引腳圖分別見圖1-1和1-2所示。 另外,采用ispGAL22V10來實現諸如地址譯碼器之類的基本邏輯功能是非常容易的。為實現在系統編程,每片ispGAL22V10需要有四個在系統編程引腳,它們是串行數據輸入(SDI),方式選擇(MODE)、串行輸出(SDO)和串行時鐘(SCLK)。這四個ISP控制信號巧妙地利用28腳PLCC封裝GAL22V10的四個空腳,從而使得兩種器件的引腳相互兼容。在系統編程電源為+5V,無需外接編程高壓。每片ispGAL22V10可以保證一萬次在系統編程。 ispGAL22V10的內部結構圖如圖1-3所示。 2.編譯、下載源文件 用VHDL語言編寫的源程序,是不能直接對芯片編程下載的,必須經過計算機軟件對其進行編譯,綜合等最終形成PLD器件的熔斷絲文件(通常叫做JEDEC文件,簡稱為JED文件)。通過相應的軟件及編程電纜再將JED數據文件寫入到GAL芯片,這樣GAL芯片就具有用戶所需要的邏輯功能。  3.工具軟件ispLEVER簡介 ispLEVER 是Lattice 公司新推出的一套EDA軟件。設計輸入可采用原理圖、硬件描述語言、混合輸入三種方式。能對所設計的數字電子系統進行功能仿真和時序仿真。編譯器是此軟件的核心,能進行邏輯優化,將邏輯映射到器件中去,自動完成布局與布線并生成編程所需要的熔絲圖文件。軟件中的Constraints Editor工具允許經由一個圖形用戶接口選擇I/O設置和引腳分配。軟件包含Synolicity公司的“Synplify”綜合工具和Lattice的ispVM器件編程工具,ispLEVER軟件提供給開發者一個簡單而有力的工具。

    標簽: GAL 陣列 邏輯 門電路

    上傳時間: 2013-11-17

    上傳用戶:看到了沒有

主站蜘蛛池模板: 赣榆县| 育儿| 宁河县| 威宁| 乐业县| 邵武市| 永胜县| 盖州市| 乳山市| 白朗县| 合水县| 阿克苏市| 喀喇| 包头市| 嘉黎县| 中阳县| 台南县| 花垣县| 永康市| 彭山县| 达尔| 客服| 沾益县| 克拉玛依市| 庆云县| 昔阳县| 云林县| 象州县| 文化| 铜山县| 肇源县| 田阳县| 皋兰县| 怀柔区| 嵊泗县| 岳阳县| 新余市| 长白| 新绛县| 龙川县| 丹江口市|