永磁同步電機是同步電機的一個重要類型,其轉子一般采用稀土永磁材料做激磁磁極,與傳統同步電機相比,體積和重量大為減小,而且結構簡單,運行可靠,維護更方便。現代電氣傳動控制的發展趨勢之一是開發新的交流調速與伺服系統。無論在矢量控制還是標量控制中,轉速與位置的閉環控制都需要在電機軸上安裝一個速度傳感器,但是由于速度傳感器的引進不僅增加了成本,降低了系統可靠性,還存在安裝問題,效果并不十分理想。因此高性能無速度傳感器控制成為近年來電機研究的熱點。 本文在系統介紹卡爾曼濾波器的基礎上,將其引入到永磁同步電機無速度傳感器狀態觀測中。由于永磁同步電機是一個強耦合的多階非線性系統,本文采用了工程實際中普遍采用的泰勒展開式截斷的方法,對電機方程線性化處理,將卡爾曼濾波算法推廣至非線性系統,并加入了反映電機系統模型誤差和環境干擾的系統噪聲和測量噪聲模型,形成擴展卡爾曼濾波算法。擴展卡爾曼濾波器將電機轉子位置與轉速作為系統狀態變量進行實時估算,并將所得信息反饋到永磁同步電機控制系統中。通過仿真,與電機實際運行狀態進行比較,證明了擴展卡爾曼濾波具有良好的動態跟蹤能力和抗噪聲能力。 針對擴展卡爾曼濾波算法在無速度傳感器控制中存在的不足,本文給出了降階線性卡爾曼濾波算法。降階線性卡爾曼濾波算法重新選擇了系統狀態變量,建立新的完全線性化的系統方程,并且卡爾曼濾波算法中的系統協方差矩陣成為時不變序列,因此可以直接應用線性卡爾曼濾波算法。仿真結果證明,與擴展卡爾曼濾波算法相比,新的算法更加簡單,減輕了繁重的參數調節任務,易于數字化實現,不僅具備擴展卡爾曼濾波算法的優勢,而且在某些性能方面超越了擴展卡爾曼濾波算法。 通過分析得知,由于將系統模型不確定性與測量噪聲體現在系統方程中,因此卡爾曼濾波算法在狀態估算方面具有良好的性能。本文以降階線性卡爾曼濾波 算法為理論基礎,以永磁同步電機為對象,以數字信號處理器(DSP)為核心,設計了電機狀態觀測系統的設計方案。整個方案在不增加成本的基礎上,充分利用數字信號處理器(DSP)豐富的資源和強大的運算能力,通過檢測電機相電流,實時估算出電機轉子位置與轉速。本系統可以代替傳統速度傳感器,為電機控制系統提供轉子位置和轉速反饋信息。本文的下一步主要工作便是將此系統付諸實踐,應用于實際工程中,對卡爾曼濾波算法在永磁同步電機無速度傳感器控制方面的性能進行進一步研究。關鍵詞:永磁同步電機;無速度傳感器;卡爾曼濾波
標簽: 卡爾曼 濾波算法 永磁同步電機
上傳時間: 2013-04-24
上傳用戶:lifangyuan12
由于高頻PWM整流器可以提供正弦化低諧波的輸入電流,可控功率因數,及雙向能量流動,因此得到越來越廣泛的應用。網側單電感濾波會帶來一些問題,首先要想得到較好的濾波效果,必須增大電感值,這樣系統的動態性能會變差,而且成本增加。另外,整流器的功率比較大時,交流側的濾波的損耗也會增大。為了解決上述問題,本文研究了基于LCL濾波的高頻PWM整流器。在交流側應用LCL 濾波器可以減少電流中的高次諧波含量,并在同樣的諧波要求下,相對純電感型濾波器可以降低電感值的大小,提高系統的動態響應。 文章首先對高頻PWM整流器的工作原理做了詳細的介紹,并對基于L和LCL兩種不同的濾波器,分別在ABC靜止坐標系,αβ靜止坐標系和dq旋轉坐標系中建立了數學模型。文章中將L濾波的電壓型三相PWM整流器的控制方法應用于LCL濾波情況。基于dq軸模型,提出了雙閉環的控制策略,電流內環采用前饋解耦控制。為了提高電流的跟隨性能,按照典型Ⅰ型系統設計電流調節器。為了提高電壓環的抗干擾性,按照典型Ⅱ型系統設計電壓調節器。 文章還詳細討論了LCL濾波器帶來的諧振問題,以及參數設計方法,列出了實際系統LCL濾波器參數的設計步驟。文章在MATLAB/SIMULINK環境下建立了PWM整流器仿真模型對系統進行了仿真,按照文章提出的理論設計的仿真系統具有良好的動態和穩態性能。 文章最后基于TMS320LF2407A設計了整流器裝置的控制系統硬件和軟件,并得到了初步實驗結果,能滿足控制要求,從而驗證了控制方案的正確性。
標簽: LCL PWM 濾波
上傳時間: 2013-07-01
上傳用戶:yezhihao
本文以濾波技術飛速發展,小波濾波優越性的凸現,以及虛擬儀器的易操作等良好特性為背景,以簡單易行和濾波效果良好為研究目的,展開本文信號濾波處理的研究工作。 在深入研究三種小波濾波方法原理和優缺點的基礎上,本文提出了一種新的優化濾波方法,包括以下三個方面: 首先,將靜態小波變換(SWT)應用于濾波處理。利用SWT的平移不變性和冗余性來進行含噪信號的分解,這樣不僅彌補了正交小波變換的不足,而且提高了濾波性能。 然后,提出了基于空域相關的優化閾值函數濾波算法。該算法把小波系數間的相關性應用于閾值濾波。它是在構造出基于空域相關的顯著性函數和基于顯著性函數的閾值濾波過程的基礎上,提出了基于空域相關的優化閾值函數,并且把極小化廣義交叉驗證(GCV)得到均方差(MSE)意義下的最優閾值作用于該優化閾值函數。該濾波算法不僅實現了噪聲的有效去除,而且信號的重要特征也保留完好; 最后,引入了新型鎖相環--正交鎖相環(QPLL)。鑒于QPLL不僅具有鎖定范圍寬、入鎖速度快、鎖定后精度高的性能,而且還具有良好的抑制諧波、噪聲的能力,以及對波形畸變不敏感等良好特性,所以QPLL的引入達到了信號鎖定和優化濾波的目的,使優化濾波方法的設計更具新意,而且取得了更好的濾波效果。 為了驗證優化濾波方法,本文搭建了實驗平臺,它是由FPGA信號采集部分和LabVIEW軟件濾波處理兩個部分構成。通過傳感器采集信號,經過A/D轉換后送入FPGA。以FPGA為CPU控制A/D轉換,并進行波形數據緩存,在接收到LabVIEW的命令后,將存儲的數據送給串口。在LabVIEW中,從串口檢測所需的波形數據,然后通過優化濾波方法將數據進行濾波處理,最后在前面板中把實驗結果顯示出來。 實驗結果表明,該優化濾波方法不僅能實現優良的濾波功能,而且簡單易行,是一種有效的濾波方法。
標簽: LabVIEW 濾波 方法研究
上傳時間: 2013-07-20
上傳用戶:gokk
直接序列擴頻通信技術,具有抗干擾、保密性強、可實現碼分多址通信和高精度測量的優點,其中信號的快速捕獲是擴頻體制的關鍵。擴頻系統雖然本身具有抗干擾能力,但在強干擾情況下,系統性能將嚴重惡化,大大影響捕獲的精度,甚至無法捕獲。因此,在接收機接收到信號以后,在捕獲前可以利用自適應天線陣進行抗干擾濾波,增強系統的抗干擾能力。同時,抗干擾濾波可能會對擴頻信號的捕獲帶來一定的影響,對這個問題也需要進行分析。 本文取材于“GPS空域抗干擾接收機”研究課題,以該課題為背景,從擴頻信號捕獲的角度出發,利用仿真數據,針對自適應天線陣抗干擾濾波和捕獲進行Matlab仿真,研究分析不同的抗干擾濾波方案對擴頻信號捕獲產生的影響,確定FPGA設計方案,在ISE中將設計方案實現為具體的VHDL程序,并通過Modelsim仿真比對,為“GPS空域抗干擾接收機”課題研究中方案的確定提供了技術支撐。
標簽: FPGA 擴頻信號 抗干擾
上傳用戶:diets
現代電子系統中,FIR數字濾波器作為數字信號處理技術的重要組成部分,以其良好的線性特性在許多領域內被廣泛的應用。在工程實踐中,往往要求信號處理具有實時性和靈活性,而已有的一些軟件和硬件實現方式則難以同時達到這兩方面的要求。 隨著可編程邏輯器件和EDA技術的發展,越來越多的人開始應用FPGA實現FIR濾波器,既保證了信號處理的實時性,又可兼顧靈活性的要求。但是普遍存在的問題是不能根據被濾波信號特點動態調整濾波器的濾波系數,只能完成單一特性的濾波工作。 本文將FPGA的快速性和計算機的靈活性通過USB2.0總線有機地結合起來,設計了一個基于FPGA的可調參數FIR濾波系統。此系統由計算機根據各種濾波器指標計算出濾波參數,通過USB2.0對FPGA芯片內部的FIR多階濾波器進行參數配置,實現數字濾波器參數可調;配置后的FPGA濾波單元完成對A/D采集的信號進行濾波運算,濾波后的數據經過緩存后通過USB2.0總線傳輸至計算機進行顯示、分析和儲存等進一步處理。在系統中采用有限狀態機對FPGA參數配置模式和濾波模式進行切換,保證了系統的有序運行。 本文通過性能測試和應用實例對系統進行驗證。實驗證明:該基于FPGA的可調參數FIR濾波系統參數配置方便,可以根據實際需要動態調整濾波參數,并且濾波效果良好,可有效濾除噪聲信號。
標簽: FPGA FIR 參數
上傳時間: 2013-07-26
上傳用戶:KSLYZ
介紹了10種經典的軟件濾波方法的優缺點和應用方法
標簽: 軟件 濾波方法
上傳用戶:saharawalker
H.264/AVC是由國際電信聯合會的視頻專家組和國際標準化組織的運動圖像專家組組成的聯合視頻小組制定的下一代視頻壓縮標準。新標準采用了一些先進算法,因此具有優異的壓縮性能和極好的網絡親和性,滿足低碼率情況下的高質量視頻的傳輸。 H.264/AVC采用的先進算法包括多模式幀間預測、1/4像素精度預測、整數變換量化、去方塊濾波和熵編碼。本論文著重對整數變換與量化、去方塊濾波做了研究。整數變換是一種只有加法和移位的運算,量化可以通過查表和乘法操作就可以完成,避免了反變換的時候失配問題,沒有精度損失;去方塊濾波是一種用來去除低碼率情況下的每個宏塊的塊效應,提高了解碼圖像的外觀。 本文主要從算法研究和硬件實現兩方面著手,在算法研究方面設計了一個可視化測試軟件,在硬件實現方面主要對整數變換、量化和去方塊濾波做了研究和實現。視頻壓縮技術的關鍵在于視頻壓縮算法及其芯片的實現,FPGA可重復使用,設計修改靈活,片內資源豐富,具備DSP模塊等優勢。在本論文的目標實現部分模塊FPGA的硬件設計,用Verilog完成了關鍵部分的設計。首先簡要介紹了視頻壓縮基本原理,常用視頻壓縮標準及其特性以及國內外的研究動態,并對H.264標準基本檔次所涉及的核心技術進行了詳細介紹,兩種分層結構分別討論。其次在掌握了H.264.算法及編解碼流程的基礎上,設計了基于H.264編解碼的可視化軟件平臺。然后詳細介紹了整數變換、量化、反變換和反量化核心模塊的設計和實現,并在Altera的軟件和開發板上進行了仿真驗證;對去方塊濾波算法做了軟件研究測試,并給出了一種改進的硬件整體結構設計。最后,對全文工作進行了總結和對未來研究工作做了展望。我在課題中所做的主要工作有: 1.查閱相關文獻,熟悉H.264.標準及整數變換、量化和去方塊濾波等算法。 2.用VC++完成了基于H.264編解碼的可視化軟件平臺設計。 3.用Verilog完成了整數變換量化、反變換反量化模塊FPGA設計與驗證。 4.去方塊濾波器的算法研究、仿真和硬件整體結構設計。
標簽: FPGA 264 變換
上傳用戶:lanjisu111
10種軟件濾波的C代碼,經常用到的算法 10種軟件濾波的C代碼,經常用到的算法
標簽: 濾波
上傳用戶:sevenbestfei
極值型中值濾波算法在高噪聲率下的濾波效果不是很好,主要原因有以下兩個:首先,濾波窗口中過多的噪聲點會使窗口中的點在排序時產生中值偏移;其次是高噪聲率環境下,可能序列中值本身就是是噪聲點。對此,本文提出
標簽: 高噪聲率 中值濾波 法的改進
上傳時間: 2013-06-26
上傳用戶:小小小熊
自適應濾波器的硬件實現一直是自適應信號處理領域研究的熱點。隨著電子技術的發展,數字系統功能越來越強大,對器件的響應速度也提出更高的要求。 本文針對用通用DSP 芯片實現的自適應濾波器處理速度低和用HDL語言編寫底層代碼用FPGA實現的自適應濾波器開發效率低的缺點,提出了一種基于DSP Builder系統建模的設計方法。以隨機2FSK信號作為研究對象,首先在matlab上編寫了LMS去噪自適應濾波器的點M文件,改變自適應參數,進行了一系列的仿真,對算法迭代步長、濾波器的階數與收斂速度和濾波精度進行了研究,得出了最佳自適應參數,即迭代步長μ=0.0057,濾波器階數m=8,為硬件實現提供了參考。 然后,利用最新DSP Builder工具建立了基于LMS算法的8階2FSK信號去噪自適應濾波器的模型,結合多種EDA工具,在EPFlOKl00EQC208-1器件上設計出了最高數據處理速度為36.63MHz的8階LMS自適應濾波器,其速度是文獻[3]通過編寫底層VHDL代碼設計的8階自適應濾波器數據處理速度7倍多,是文獻[50]采用DSP通用處理器TMS320C54X設計的8階自適應濾波器處理速度25倍多,開發效率和器件性能都得到了大大地提高,這種全新的設計理念與設計方法是EDA技術的前沿與發展方向。 最后,采用異步FIFO技術,設計了高速采樣自適應濾波系統,完成了對雙通道AD器件AD9238與自適應濾波器的高速匹配控制,在QuartusⅡ上進行了仿真,給出了系統硬件實現的原理框圖,并將采樣濾波控制器與異步FIF0集成到同一芯片上,既能有效降低高頻可能引起的干擾又降低了系統的成本。
標簽: FPGA 高速采樣 自適應濾波
上傳時間: 2013-06-01
上傳用戶:ynwbosss
蟲蟲下載站版權所有 京ICP備2021023401號-1