電子發燒友網:針對目前電子發燒友網舉辦的“玩轉FPGA:iPad2,賽靈思開發板等你拿”,小編在電話回訪過程中留意到有很多參賽選手對Xilinx 公司的FPGA及其設計流程不是很熟悉,所以特意在此整理了一些相關知識,希望對大家有所幫助。當然也希望Xilinx FPGA愛好者能跟我們一起來探討學習! 本文主要幫助大家熟悉利用ISE進行Xilinx 公司FPGA 代碼開發的基本流程。主要是幫助初學者了解和初步掌握 ISE 的使用,不需要 FPGA 的開發基礎,所以對每個步驟并不進行深入的討論。 圖 實例顯示成果圖
上傳時間: 2013-10-16
上傳用戶:腳趾頭
SF-NIOS2開發板的設計不僅僅是要帶大家入門,更是要充分發揮NIOS2的強大,讓大家能夠在一些基本例程的基礎上,自己去實現一些有創意的DIY項目。
上傳時間: 2013-11-21
上傳用戶:非衣2016
在 PCB 設計中,布線是完成產品設計的重要步驟,可以說前面的準備工作都是為它而做的, 在整個 PCB 中,以布線的設計過程限定最高,技巧最細、工作量最大。PCB 布線有單面布線、 雙面布線及多層布線。布線的方式也有兩種:自動布線及交互式布線,在自動布線之前, 可以用交互式預先對要求比較嚴格的線進行布線,輸入端與輸出端的邊線應避免相鄰平行, 以免產生反射干擾。必要時應加地線隔離,兩相鄰層的布線要互相垂直,平行容易產生寄生耦合。 目 錄 高速 PCB 設計指南之一 高速 PCB 設計指南之二 PCB Layout指南(上) PCB Layout指南(下) PCB 設計的一般原則 PCB 設計基礎知識 PCB 設計基本概念 pcb 設計注意事項 PCB 設計幾點體會 PCB LAYOUT 技術大全 PCB 和電子產品設計 PCB 電路版圖設計的常見問題 PCB 設計中格點的設置 新手設計 PCB 注意事項 怎樣做一塊好的 PCB 板 射頻電路 PCB 設計 設計技巧整理 用 PROTEL99 制作印刷電路版的基本流程 用 PROTEL99SE 布線的基本流程 蛇形走線有什么作用 封裝小知識 典型的焊盤直徑和最大導線寬度的關系 新手上路認識 PCB 新手上路認識 PCB< ;二>
上傳時間: 2013-10-26
上傳用戶:gy592333
CAM350 為PCB 設計和PCB 生產提供了相應的工具(CAM350 for PCB Designers 和CAM350 for CAM Engineers),很容易地把PCB設計和PCB生產融合起來。CAM350 v8.7的目標是在PCB設計和PCB制造之間架起一座橋梁隨著如今電子產品的朝著小體積、高速度、低價格的趨勢發展,導致了設計越來越復雜,這就要求精確地把設計數據轉換到PCB生產加工中去。CAM350為您提供了從PCB設計到生產制程的完整流程,從PCB設計數據到成功的PCB生產的轉化將變得高效和簡化。基于PCB制造過程,CAM350為PCB設計和PCB生產提供了相應的工具(CAM350 for PCB Designers和CAM350 for CAM Engineers),很容易地把PCB設計和PCB生產融合起來。平滑流暢地轉換完整的工程設計意圖到PCB生產中提高PCB設計的可生產性,成就成功的電子產品為PCB設計和制造雙方提供有價值的橋梁作用CAM350是一款獨特、功能強大、健全的電子工業應用軟件。DOWNSTREAM開發了最初的基于PCB設計平臺的CAM350,到基于整個生產過程的CAM350并且持續下去。CAM350功能強大,應用廣泛,一直以來它的信譽和性能都是無與倫比的。 CAM350PCB設計的可制造性分析和優化工具今天的PCB 設計和制造人員始終處于一種強大的壓力之下,他們需要面對業界不斷縮短將產品推向市場的時間、品質和成本開銷的問題。在48 小時,甚至在24 小時內完成工作更是很平常的事,而產品的復雜程度卻在日益增加,產品的生命周期也越來越短,因此,設計人員和制造人員之間協同有效工作的壓力也隨之越來越大!隨著電子設備的越來越小、越來越復雜,使得致力于電子產品開發每一個人員都需要解決批量生產的問題。如果到了完成制造之后發現設計失敗了,則你將錯過推向市場的大好時間。所有的責任并不在于制造加工人員,而是這個項目的全體人員。多年的實踐已經證明了,你需要清楚地了解到有關制造加工方面的需求是什么,有什么方面的限制,在PCB設計階段或之后的處理過程是什么。為了在制造加工階段能夠協同工作,你需要在設計和制造之間建立一個有機的聯系橋梁。你應該始終保持清醒的頭腦,記住從一開始,你的設計就應該是容易制造并能夠取得成功的。CAM350 在設計領域是一個物有所值的制造分析工具。CAM350 能夠滿足你在制造加工方面的需求,如果你是一個設計人員,你能夠建立你的設計,將任務完成后提交給產品開發過程中的下一步工序。現在采用CAM350,你能夠處理面向制造方面的一些問題,進行一些簡單地處理,但是對于PCB設計來說是非常有效的,這就被成為"可制造性(Manufacturable)"。可制造性設計(Designing for Fabrication)使用DFF Audit,你能夠確保你的設計中不會包含任何制造規則方面的沖突(Manufacturing Rule Violations)。DFF Audit 將執行超過80 種裸板分析檢查,包括制造、絲印、電源和地、信號層、鉆孔、阻焊等等。建立一種全新的具有藝術特征的Latium 結構,運行DFF Audit 僅僅需要幾分鐘的時間,并具有很高的精度。在提交PCB去加工制造之間,就能夠定位、標識并立刻修改所有的沖突,而不是在PCB板制造加工之后。DFF Audit 將自動地檢查酸角(acid traps)、阻焊條(soldermask slivers)、銅條(copper slivers)、殘缺熱焊盤(starved thermals)、焊錫搭橋(soldermask coverage)等等。它將能夠確保阻焊數據的產生是根據一定安全間距,確保沒有潛在的焊錫搭橋的條件、解決酸角(Acid Traps)的問題,避免在任何制造車間的CAM部門產生加工瓶頸。
上傳時間: 2013-11-07
上傳用戶:chongchongsunnan
隨著HDL Hardware Description Language 硬件描述語言語言綜合工具及其它相關工具的推廣使廣大設計工程師從以往煩瑣的畫原理圖連線等工作解脫開來能夠將工作重心轉移到功能實現上極大地提高了工作效率任何事務都是一分為二的有利就有弊我們發現現在越來越多的工程師不關心自己的電路實現形式以為我只要將功能描述正確其它事情交給工具就行了在這種思想影響下工程師在用HDL語言描述電路時腦袋里沒有任何電路概念或者非常模糊也不清楚自己寫的代碼綜合出來之后是什么樣子映射到芯片中又會是什么樣子有沒有充分利用到FPGA的一些特殊資源遇到問題立刻想到的是換速度更快容量更大的FPGA器件導致物料成本上升更為要命的是由于不了解器件結構更不了解與器件結構緊密相關的設計技巧過分依賴綜合等工具工具不行自己也就束手無策導致問題遲遲不能解決從而嚴重影響開發周期導致開發成本急劇上升 目前我們的設計規模越來越龐大動輒上百萬門幾百萬門的電路屢見不鮮同時我們所采用的器件工藝越來越先進已經步入深亞微米時代而在對待深亞微米的器件上我們的設計方法將不可避免地發生變化要更多地關注以前很少關注的線延時我相信ASIC設計以后也會如此此時如果我們不在設計方法設計技巧上有所提高是無法面對這些龐大的基于深亞微米技術的電路設計而且現在的競爭越來越激勵從節約公司成本角度出 也要求我們盡可能在比較小的器件里完成比較多的功能 本文從澄清一些錯誤認識開始從FPGA器件結構出發以速度路徑延時大小和面積資源占用率為主題描述在FPGA設計過程中應當注意的問題和可以采用的設計技巧本文對讀者的技能基本要求是熟悉數字電路基本知識如加法器計數器RAM等熟悉基本的同步電路設計方法熟悉HDL語言對FPGA的結構有所了解對FPGA設計流程比較了解
上傳時間: 2015-01-02
上傳用戶:refent
作為流行的EDA工具之一,Cadence一直以來都受到了廣大EDA工程師的青睞。然而Cadence的使用之繁瑣,又給廣大初學者帶來了不少麻煩。作為一位過來人,本人對此深有體會。本著為初學者拋磚引玉的目的,本人特意編寫了這本小冊子,將自己數年來使用Cadence的經驗加以總結,但愿會對各位同行有所幫助。本冊子的本意在于為初學者指路,故不會對個別工具進行很詳細的介紹,只是對初學者可能經常使用的一些工具加以粗略的介紹。其中可能還請各位同行加以指正。
上傳時間: 2013-11-23
上傳用戶:aesuser
我是專業做PCB的,在線路板災個行業呆久了,看到了上百家公司設計的PCB板,各行各業的,如有空調的,液晶電視的,DVD的,數碼相框的,安防的等等,因此我從我所站的角度來說,就覺得有些PCB文件設計得好,有些PCB文件設計則不是那么理想,標準就是怎能么樣PCB廠的工程人員看得一目了然,而不產生誤解,導致做錯板子,下面我會從PCB的制作流程來說,說的不好,請各位多多包涵!1 制作要求對于板材 板厚 銅厚 工藝 阻焊/字符顏色等要求清晰。以上要求是制作一個板子的基礎,因此R&D工程師必須寫清晰,這個在我所接觸的客戶來看,格力是做得相對好的,每個文件的技術要求都寫得很清晰,哪怕就是平時我們認為最正常的用綠色阻焊油墨白色字符都寫在技術要求有體現,而有些客戶則是能免則免,什么都不寫,就發給廠家打樣生產,特別是有些廠家有些特別的要求都沒有寫出來,導致廠家在收到郵件之后,第一件事情就是要咨詢這方面的要求,或者有些廠家最后做出來的不符要求。2 鉆孔方面的設計 最直接也是最大的問題,就是最小孔徑的設計,一般板內的最小孔徑都是過孔的孔徑,這個是直接體現在成本上的,有些板的過孔明明可以設計為0.50MM的孔,即只放0.30MM,這樣成本就直接大幅上升,廠家成本高了,就會提高報價;另外就是過孔太多,有些DVD以及數碼相框上面的過孔真的是整板都放滿了,動不動就1000多孔,做過太多這方面的板,認為正常應該在500-600孔,當然有人會說過孔多對板子的信號導通方面,以及散熱方面有好處,我認為這就要取一個平衡,在控制這些方面的同時還要不會導致成本上升,我在這里可以說個例子:我們公司有個客戶是深圳做DVD的,量很大,在最開始合作的時候也是以上這種情況,后來成本對雙方來說,實在是個大問題,經過與 R&D溝通,將過孔的孔徑盡量加大,刪除大銅皮上的部分過孔,像主IC中間的散熱孔用4個3.00MM的孔代替, 這樣一來,鉆孔的費用就降低了,一平方就可以降幾十塊錢的鉆孔費,對于雙方來說達到了雙贏;另外就是一些槽孔,比如說1.00MM X 1.20MM的超短槽孔,對于廠家來說,真的是非常之難做,第一很難控制公差,第二鉆也來的槽也不是直的,有些彎曲,以前我們也做過部分這樣的板子,結果幾毛錢人民幣的板,由于槽孔不合格,扣款1美金/塊,我們也與客戶溝通過這方面的問題,后來就直接改用1.20MM的圓孔。
標簽: PCB
上傳時間: 2015-01-02
上傳用戶:zaizaibang
摘要: 串行傳輸技術具有更高的傳輸速率和更低的設計成本, 已成為業界首選, 被廣泛應用于高速通信領域。提出了一種新的高速串行傳輸接口的設計方案, 改進了Aurora 協議數據幀格式定義的弊端, 并采用高速串行收發器Rocket I/O, 實現數據率為2.5 Gbps的高速串行傳輸。關鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協議 為促使FPGA 芯片與串行傳輸技術更好地結合以滿足市場需求, Xilinx 公司適時推出了內嵌高速串行收發器RocketI/O 的Virtex II Pro 系列FPGA 和可升級的小型鏈路層協議———Aurora 協議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時鐘生成及恢復等功能, 可以理想地適用于芯片之間或背板的高速串行數據傳輸。Aurora 協議是為專有上層協議或行業標準的上層協議提供透明接口的第一款串行互連協議, 可用于高速線性通路之間的點到點串行數據傳輸, 同時其可擴展的帶寬, 為系統設計人員提供了所需要的靈活性[4]。但該協議幀格式的定義存在弊端,會導致系統資源的浪費。本文提出的設計方案可以改進Aurora 協議的固有缺陷,提高系統性能, 實現數據率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應用前景。
上傳時間: 2013-10-13
上傳用戶:lml1234lml
Pspice教程課程內容:在這個教程中,我們沒有提到關于網絡表中的Pspice 的網絡表文件輸出,有關內容將會在后面提到!而且我想對大家提個建議:就是我們不要只看波形好不好,而是要學會分析,分析不是分析的波形,而是學會分析數據,找出自己設計中出現的問題!有時候大家可能會看到,其實電路并沒有錯,只是有時候我們的仿真設置出了問題,需要修改。有時候是電路的參數設計的不合理,也可能導致一些莫明的錯誤!我覺得大家做一個分析后自己看看OutFile文件!點,就可以看到詳細的情況了!基本的分析內容:1.直流分析2.交流分析3.參數分析4.瞬態分析進階分析內容:1. 最壞情況分析.2. 蒙特卡洛分析3. 溫度分析4. 噪聲分析5. 傅利葉分析6. 靜態直注工作點分析數字電路設計部分淺談附錄A: 關于Simulation Setting的簡介附錄B: 關于測量函數的簡介附錄C:關于信號源的簡介
上傳時間: 2013-10-14
上傳用戶:31633073
煤礦安全無疑已成為社會關注的熱點,不僅對社會經濟有影響,更關乎礦業人員的生命 安全。產生煤礦安全隱患的原因之一是對有害情況的監測和控制存在一些缺陷;并且,煤礦中各種類型系統相互獨立,信息不互通,也是造成統一管理不便的原因。隨著國家對煤礦安全生產的管理越來越規范,加強了對煤礦安全生產的監管力度,要求對礦井設備不僅有更全面的功能,通訊也要更加的實時可靠,以便及時了解與查詢現場安全監測監控信息。
標簽: CAN
上傳時間: 2015-01-02
上傳用戶:hzy5825468