亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

熱紅外感應(yīng)報警系統(tǒng)(tǒng)

  • 基于ARM的雷達信號處理系統(tǒng)的研究

    隨著信息技術的飛速發(fā)展,人們對數(shù)據(jù)采集、信號處理的要求越來越高:不僅要求高速、高精度和高實時,還要求數(shù)據(jù)采集,處理設備便攜化、網(wǎng)絡化和智能化,并具有友好的人機界面。傳統(tǒng)的8/16位單片機因資源極度受限,難以滿足上述要求;而傳統(tǒng)的信號處理過程都是依賴于PC完成,則存在著安裝麻煩、價格昂貴且電磁兼容性差等缺點。 嵌入式系統(tǒng)是一個快速發(fā)展的領域,嵌入式系統(tǒng)的研究內(nèi)容涉及到計算機學科的各個方面。將嵌入式系統(tǒng)引入雷達信號處理系統(tǒng),能極大的提高系統(tǒng)的實時性和靈活性。本文的研究正是基于ARM的雷達信號處理系統(tǒng)。 本文在對線性調(diào)頻連續(xù)波雷達測速測距研究的基礎上,討論了一種軟硬件配置靈活、結構精簡的雷達信號處理系統(tǒng),其硬件平臺以ARM處理器,可編程邏輯器件FPGA,和DSP為核心,擴展了UART、LCD、網(wǎng)口、IDE、觸摸屏、PS/2和USB等外圍接口,可實現(xiàn)對線性調(diào)頻連續(xù)波雷達回波信號進行數(shù)據(jù)采集、脈沖壓縮、恒虛警檢測、航跡相關,航跡顯示等處理,相關數(shù)據(jù)的存儲。在軟件設計方面,完成Bootloader,Linux2.4操作系統(tǒng)在系統(tǒng)上的移植,在此基礎上對實現(xiàn)了對網(wǎng)口、IDE、LCD等模塊的驅(qū)動程序編寫,并在MiniGUI上進行基于顯示終端需求的圖形用戶界面開發(fā)。

    標簽: ARM 雷達信號 處理系統(tǒng)

    上傳時間: 2013-04-24

    上傳用戶:Shoen

  • 基于FPGA實現(xiàn)雷達信號處理和圖像顯示

    在船舶交管系統(tǒng)中,雷達信息處理是最重要的組成部分。視頻回波處理中的雜波處理要求實時性很高,大約要在一個距離單元的時間(0.05-0.1us)內(nèi)完成。雜波處理如恒虛警處理本身比較復雜,這類處理過程又要求快速,圖像顯示系統(tǒng)要求及時的把接收到的雷達方位數(shù)據(jù)從極坐標轉(zhuǎn)換成直角坐標。在軟件上實現(xiàn)這些算法雖然精度可以達到,但是實時性問題不能滿足。因此這類問題多采用高速專用數(shù)字設備來實現(xiàn)。FPGA在數(shù)字信號處理領域有非常廣闊的應用前景,以其優(yōu)良的性能在數(shù)字信號處理中發(fā)揮了重大的作用。CORDIC算法可以在硬件上以很高的精度實現(xiàn)一些函數(shù)和運算。針對以上幾點,本文提出了利用CORDIC算法,基于FPGA來實現(xiàn)雷達信號處理和圖像顯示的算法研究,用硬件來實現(xiàn)正弦、余弦、正切、乘法、除法、指數(shù)和對數(shù)等基本函數(shù)和運算,把他們設計成為可重用的IP core,這樣可以滿足實時性和精度的問題。從而在將來的算法研究中方便的調(diào)用,這樣在算法研究中可以節(jié)約大量的時間,在一定程度上降低研究的難度。 圍繞雷達信號處理和圖像顯示,本次課題設計主要做了如下工作: 1.對CORDIC算法進行分析和研究,以及它在雷達信號處理和圖像顯示中的影響。 2.成功用硬件描述語言在Xilinx公司軟件ISE的環(huán)境下編寫代碼,在Synplify和Modelsim上做了綜合和仿真。 3.對實驗結果進行精度和速度分析。 4.對雷達信號處理和圖像顯示的相關算法進行分析和研究。 5.從實例分析IP core的特點,對算法研究的影響和IP core在雷達信號處理和圖像顯示中的應用。 最終在實踐環(huán)節(jié),成功利用CORDIC算法,在FPGA上實現(xiàn)可重用的IP core,這些IP core能夠以很高的精度實現(xiàn)一些基本函數(shù)和運算,在雷達信號處理與圖像顯示中起到很大的作用。

    標簽: FPGA 雷達信號處理 圖像顯示

    上傳時間: 2013-07-16

    上傳用戶:steele

  • 基于FPGA的雷達信號偵察數(shù)字接收機

    隨著信號處理技術的進步和電子技術的發(fā)展,雷達信號偵察接收機逐漸從模擬體制向數(shù)字體制轉(zhuǎn)變。軟件無線電概念的提出,促使雷達偵察接收機朝大帶寬、全截獲方向發(fā)展,現(xiàn)有的串行信號處理體制已經(jīng)很難滿足系統(tǒng)要求。FPGA器件的出現(xiàn),為實現(xiàn)寬帶雷達信號偵察數(shù)字接收機提供了硬件支持。 本文結合FPGA芯片特點,在前人研究基礎上,從算法和硬件實現(xiàn)兩方面,對雷達信號偵察數(shù)字接收機若干關鍵技術進行了研究和創(chuàng)新,主要研究內(nèi)容包括以下幾個方面。 1)給出了基于QuartusII/Matlab和ISE/ModelSim/Matlab的兩種FPGA設計聯(lián)合仿真技術。這種聯(lián)合仿真技術,大大提高了基于FPGA的雷達信號偵察數(shù)字接收機的設計效率。 2)給出了一種基于FFT/IFFT的寬帶數(shù)字正交變換算法,并將該算法在FPGA中進行了硬件實現(xiàn),設計可對600MHz帶寬內(nèi)的輸入信號進行實時正交變換。 3)提出了一種全并行結構FFT的FPGA實現(xiàn)方案,并將其在FPGA芯片中進行了硬件實現(xiàn),設計能夠在一個時鐘周期內(nèi)完成32點并行FFT運算,滿足了數(shù)字信道化接收機對數(shù)據(jù)處理速度的要求。 4)提出了一種自相關信號檢測FPGA實現(xiàn)方案,通過改變FIFO長度改變自相關運算點數(shù),實現(xiàn)了弱信號檢測。提出通過二次門限處理來消除檢測脈沖中的毛刺和凹陷,降低了虛警概率,提高了檢測結果的可靠性。 5)在單通道自相關信號檢測算法基礎上,提出采用三路并行檢測,每路采用不同的相關點數(shù)和檢測門限,再綜合考慮三路檢測結果,得到最終檢測結果。給出了算法FPGA實現(xiàn)過程,并對設計進行了聯(lián)合時序仿真,提高了檢測性能。 6)給出了一種利用FFT變換后的兩根最大譜線進行插值的快速高精度頻率估計方法,并將該算法在FPGA硬件中進行了實現(xiàn)。通過利用FFT運算后的實/虛部最大值進行插值,降低了硬件資源消耗、縮短了運算延遲。 7)結合4)、5)、6)中的研究成果,完成了對雷達脈沖信號到達時間、終止時間、脈沖寬度和脈沖頻率的估計,最終在一塊FPGA芯片內(nèi)實現(xiàn)了一個精簡的雷達信號偵察數(shù)字接收機,并在微波暗室中進行了測試。

    標簽: FPGA 雷達信號 數(shù)字接收機

    上傳時間: 2013-06-13

    上傳用戶:Divine

  • 雷達信號處理系統(tǒng)的設計與FPGA實現(xiàn)

    雷達信號處理是雷達系統(tǒng)的重要組成部分。在數(shù)字信號處理技術飛速發(fā)展的今天,雷達信號處理中也普遍使用數(shù)字信號處理技術。而現(xiàn)場可編程門陣列(FPGA)在數(shù)字信號處理中的廣泛應用,使得FPGA在雷達信號處理中也占據(jù)了重要地位。 針對雷達信號處理的設計與實現(xiàn),本文在以下兩個方面展開研究: 一方面以線性調(diào)頻信號(LFM)為例,分別對幾種基本的雷達信號處理,如正交相干檢波、脈沖壓縮、動目標顯示(MTI)/動目標檢測(MTD)和恒虛警(CFAR)詳細地闡述了其原理,在此基礎上給出了其經(jīng)常采用的實現(xiàn)方法,并在MATLAB環(huán)境中對各個環(huán)節(jié)進行了參數(shù)化仿真,詳盡地給出了各環(huán)節(jié)的仿真波形圖。針對仿真結果,直觀形象地說明了不同實現(xiàn)方法的優(yōu)劣。 另一方面結合MATLAB仿真結果,給出利用FPGA實現(xiàn)雷達信號處理的方案。在Xilinx ISE6.3i軟件集成環(huán)境下,通過對Xilinx提供的IP核的調(diào)用,并與VHDL語言相結合,完成雷達信號處理的FPGA實現(xiàn)。

    標簽: FPGA 雷達信號 處理系統(tǒng)

    上傳時間: 2013-04-24

    上傳用戶:ylwleon

  • Android應用架構原理與程式設計36計

    ·目 錄第一篇 良弓之子,必學為箕(框架) ~禮記.學記~第 1 章 認識應用框架, 141.1 何謂應用框架1.2 框架的起源1.3 框架的分層1.4 框架的「無用之用」效果1.5 框架與OS 之關係:常見的迷思第 2 章 應用框架魅力的泉源:反向溝通, 312.1 前言2.2 認識反向溝通2.3 主

    標簽: Android 架構 程式設計

    上傳時間: 2013-05-23

    上傳用戶:181992417

  • 基于FPGA模型化設計的雷達信號

    隨著現(xiàn)場可編程門陣列(FPGA)在工業(yè)中的廣泛應用,使得基于FPGA數(shù)字信號處理的實現(xiàn)在雷達信號處理中有著重要地位。模型化設計是一種自頂向下的面向FPGA的快速原型驗證法,它不僅降低了FPGA設計門檻,而且縮短了開發(fā)周期,提高了設計效率。這使得FPGA模型化設計成為了FPGA系統(tǒng)設計的發(fā)展趨勢。本文針對常見雷達信號處理模塊的FPGA模型化實現(xiàn),在以下幾個方面展開研究:首先對基于FPGA的模型化設計方法進行了研究,給出了模型化設計方法的發(fā)展現(xiàn)狀和趨勢,并對本文中使用的模型化設計方法的軟件工具System Generator和AccelDSP進行了介紹。其次使用這兩種軟件工具對FIR濾波器進行了模型化設計并同RTL(寄存器傳輸級)設計方法進行對比,全面分析了模型化設計方法和RTL設計方法的優(yōu)缺點。然后在簡明闡述雷達信號處理原理的基礎上,使用System Generator對數(shù)字下變頻(DDC)、脈沖壓縮、動目標顯示(MTI)及恒虛警(CFAR)處理等雷達信號處理模塊進行了自頂向下的模型化設計。在Simulink中進行了功能仿真驗證,生成了HDL代碼,并在Xilinx FPGA中進行了RTL的時序仿真分析。關鍵詞:雷達信號處理 FPGA 模型化設計 System Generator AccelDSP

    標簽: FPGA 模型 雷達信號

    上傳時間: 2013-07-25

    上傳用戶:zhangsan123

  • MMA7455加速度傳感器51例程

    MMA7455加速度傳感器例程,基于C51單片機,測試X\Y\Z軸數(shù)值。

    標簽: 7455 MMA 加速度傳感器

    上傳時間: 2013-05-21

    上傳用戶:LIKE

  • 智能SD卡座規(guī)范

    智能SD卡座規(guī)範,智能SD卡又名SIMT卡、NFC TF卡、NFC Micro SD卡,可應用于近場通訊,移動支付領域,目前由銀聯(lián)主導推行

    標簽: SD卡

    上傳時間: 2013-07-17

    上傳用戶:515414293

  • 51單片機PS2鼠標控制源代碼

    51單片機PS2鼠標控制源代碼,接收鼠標數(shù)據(jù)緩沖區(qū),分別存放:功能信息字節(jié),x位移量,y位移量,允許全局中斷,允許定時器/計數(shù)器0溢出中斷。

    標簽: PS2 51單片機 鼠標 控制

    上傳時間: 2013-04-24

    上傳用戶:glitter

  • 將立體雜波圖應用于氣象雜波的CFAR處理

    將立體雜波圖應用于氣象雜波的CFAR處理,根據(jù)當前雜波環(huán)境的變化實時地產(chǎn)生雜內(nèi)雜外標志,從而選擇不同的信號處理支路處理當前氣象雜波,提高了雷達的檢測性能,降低了虛警概率。

    標簽: CFAR 雜波 應用于

    上傳時間: 2013-08-11

    上傳用戶:ccclll

主站蜘蛛池模板: 弋阳县| 龙江县| 任丘市| 牙克石市| 老河口市| 濉溪县| 漠河县| 丰都县| 德州市| 黄陵县| 瑞昌市| 南川市| 房产| 阿图什市| 玉屏| 拉孜县| 盖州市| 马公市| 卓尼县| 揭西县| 绥滨县| 类乌齐县| 沛县| 惠来县| 手游| 柳河县| 饶平县| 柳河县| 赣榆县| 芜湖县| 日喀则市| 武威市| 霍城县| 澄城县| 始兴县| 阿巴嘎旗| 鹿邑县| 永吉县| 临西县| 凉山| 启东市|