亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

物理學(xué)

  • 板級(jí)光互連協(xié)議研究與FPGA實(shí)現(xiàn)

    隨著集成電路頻率的提高和多核時(shí)代的到來(lái),傳統(tǒng)的高速電互連技術(shù)面臨著越來(lái)越嚴(yán)重的瓶頸問(wèn)題,而高速下的光互連具有電互連無(wú)法比擬的優(yōu)勢(shì),成為未來(lái)電互連的理想替代者,也成為科學(xué)研究的熱點(diǎn)問(wèn)題。目前,由OIF(Optical Intemetworking Forum,光網(wǎng)絡(luò)論壇)論壇提出的甚短距離光互連協(xié)議,主要面向主干網(wǎng),其延遲、功耗、兼容性等都不能滿足板間、芯片間光互連的需要,因此,研究定制一種適用于板級(jí)、芯片級(jí)的光互連協(xié)議具有非常重要的研究意義。 本論文將協(xié)議功能分為數(shù)據(jù)鏈路層和物理層來(lái)設(shè)計(jì),鏈路層功能包括了協(xié)議原語(yǔ)設(shè)計(jì),數(shù)據(jù)幀格式和數(shù)據(jù)傳輸流程設(shè)計(jì),流量控制機(jī)制設(shè)計(jì),協(xié)議通道初始化設(shè)計(jì),錯(cuò)誤檢測(cè)機(jī)制設(shè)計(jì)和空閑字符產(chǎn)生、時(shí)鐘補(bǔ)償方式設(shè)計(jì);物理層功能包含了數(shù)據(jù)的串化和解串功能,多通道情況下的綁定功能,數(shù)據(jù)編解碼功能等。 然后,文章采用FPGA(Field Programmable Gate Array,現(xiàn)場(chǎng)可編程門陣列)技術(shù)實(shí)現(xiàn)了定制協(xié)議的單通道模式。重點(diǎn)是數(shù)據(jù)鏈路層的實(shí)現(xiàn),物理層采用定制具備其功能的IP(Intellectual Property,知識(shí)產(chǎn)權(quán))——RocketIO來(lái)實(shí)現(xiàn)。實(shí)現(xiàn)的過(guò)程中,采用了Xilinx公司的ISE(Integrated System Environment,集成開(kāi)發(fā)環(huán)境)開(kāi)發(fā)流程,使用的設(shè)計(jì)工具包括:ISE,ModelSim,Synplify Pro,ChipScope等。 最后,本文對(duì)實(shí)現(xiàn)的協(xié)議進(jìn)行了軟件仿真和上扳測(cè)試,訪真和測(cè)試結(jié)果表明,實(shí)現(xiàn)的單通道模式,支持的最高串行頻率達(dá)到3.5GHz,完全滿足了光互連驗(yàn)證系統(tǒng)初期的要求,同時(shí)由RocketIO的高速串行差分口得到的眼圖質(zhì)量良好,表明對(duì)物理層IP的定制是成功的。

    標(biāo)簽: FPGA 板級(jí) 光互連 協(xié)議研究

    上傳時(shí)間: 2013-06-28

    上傳用戶:guh000

  • 多點(diǎn)無(wú)線擴(kuò)頻通信系統(tǒng)

    擴(kuò)頻通信具有較強(qiáng)的抗干擾、抗偵查和抗衰落能力,可以實(shí)現(xiàn)碼分多址,目前廣泛應(yīng)用于通信抗干擾、衛(wèi)星通信、導(dǎo)航、保密通信、測(cè)距和定位等各個(gè)方面。另外,隨著集成電路技術(shù)的飛速發(fā)展,數(shù)字接收機(jī)和軟件無(wú)線電也已經(jīng)是現(xiàn)代通信研究的一個(gè)熱點(diǎn)。 本文正是順應(yīng)這種發(fā)展趨勢(shì),在某工程項(xiàng)目的通信分系統(tǒng)中建立CDMA直接序列擴(kuò)頻通信系統(tǒng)。 本文作者承擔(dān)了多點(diǎn)無(wú)線擴(kuò)頻通信系統(tǒng)的研究,建立了一個(gè)完整的仿真系統(tǒng)。提出了適合于本系統(tǒng)的實(shí)現(xiàn)算法,同時(shí)還建立了基于軟件無(wú)線電平臺(tái)的系統(tǒng)的全FPGA設(shè)計(jì)和實(shí)現(xiàn),包括各個(gè)模塊的測(cè)試和整個(gè)系統(tǒng)的聯(lián)合測(cè)試。 文章的主要內(nèi)容如下: 1.簡(jiǎn)述了擴(kuò)頻通信及軟件無(wú)線電的發(fā)展及現(xiàn)狀。 2. 對(duì)直擴(kuò)系統(tǒng)的基本原理和系統(tǒng)中采用的相關(guān)關(guān)鍵技術(shù)進(jìn)行了闡述。相關(guān)關(guān)鍵技術(shù)包括擴(kuò)頻碼的研究和選取,擴(kuò)頻碼同步的研究,包括捕獲算法和跟蹤算法的研究,以及自適應(yīng)門限的研究。 3.詳細(xì)討論了該多點(diǎn)無(wú)線通信系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn),提出了適合于本系統(tǒng)的算法。首先闡述了系統(tǒng)的總體設(shè)計(jì)方案和設(shè)計(jì)參數(shù),接著分為物理層和鏈路層詳細(xì)闡述了各個(gè)模塊的設(shè)計(jì)與仿真,包括matlab仿真和modelsim仿真,文中給出了大量的仿真結(jié)果圖。仿真結(jié)果證明算法的正確性,仿真性能也能滿足系統(tǒng)設(shè)計(jì)的要求。 4.介紹了該多點(diǎn)無(wú)線通信系統(tǒng)的硬件平臺(tái)與系統(tǒng)調(diào)試。首先介紹了系統(tǒng)的硬件平臺(tái)和硬件框圖,介紹了系統(tǒng)的相關(guān)器件及其配置,接著介紹了FPGA的開(kāi)發(fā)流程、開(kāi)發(fā)工具、設(shè)計(jì)原則及遇到的相關(guān)問(wèn)題,最后介紹了系統(tǒng)的設(shè)計(jì)驗(yàn)證與性能分析,給出了系統(tǒng)的調(diào)試方案和調(diào)試結(jié)果。 本文所討論的多點(diǎn)無(wú)線通信系統(tǒng)已經(jīng)在某工程項(xiàng)目的通信分系統(tǒng)中實(shí)現(xiàn)。目前工作正常,性能良好,具有通用性、可移植性,有重要的理論及實(shí)用價(jià)值。

    標(biāo)簽: 多點(diǎn) 無(wú)線擴(kuò)頻 通信系統(tǒng)

    上傳時(shí)間: 2013-04-24

    上傳用戶:wzr0701

  • CCK基帶調(diào)制解調(diào)技術(shù)的研究實(shí)現(xiàn)

    本文重點(diǎn)研究的是補(bǔ)償編碼鍵控(CCK)的調(diào)制與解調(diào)算法原理,以及基于FPGA進(jìn)行的系統(tǒng)設(shè)計(jì)實(shí)現(xiàn)。作為IEEE802.11b標(biāo)準(zhǔn)中關(guān)鍵的調(diào)制技術(shù),CCK碼具有良好的相關(guān)特性,能夠在高速率傳輸數(shù)據(jù)的同時(shí)有效的克服多徑效應(yīng)。本文首先對(duì)WLAN的結(jié)構(gòu)和特點(diǎn)進(jìn)行了簡(jiǎn)單介紹,對(duì)其中的IEEE802.11b標(biāo)準(zhǔn)進(jìn)行了研究,并著重分析了其物理層基帶部分的結(jié)構(gòu)和規(guī)范。然后系統(tǒng)的介紹了CCK碼的特點(diǎn),重點(diǎn)對(duì)11Mb/s模式下基于“基本CCK碼字集”的CCK調(diào)制原理和基于快速沃爾什變換(FWT)塊的CCK解調(diào)原理進(jìn)行了分析討論。接下來(lái)通過(guò)在Matlab中對(duì)調(diào)制和解調(diào)方案的仿真,得到了正確的理論數(shù)據(jù),并驗(yàn)證了系統(tǒng)設(shè)計(jì)的可行性。最后在Xilinx公司的ISE6.2開(kāi)發(fā)環(huán)境下,使用硬件描述語(yǔ)言Verilog HDL對(duì)CCK調(diào)制和解調(diào)系統(tǒng)在FPGA中進(jìn)行了設(shè)計(jì),然后將整個(gè)系統(tǒng)在ModelSim中進(jìn)行了功能仿真。理論分析和仿真結(jié)果的比較表明系統(tǒng)設(shè)計(jì)是正確的,而且系統(tǒng)性能良好。 本文所設(shè)計(jì)的基于FPGA的CCK調(diào)制和解調(diào)系統(tǒng)具有集成度高、穩(wěn)定性強(qiáng)和能夠在線軟件更新等特點(diǎn)。研究成果可以給將來(lái)設(shè)計(jì)更高性能、更高集成度的基帶WLAN芯片提供基礎(chǔ)。

    標(biāo)簽: CCK 基帶 調(diào)制 解調(diào)技術(shù)

    上傳時(shí)間: 2013-06-02

    上傳用戶:yoleeson

  • 基于FPGA的高頻數(shù)字DCDC變換器研究

    在傳統(tǒng)的電力電子電路中,DC/DC變換器通常采用模擬電路實(shí)現(xiàn)電壓或電流的控制。數(shù)字控制與模擬控制相比,有著顯著的優(yōu)點(diǎn),數(shù)字控制可以實(shí)現(xiàn)復(fù)雜的控制策略,同時(shí)大大提高系統(tǒng)的可靠性和靈活性,并易于實(shí)現(xiàn)系統(tǒng)的智能化。但目前數(shù)字控制基本上限于電力傳動(dòng)領(lǐng)域,DC/DC變換器由于其開(kāi)關(guān)頻率較高,一般其外圍功能由DSP或微處理器完成,而控制的核心,如PWM發(fā)生等大多采用專用控制芯片實(shí)現(xiàn)。FPGA由于其快速性、靈活性及保密性等優(yōu)點(diǎn),近年來(lái)在數(shù)字控制領(lǐng)域受到越來(lái)越多的關(guān)注?;贔PGA的DC/DC變換器是電力電子領(lǐng)域重要的研究方向之一。本文研究了同步Buck變換器的建模、設(shè)計(jì)及仿真,采用Xinlix的VIRTEX-Ⅱ PRO FPGA開(kāi)發(fā)板實(shí)現(xiàn)了Buck變換器的全數(shù)字控制。 論文首先從Buck變換器的理論分析入手,根據(jù)它的物理特性,研究了該變換器的狀態(tài)空間平均模型和小信號(hào)分析。為了獲得高性能的開(kāi)關(guān)電源,提出并分析了混雜模型設(shè)計(jì)方案,然后進(jìn)行了控制器設(shè)計(jì)。并采用MATLAB/SIMULINK建立了同步Buck電路的仿真模型,并進(jìn)行仿真研究。浮點(diǎn)仿真的運(yùn)算精度與溢出問(wèn)題,影響了仿真的精度。為了克服這些不足,作者采用了定點(diǎn)仿真方法,得到了滿意的仿真結(jié)果。論文還著重論述了開(kāi)關(guān)電源的數(shù)字控制器部分,數(shù)字控制器一般由三個(gè)主要功能模塊組成:模數(shù)轉(zhuǎn)換器、數(shù)字脈寬調(diào)制器(Digital PulseWidth Modulation:DPWM)和數(shù)字補(bǔ)償器。文中重點(diǎn)研究了DPWM和數(shù)字補(bǔ)償器,闡述了目前高頻數(shù)字控制變換器中存在的主要問(wèn)題,特別是高頻狀態(tài)下DPWM分辨率較低,影響控制精度,甚至引起極限環(huán)(Limit Cycling)現(xiàn)象,對(duì)DPWM分辨率的提高與系統(tǒng)硬件工作頻率之間的矛盾、DPWM分辨率與A/D分辨率之間的關(guān)系等問(wèn)題作了全面深入的分析。論文提出了一種新的提高DPWM分辨率的方法,該方法在不提高系統(tǒng)硬件頻率的前提下,采用軟件使DPWM的分辨率大大提高。作者還設(shè)計(jì)了兩種數(shù)字補(bǔ)償器,并進(jìn)行了分析比較,選擇了合適的補(bǔ)償算法,達(dá)到了改善系統(tǒng)性能的目的。 設(shè)計(jì)完成后,作者使用ISE 9.1i軟件進(jìn)行了FPGA實(shí)現(xiàn)的前、后仿真,驗(yàn)證了所提出理論及控制算法的正確性。作者完成了Buck電路的硬件制作及基于FPGA的軟件設(shè)計(jì),采用32MHz的硬件晶振實(shí)現(xiàn)了11-bit的DPWM分辨率,開(kāi)關(guān)頻率達(dá)到1MHz,得到了滿意的系統(tǒng)性能,論文最后給出了仿真和實(shí)驗(yàn)結(jié)果。

    標(biāo)簽: FPGA DCDC 高頻 數(shù)字

    上傳時(shí)間: 2013-07-23

    上傳用戶:kristycreasy

  • 基于FPGA的PCI高速數(shù)據(jù)通信卡的研制

    本文主要研究一種隔離器高速數(shù)據(jù)通信卡設(shè)計(jì),并對(duì)基于PCI總線的內(nèi)外網(wǎng)數(shù)據(jù)通訊和交換的硬件編程實(shí)現(xiàn)進(jìn)行詳細(xì)的說(shuō)明,最后在pc機(jī)windows平臺(tái)下對(duì)數(shù)據(jù)通信卡進(jìn)行吞吐量和穩(wěn)定性的測(cè)試。 首先介紹了網(wǎng)絡(luò)安全的現(xiàn)狀以及物理網(wǎng)絡(luò)隔離的原理和重要性,并敘述了網(wǎng)絡(luò)隔離產(chǎn)品的發(fā)展,接著介紹網(wǎng)絡(luò)隔離系統(tǒng),并提出硬件平臺(tái)的總體設(shè)計(jì)方案:重點(diǎn)敘述了網(wǎng)閘內(nèi)外網(wǎng)通訊的硬件核心數(shù)據(jù)通信卡設(shè)計(jì)思路和數(shù)據(jù)的流程,以及基于FPGA的PCI接口外部邏輯設(shè)計(jì),并對(duì)該數(shù)據(jù)通訊卡在windows平臺(tái)雙機(jī)之間通訊作了測(cè)試,并對(duì)測(cè)試結(jié)果作了分析。

    標(biāo)簽: FPGA PCI 高速數(shù)據(jù) 通信卡

    上傳時(shí)間: 2013-07-30

    上傳用戶:muyehuli

  • FPGA在硬盤加密卡中的應(yīng)用與研究

    隨著我國(guó)信息化發(fā)展進(jìn)程加快,信息化覆蓋面擴(kuò)大,信息安全問(wèn)題也就隨之增多,其影響和后果也更加廣泛和嚴(yán)重。同時(shí),信息安全及其對(duì)經(jīng)濟(jì)發(fā)展、國(guó)家安全和社會(huì)穩(wěn)定的重大影響,正日益突出地顯現(xiàn)出來(lái),受到越來(lái)越多的關(guān)注。在和平年代,通過(guò)對(duì)信息載體進(jìn)行大規(guī)模的物理破壞,從而達(dá)到危害信息安全的目的,在一定程度上是行不通的。然而,在信息安全的角力上,破壞者從來(lái)都沒(méi)有放棄過(guò),他們把目標(biāo)對(duì)準(zhǔn)了信息載體中的數(shù)據(jù),由于數(shù)據(jù)的易失性,計(jì)算機(jī)數(shù)據(jù)成為信息安全中的最大隱患,同時(shí)也是破壞信息安全的一個(gè)突破口。 本文提出研制硬盤加密卡的主要目的是為了防止對(duì)計(jì)算機(jī)數(shù)據(jù)的竊取,保護(hù)硬盤中的數(shù)據(jù)。破壞者在得到硬盤后,也不能夠得到硬盤中的數(shù)據(jù),從而達(dá)到保護(hù)信息安全的目的。加密卡提供兩個(gè)符合ATA-6標(biāo)準(zhǔn)的接口,串接在主板IDE接口和硬盤之間。存儲(chǔ)在硬盤上的數(shù)據(jù),是經(jīng)過(guò)加密以后的加密數(shù)據(jù);從硬盤上讀出的數(shù)據(jù),必須經(jīng)過(guò)該卡的解密才可被正常使用,否則只是一堆亂碼。加密卡采用FPGA技術(shù)實(shí)現(xiàn)IDE接口和加密算法,以減小加解密帶來(lái)的速度上的影響。 論文的工作重點(diǎn)主要有以下幾個(gè)方面的內(nèi)容:FPGA及VHDL語(yǔ)言的研究,ATA協(xié)議標(biāo)準(zhǔn)研究及IDE接口的FPGA實(shí)現(xiàn)。論文對(duì)ATA協(xié)議做了細(xì)致的研究,分析了硬盤接口的工作機(jī)制以及主機(jī)與硬盤之間的通信協(xié)議,并在此基礎(chǔ)上,重點(diǎn)研究了用FPGA的編程功能來(lái)實(shí)現(xiàn)一個(gè)計(jì)算機(jī)硬件底層接口協(xié)議的方法,詳細(xì)介紹了芯片的內(nèi)部框圖及FPGA的軟件流程圖,提出了在實(shí)現(xiàn)過(guò)程中應(yīng)注意的要點(diǎn),最終用FPGA構(gòu)建了一個(gè)雙向IDE硬盤通道,實(shí)現(xiàn)了兩套符合ATA-6規(guī)范的IDE接口。

    標(biāo)簽: FPGA 硬盤 加密卡 中的應(yīng)用

    上傳時(shí)間: 2013-08-02

    上傳用戶:Ants

  • MCU解密全攻略

    詳細(xì)分析了MCU芯片的物理結(jié)構(gòu),在介紹結(jié)構(gòu)基礎(chǔ)上,分別從侵入式破解方法和非侵入式破解方法介紹了破解各類MCU的方法。

    標(biāo)簽: MCU 解密

    上傳時(shí)間: 2013-05-30

    上傳用戶:chens000

  • 基于FPGA的調(diào)制解調(diào)器

    當(dāng)今電子系統(tǒng)的設(shè)計(jì)是以大規(guī)模FPGA為物理載體的系統(tǒng)芯片的設(shè)計(jì),基于FPGA的片上系統(tǒng)可稱為可編程片上系統(tǒng)(SOPC)。SOPC的設(shè)計(jì)是以知識(shí)產(chǎn)權(quán)核(IPCore)為基礎(chǔ),以硬件描述語(yǔ)言為主要設(shè)計(jì)手段,借助以計(jì)算機(jī)為平臺(tái)的EDA工具進(jìn)行的。 本文在介紹了FPGA與SOPC相關(guān)技術(shù)的基礎(chǔ)上,給出了SOPC技術(shù)開(kāi)發(fā)調(diào)制解調(diào)器的方案。在分析設(shè)計(jì)軟件Matlab/DSP(Digital Signal Processing)。builder以及Quartus Ⅱ開(kāi)發(fā)軟件進(jìn)行SOPC(System On a Programmable Chip)設(shè)計(jì)流程后,依據(jù)調(diào)制解調(diào)算法提出了一種基于DSP Builder調(diào)制解調(diào)器的SOPC實(shí)現(xiàn)方案,模塊化的設(shè)計(jì)方法大大縮短了調(diào)制解調(diào)器的開(kāi)發(fā)周期。 在SOPC技術(shù)開(kāi)發(fā)調(diào)制解調(diào)器的過(guò)程中,用MATLAB/Simulink的圖形方式調(diào)用Altera DSP Builder和其他Simulink庫(kù)中的圖形模塊(Block)進(jìn)行系統(tǒng)建模,在Simulink中仿真通過(guò)后,利用DSP Builder將Simulink的模型文件(.mdl)轉(zhuǎn)化成通用的硬件描述語(yǔ)言VHDL文件,從而避免了VHDL語(yǔ)言手動(dòng)編寫系統(tǒng)的煩瑣過(guò)程,將精力集中于算法的優(yōu)化上。 基于DSP Builder的開(kāi)發(fā)功能,調(diào)制解調(diào)器電路中的低通濾波器可直接調(diào)用FIRIP Core,進(jìn)一步提高了開(kāi)發(fā)效率。 在進(jìn)行編譯、仿真調(diào)試成功后,經(jīng)過(guò)QuartusⅡ?qū)⒕幾g生成的編程文件下載到ALTERA公司Cyclone Ⅱ系列的FPGA芯片EP2C5F256C6,完成器件編程,從而給出了一種調(diào)制解調(diào)器的SOPC系統(tǒng)實(shí)現(xiàn)方案。

    標(biāo)簽: FPGA 調(diào)制解調(diào)器

    上傳時(shí)間: 2013-05-28

    上傳用戶:koulian

  • QuartusII_5_0.rar

    Quartus II 軟件5.0在高密度FPGA設(shè)計(jì)上具有性能和效率領(lǐng)先優(yōu)勢(shì)。此版本首次展示了業(yè)內(nèi)編譯增強(qiáng)技術(shù)以及多種新的高密度設(shè)計(jì)高效特性。 Quartus II軟件5.0的新特性和增強(qiáng)功能包括: 編譯和時(shí)序逼近的增強(qiáng)特性 編譯增強(qiáng)特性縮短近70%編譯時(shí)間 編譯增強(qiáng)特性使設(shè)計(jì)人員能夠根據(jù)綜合和適配的需要,將設(shè)計(jì)劃分為物理和邏輯分區(qū),在特定設(shè)計(jì)分區(qū)上實(shí)施物理綜合等高級(jí)優(yōu)化技術(shù),保持其他模塊性能不變,從而提高時(shí)序逼近效率。SignalTap? II 嵌入式邏輯分析儀也可以采用該技術(shù)加速實(shí)現(xiàn)驗(yàn)證迭代。 時(shí)

    標(biāo)簽: QuartusII

    上傳時(shí)間: 2013-06-06

    上傳用戶:dapangxie

  • USB移動(dòng)硬盤數(shù)據(jù)加密技術(shù)

    隨著信息量的急劇增長(zhǎng),信息安全日益受到人們重視。移動(dòng)硬盤的出現(xiàn)使得數(shù)據(jù)的轉(zhuǎn)移和攜帶更加方便,但也不可避免的帶來(lái)了數(shù)據(jù)安全隱患。只要竊走了移動(dòng)硬盤,任何想竊取硬盤信息的人便可以輕松得逞,即使設(shè)置了類似訪問(wèn)口令這樣的邏輯密鑰,要想破解也不是件難事。 一個(gè)完整的數(shù)據(jù)加解密系統(tǒng)應(yīng)該具備安全可靠的密碼認(rèn)證機(jī)制和數(shù)據(jù)加解密算法。本文基于MEMS強(qiáng)鏈、USB控制器和FPGA設(shè)計(jì)了一種USB接口的高效數(shù)據(jù)加解密系統(tǒng),采用物理認(rèn)證并用硬件實(shí)現(xiàn)AES加密算法。普通IDE硬盤掛接該系統(tǒng)后成為安全性極高的加密USB移動(dòng)硬盤,其平均數(shù)據(jù)吞吐率接近普通U盤,達(dá)到10MB/s。

    標(biāo)簽: USB 移動(dòng) 硬盤數(shù)據(jù) 加密技術(shù)

    上傳時(shí)間: 2013-06-16

    上傳用戶:1159797854

主站蜘蛛池模板: 白沙| 岳阳县| 泰州市| 兴文县| 康平县| 宁夏| 资阳市| 鹤庆县| 庆元县| 汶川县| 内丘县| 德保县| 开阳县| 邵武市| 常熟市| 浮梁县| 田林县| 剑阁县| 团风县| 宜春市| 襄樊市| 繁昌县| 准格尔旗| 阳泉市| 时尚| 东城区| 仁怀市| 彭泽县| 太仆寺旗| 大埔区| 微山县| 张家港市| 镇坪县| 开封县| 大厂| 龙井市| 申扎县| 台东县| 旬阳县| 永胜县| 同心县|