亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

特性測(cè)量

  • 二維DCT/IDCT處理核的FPGA設(shè)計(jì)與實(shí)現(xiàn)

    離散余弦變換(DCT)及其反變換(IDCT)在圖像編解碼方面應(yīng)用十分廣泛,至今已被JPEG、MPEG-1、MPEG-2、MPEG-4和H.26x等國(guó)際標(biāo)準(zhǔn)所采用。由于其計(jì)算量較大,軟件實(shí)現(xiàn)往往難以滿足實(shí)時(shí)處理的要求,因而在很多實(shí)際應(yīng)用中需要采用硬件設(shè)計(jì)的DCT/IDCT處理電路來滿足我們對(duì)處理速度的要求。本文所研究的內(nèi)容就是針對(duì)圖像處理應(yīng)用的8×8二維DCT/IDCT處理核的硬件實(shí)現(xiàn)。 本文首先介紹了DCT和IDCT在圖像處理中的作用和原理,詳細(xì)說明了DCT變換實(shí)現(xiàn)圖像壓縮的過程,并與其它變換比較說明了用DCT變換實(shí)現(xiàn)圖像壓縮的優(yōu)勢(shì)。接著,分析研究了DCT的各種快速算法,總結(jié)了前人對(duì)DCT快速算法及其實(shí)現(xiàn)所做的研究。本文給出了兩種性能、資源上有一定差異的二維DCT/IDCT的FPGA設(shè)計(jì)方案。兩種方案均利用DCT的行列分離特性,采用流水線設(shè)計(jì)技術(shù),將二維DCT/IDCT實(shí)現(xiàn)轉(zhuǎn)化為兩個(gè)一維DCT/IDCT實(shí)現(xiàn)。在一維DCT/IDCT設(shè)計(jì)中,根據(jù)圖像處理的特點(diǎn)對(duì)Loeffler算法的數(shù)據(jù)流進(jìn)行了優(yōu)化,通過合理安排時(shí)鐘周期數(shù)和簡(jiǎn)化各周期內(nèi)的操作,大大縮短了關(guān)鍵路徑的執(zhí)行時(shí)間,從而提高了流水線的執(zhí)行速度。最后,對(duì)所設(shè)計(jì)的DCT/IDCT處理核進(jìn)行了綜合和時(shí)序仿真。 結(jié)果表明,當(dāng)使用Altera公司的MERCURY系列FPGA器件時(shí),本文設(shè)計(jì)的方案一能夠在116M時(shí)鐘頻率下正確完成8×8的二維DCT或IDCT的邏輯運(yùn)算,消耗2827個(gè)邏輯單元;方案二能夠在74M時(shí)鐘頻率下正常工作,消耗1629個(gè)邏輯單元。

    標(biāo)簽: IDCT FPGA DCT 二維

    上傳時(shí)間: 2013-07-14

    上傳用戶:3291976780

  • 用FPGA實(shí)現(xiàn)“共軛變換”圖像處理方法

    近年來微光、紅外、X光圖像傳感器在軍事、科研、工農(nóng)業(yè)生產(chǎn)、醫(yī)療衛(wèi)生等領(lǐng)域的應(yīng)用越來越為廣泛,但由于這些成像器件自身的物理缺陷,視覺效果很不理想,往往需要對(duì)圖像進(jìn)行適當(dāng)?shù)奶幚恚缘玫竭m合人眼觀察或機(jī)器識(shí)別的圖像。因此,市場(chǎng)急需大量高效的實(shí)時(shí)圖像處理器能夠在傳感器后端對(duì)這類圖像進(jìn)行處理。而FPGA的出現(xiàn),恰恰解決了這個(gè)問題。 近十年來,隨著FPGA(現(xiàn)場(chǎng)可編程門陣列)技術(shù)的突飛猛進(jìn),F(xiàn)PGA也逐漸進(jìn)入數(shù)字信號(hào)處理領(lǐng)域,尤其在實(shí)時(shí)圖像處理方面。Xilinx的研究表明,在2000年主要用于DSP應(yīng)用的FPGA的發(fā)貨量,增長(zhǎng)了50%;而常規(guī)的DSP大約增長(zhǎng)了40%。由于FPGA可無比擬的并行處理能力,使得FPGA在圖像處理領(lǐng)域的應(yīng)用持續(xù)上升,國(guó)內(nèi)外,越來越多的實(shí)時(shí)圖像處理應(yīng)用都轉(zhuǎn)向了FPGA平臺(tái)。與PDSP相比,F(xiàn)PGA將在未來統(tǒng)治更多前端(如傳感器)應(yīng)用,而PDSP將會(huì)側(cè)重于復(fù)雜算法的應(yīng)用領(lǐng)域。可以說,F(xiàn)PGA是數(shù)字信號(hào)處理的一次重大變革。 算法是圖像處理應(yīng)用的靈魂,是硬件得以發(fā)揮其強(qiáng)大功能的根本。”共軛變換”圖像處理方法是一種新型的圖像處理算法,由鄭智捷博士上個(gè)世紀(jì)90年代初提出。這種算法使用基元形狀(meta-shape)技術(shù),而這種技術(shù)的特征正好具備幾何與拓?fù)涞碾p重特性,使得大量不同的基于形態(tài)的灰度圖像處理濾波器可用這種方法實(shí)現(xiàn)。該種算法在空域進(jìn)行圖像處理,無需進(jìn)行大量復(fù)雜的算術(shù)運(yùn)算,算法簡(jiǎn)單、快速、高效,易于硬件實(shí)現(xiàn)。通過十多年來的實(shí)驗(yàn)與實(shí)踐證明,在微光圖像,紅外圖像,X光圖像處理領(lǐng)域,”共軛變換”圖像處理方法確實(shí)有其獨(dú)特的優(yōu)異性能。本篇論文就針對(duì)”共軛變換”圖像處理方法在微光圖像處理領(lǐng)域的應(yīng)用,就如何在FPGA上實(shí)現(xiàn)”共軛變換”圖像處理方法展開研究。首先在Matlab環(huán)境下,對(duì)常用的圖像增強(qiáng)算法和”共軛變換”圖像處理方法進(jìn)行了比較,并且在設(shè)計(jì)制作“FPGA視頻處理開發(fā)平臺(tái)”的基礎(chǔ)上,用VHDL實(shí)現(xiàn)了”共軛變換”圖像處理方法的基本內(nèi)核并進(jìn)行了算法的硬件實(shí)現(xiàn)與效果驗(yàn)證。此外,本文還詳細(xì)地討論了視頻流的采集及其編碼解碼問題以及I2C總線的FPGA實(shí)現(xiàn)。

    標(biāo)簽: FPGA 共軛變換 圖像 處理方法

    上傳時(shí)間: 2013-04-24

    上傳用戶:CHENKAI

  • 基于FPGA的頻率特性測(cè)試儀的研制

    頻率特性測(cè)試儀(簡(jiǎn)稱掃頻儀)是一種測(cè)試電路頻率特性的儀器,它廣泛應(yīng)用于無線電、電視、雷達(dá)及通信等領(lǐng)域,為分析和改善電路的性能提供了便利的手段。而傳統(tǒng)的掃頻儀由多個(gè)模塊構(gòu)成,電路復(fù)雜,體積龐大,而且在高頻測(cè)量中,大量的分立元件易受溫度變化和電磁干擾的影響。為此,本文提出了集成化設(shè)計(jì)的方法,針對(duì)可編程邏輯器件的特點(diǎn),對(duì)硬件實(shí)現(xiàn)方法進(jìn)行了探索。 本文對(duì)三大關(guān)鍵技術(shù)進(jìn)行了深入研究: 第一,由掃頻信號(hào)發(fā)生器的設(shè)計(jì)出發(fā),對(duì)直接數(shù)字頻率合成技術(shù)(DDS)進(jìn)行了系統(tǒng)的理論研究,并改進(jìn)了ROM壓縮方法,在提高壓縮比的同時(shí),改進(jìn)了DDS系統(tǒng)的雜散度,并且利用該方法實(shí)現(xiàn)了幅度和相位可調(diào)制的DDS系統(tǒng)-掃頻信號(hào)發(fā)生器。 第二,為了提高系統(tǒng)時(shí)鐘的工作頻率,對(duì)流水線算法進(jìn)行了深入的研究,并針對(duì)累加器的特點(diǎn),進(jìn)行了一系列的改進(jìn),使系統(tǒng)能在100MHz的頻率下正常工作。 第三,從系統(tǒng)頻率特性測(cè)試的理論出發(fā),研究如何在FPGA中提高多位數(shù)學(xué)運(yùn)算的速度,從而提出了一種實(shí)現(xiàn)多位BCD碼除法運(yùn)算的方法—高速串行BCD碼除法;隨后,又將流水線技術(shù)應(yīng)用于該算法,對(duì)該方法進(jìn)行改進(jìn),完成了基于流水線技術(shù)的BCD碼除法運(yùn)算的設(shè)計(jì),并用此方法實(shí)現(xiàn)了頻率特性的測(cè)試。 在研究以上理論方法的基礎(chǔ)上,以大規(guī)模可編程邏輯器件EP1K100QC208和微處理器89C52為實(shí)現(xiàn)載體,提出了基于單片機(jī)和FPGA體系結(jié)構(gòu)的集成化設(shè)計(jì)方案;以VerilogHDL為設(shè)計(jì)語言,實(shí)現(xiàn)了頻率特性測(cè)試儀主要部分的設(shè)計(jì)。該頻率特性測(cè)試儀完成掃頻信號(hào)的輸出和頻率特性的測(cè)試兩大主要任務(wù),而掃頻信號(hào)源和頻率特性測(cè)試這兩大主要模塊可集成在一片可編程邏輯器件中,充分體現(xiàn)了可編程邏輯器件的優(yōu)勢(shì)。 本文首先對(duì)相關(guān)的概念理論進(jìn)行了介紹,包括DDS原理、流水線技術(shù)等,進(jìn)而提出了系統(tǒng)的總體設(shè)計(jì)方案,包括設(shè)計(jì)工具、語言和實(shí)現(xiàn)載體的選擇,而后,簡(jiǎn)要介紹了微處理器電路和外圍電路,最后,較為詳細(xì)地闡述了兩個(gè)主要模塊的設(shè)計(jì),并給出了實(shí)現(xiàn)方式。

    標(biāo)簽: FPGA 頻率特性 測(cè)試 儀的研制

    上傳時(shí)間: 2013-06-08

    上傳用戶:xiangwuy

  • 基于多相濾波的寬帶DDC及其FPGA實(shí)現(xiàn)

    隨著現(xiàn)代雷達(dá)技術(shù)的不斷發(fā)展,電子偵察設(shè)備面臨電磁環(huán)境日益復(fù)雜多變,發(fā)展寬帶化、數(shù)字化、多功能、軟件化的電子偵察設(shè)備已是一項(xiàng)重要的任務(wù).然而,目前的寬帶A/D與后續(xù)DSP之間的工作速率總有一到兩個(gè)數(shù)量級(jí)的差別,二者之間的瓶頸成為電子偵察系統(tǒng)數(shù)字化的最大障礙.通信領(lǐng)域軟件無線電的成功應(yīng)用為電子偵察系統(tǒng)的發(fā)展提供了一種理想模式.另一方面,微電子技術(shù)的快速發(fā)展,以及FPGA的廣泛應(yīng)用,在很大程度上影響了數(shù)字電路的設(shè)計(jì)與開發(fā).這也為解決高速A/D與DSP處理能力之間的矛盾提供了一種有效的解決方法.為了解決寬帶A/D與后續(xù)DSP之間的瓶頸問題,本文給出了一種基于多相濾波的寬帶數(shù)字下變頻結(jié)構(gòu),并從軟件無線電原理出發(fā),從理論推導(dǎo)和計(jì)算機(jī)仿真兩方面對(duì)該結(jié)構(gòu)進(jìn)行了驗(yàn)證,并進(jìn)一步給出該結(jié)構(gòu)改進(jìn)方案以及改進(jìn)的多相濾波數(shù)字下變頻結(jié)構(gòu)的硬件實(shí)現(xiàn)方法.本文將多相濾波下變頻的并行結(jié)構(gòu)應(yīng)用到數(shù)字下變頻電路中,并在后繼的混頻模塊中也采用并行混頻的方式來實(shí)現(xiàn),不僅在一定程度上解決了二者之間的瓶頸問題,同時(shí)也大大提高了實(shí)時(shí)處理速度.經(jīng)過多相濾波下變頻處理后的數(shù)據(jù),在速率和數(shù)據(jù)量上都有大幅減少,達(dá)到了現(xiàn)有通用DSP器件處理能力的要求.另外,本人還用FPGA設(shè)計(jì)了實(shí)驗(yàn)電路,利用微機(jī)串口,與實(shí)驗(yàn)?zāi)繕?biāo)板進(jìn)行控制和數(shù)據(jù)交換.利用FPGA的在線編程特性,可以方便靈活的對(duì)各種實(shí)現(xiàn)方法加以驗(yàn)證和比較.

    標(biāo)簽: FPGA DDC 多相濾波 寬帶

    上傳時(shí)間: 2013-07-13

    上傳用戶:華華123

  • 基于ARM_Linux的無線數(shù)據(jù)采集系統(tǒng)

    微處理器技術(shù)、傳感器技術(shù)和無線通信技術(shù)的進(jìn)步,推動(dòng)了無線數(shù)據(jù)采集系統(tǒng)的產(chǎn)生和發(fā)展。數(shù)據(jù)采集技術(shù)廣泛應(yīng)用于雷達(dá)、通信、遙感遙測(cè)等領(lǐng)域。在各種信息的獲取中,對(duì)高速數(shù)據(jù)采集的需求非常廣泛。隨著測(cè)控技術(shù)的發(fā)展,對(duì)數(shù)據(jù)采集系統(tǒng)的智能化和網(wǎng)絡(luò)化水平也提出了更高的要求。并且由于通訊網(wǎng)絡(luò)的飛速發(fā)展,移動(dòng)通信與實(shí)際應(yīng)用的結(jié)合使得各種基于GPRS網(wǎng)絡(luò)的無線數(shù)據(jù)傳輸系統(tǒng)成為當(dāng)前遠(yuǎn)距離無線通訊領(lǐng)域最為廣泛的應(yīng)用。本課題將廣泛應(yīng)用的嵌入式控制器引入到數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)中,并結(jié)合GPRS優(yōu)秀的網(wǎng)絡(luò)特性,實(shí)現(xiàn)了一個(gè)低功耗、智能化、網(wǎng)絡(luò)化、軟硬件可根據(jù)具體測(cè)量任務(wù)適當(dāng)裁減的無線高速數(shù)據(jù)采集平臺(tái)。 本設(shè)計(jì)采用32位ARM處理器S3C2410為核心器件,配以FPGA+DDRSDRAM高速數(shù)據(jù)采集模塊,GPRS數(shù)據(jù)通信模塊,在Linux嵌入式操作系統(tǒng)和應(yīng)用軟件的支持下,實(shí)現(xiàn)了數(shù)字化高速采集,數(shù)字化無線數(shù)據(jù)網(wǎng)絡(luò)傳輸?shù)默F(xiàn)場(chǎng)數(shù)據(jù)采集系統(tǒng)。該平臺(tái)采集的現(xiàn)場(chǎng)數(shù)據(jù)主要為各種傳感器輸出的電壓模擬量。前端數(shù)據(jù)采集模塊的FPGA控制高速AD轉(zhuǎn)換器將輸入的模擬量信號(hào)采集后,存儲(chǔ)在由DDRSDRAM構(gòu)成的大容量緩存中,再經(jīng)過嵌入式系統(tǒng)中的微控制器進(jìn)行各種處理,然后將處理結(jié)果保存在ARM系統(tǒng)的SDRAM內(nèi)存,最后通過在ARM系統(tǒng)模塊擴(kuò)展的GPRS模塊,將采集到的數(shù)據(jù)通過GPRS網(wǎng)絡(luò)發(fā)送出去。 IAnux由于其代碼開放性以及強(qiáng)大的網(wǎng)絡(luò)功能等特點(diǎn),在許多的嵌入式網(wǎng)絡(luò)設(shè)備中有著廣泛應(yīng)用,與其他的嵌入式操作系統(tǒng)相比,具有著更多的優(yōu)勢(shì)。因此本課題將其作為硬件平臺(tái)的操作系統(tǒng)。基于ARM的嵌入式數(shù)據(jù)采集與處理系統(tǒng)結(jié)構(gòu)清晰、通用性好、可擴(kuò)展性強(qiáng),可為各種嵌入式應(yīng)用提供一套完整的硬、軟件解決方案,在工業(yè)測(cè)量與控制領(lǐng)域具有較為廣闊的應(yīng)用前景。

    標(biāo)簽: ARM_Linux 無線數(shù)據(jù) 采集系統(tǒng)

    上傳時(shí)間: 2013-04-24

    上傳用戶:xlcky

  • 橫向磁通永磁同步電動(dòng)機(jī)的三維磁場(chǎng)計(jì)算與結(jié)構(gòu)性能分析

    橫向磁通電機(jī)是近些年來出現(xiàn)的一種新型結(jié)構(gòu)的電機(jī),由于其轉(zhuǎn)矩密度和功率密度大的優(yōu)點(diǎn)受到了廣泛的關(guān)注,但我國(guó)對(duì)該種電機(jī)的研究尚處于起步階段。 本課題是國(guó)家863計(jì)劃項(xiàng)目——“新型稀土永磁電機(jī)設(shè)計(jì)與集成技術(shù)(課題編號(hào):2002AA324020)”中有關(guān)橫向磁通永磁同步電動(dòng)機(jī)的部分。本課題的目標(biāo)就是要充分發(fā)揮橫向磁通電機(jī)功率密度和轉(zhuǎn)矩密度大的優(yōu)點(diǎn),克服其功率因數(shù)低的缺點(diǎn),對(duì)橫向磁通永磁同步電動(dòng)機(jī)的磁場(chǎng)進(jìn)行計(jì)算、分析,找出功率因數(shù)偏低的原因,并提出相應(yīng)的改進(jìn)方法和建議。在此基礎(chǔ)上進(jìn)行樣機(jī)的研制,對(duì)理論成果進(jìn)行驗(yàn)證,并力爭(zhēng)樣機(jī)在性能和工藝指標(biāo)上有所突破,部分指標(biāo)達(dá)到國(guó)際領(lǐng)先水平。 本文介紹了橫向磁通永磁電機(jī)的特點(diǎn)及運(yùn)行原理,并按照不同的分類方式介紹了橫向磁通電機(jī)的各種結(jié)構(gòu)。三維磁場(chǎng)的有限元計(jì)算十分復(fù)雜、計(jì)算量大,因此傳統(tǒng)電機(jī)均采用簡(jiǎn)化的二維磁場(chǎng)進(jìn)行計(jì)算。但是橫向磁通電機(jī)由于結(jié)構(gòu)特殊,無法采用簡(jiǎn)化的二維磁場(chǎng)的計(jì)算方法進(jìn)行分析。因此本文利用ANSYS軟件建立了樣機(jī)模型,對(duì)樣機(jī)進(jìn)行了三維電磁場(chǎng)分析。在電磁場(chǎng)計(jì)算的基礎(chǔ)上,進(jìn)行了電機(jī)空載反電勢(shì),空載漏磁系數(shù),電磁轉(zhuǎn)矩等相關(guān)參數(shù)的計(jì)算,討論了橫向磁通永磁同步電動(dòng)機(jī)的結(jié)構(gòu)變化對(duì)參數(shù)的影響。本文特別針對(duì)橫向磁通永磁電機(jī)功率因數(shù)較低這一問題進(jìn)行了分析,找出了功率因數(shù)偏低的原因,提出了相應(yīng)的改善方法和建議,對(duì)橫向磁通電機(jī)的理論研究和設(shè)計(jì)應(yīng)用分析方法進(jìn)行了探討。本文利用電磁場(chǎng)計(jì)算的結(jié)果,完成了電機(jī)運(yùn)行特性仿真,克服了采用傳統(tǒng)磁路等效的方法帶來的誤差。最后,通過與樣機(jī)測(cè)試結(jié)果的對(duì)照研究,驗(yàn)證和完善分析方法,并為進(jìn)一步獲得性能更加優(yōu)異的樣機(jī)奠定了基礎(chǔ)。

    標(biāo)簽: 磁通 永磁同步電動(dòng)機(jī) 性能分析 磁場(chǎng)

    上傳時(shí)間: 2013-04-24

    上傳用戶:a296386173

  • Infineon產(chǎn)品的資料

    對(duì)于內(nèi)燃機(jī)控制應(yīng)用而言,AUDO MAX系列可以為每個(gè)缸單獨(dú)計(jì)算最理想的空燃比和確定最佳燃油噴射量和點(diǎn)火時(shí)間。AUDO MAX系列的全面安全特性支持動(dòng)力總成和底盤應(yīng)用實(shí)現(xiàn)更高安全水平,例如連續(xù)減震控制系統(tǒng)。此外,AUDO MAX還十分適用于采用線控技術(shù)的車輛的自動(dòng)變速箱控制。

    標(biāo)簽: Infineon

    上傳時(shí)間: 2013-04-24

    上傳用戶:asasasas

  • 基于ARM的嵌入式數(shù)據(jù)存儲(chǔ)系統(tǒng)研究

    隨著電子技術(shù)的不斷發(fā)展,嵌入式系統(tǒng)越來越多地在控制類、消費(fèi)類、通訊類等電子產(chǎn)品廣泛應(yīng)用,嵌入式技術(shù)也越來越和人們的生活緊密結(jié)合。同時(shí),計(jì)算機(jī)硬件的發(fā)展以及數(shù)據(jù)量的增加,對(duì)存儲(chǔ)設(shè)備的要求也越來越高。 本文深入研究了嵌入式系統(tǒng)中數(shù)據(jù)存儲(chǔ)和數(shù)據(jù)交換,提出了一套完整的嵌入式系統(tǒng)中數(shù)據(jù)存儲(chǔ)和數(shù)據(jù)交換的設(shè)計(jì)方案,并詳細(xì)介紹了其實(shí)現(xiàn)過程。Flash存儲(chǔ)器由于體積小、功耗低、性能穩(wěn)定等特點(diǎn)在便攜式電子產(chǎn)品中得到了廣泛的應(yīng)用。Flash存儲(chǔ)器主要有兩種形式:Nor Flash和Nand Flash。Nor Flash具有XIP特性,可以直接在芯片上執(zhí)行代碼,而且讀取速度較快。Nand Flash存儲(chǔ)密度大、容量大、生產(chǎn)工藝簡(jiǎn)單、性價(jià)比高,但是控制方式復(fù)雜而且可能會(huì)存在一定的壞塊。SD卡是近年來流行的大容量便攜式存儲(chǔ)卡。本系統(tǒng)中,我們以Flash和SD卡作為數(shù)據(jù)存儲(chǔ)介質(zhì)。在存儲(chǔ)介質(zhì)的選擇方面,在系統(tǒng)內(nèi)部采用了體積小、容量大、成本低的Flash,并采用Nor和Nand Flash相結(jié)合的方案:在Nor Flash上存儲(chǔ)與系統(tǒng)相關(guān)的軟件和程序,在Nand Flash上存儲(chǔ)用戶數(shù)據(jù)。系統(tǒng)外部采用安全性高、容量大、性能佳的SD卡作存儲(chǔ)容量擴(kuò)展。實(shí)現(xiàn)了基于Atmel公司ARM系列MCU的Flash存儲(chǔ)器和SD卡的硬件電路的設(shè)計(jì)及底層驅(qū)動(dòng)程序的設(shè)計(jì)。 本研究分別根據(jù)Nor和Nand Flash數(shù)據(jù)存儲(chǔ)和操作特點(diǎn),分析了JFFS2和YAFFS的特點(diǎn)以及各自的存儲(chǔ)方式、斷電保護(hù)、損耗平衡、垃圾回收等一系列的策略和機(jī)制,并在Nor和Nand Flash上實(shí)現(xiàn)并優(yōu)化了這些管理機(jī)制。在SD上則采用目前主流操作系統(tǒng)(Windows,Linux等)所支持的FAT16文件格式,完成了從磁盤格式化到文件的讀寫等標(biāo)準(zhǔn)API函數(shù),實(shí)現(xiàn)了嵌入式系統(tǒng)的高速數(shù)據(jù)交換。

    標(biāo)簽: ARM 嵌入式 數(shù)據(jù)存儲(chǔ) 系統(tǒng)研究

    上傳時(shí)間: 2013-04-24

    上傳用戶:qulele

  • 基于ARM嵌入式孤立詞語音識(shí)別系統(tǒng)研究與實(shí)現(xiàn)

    語音識(shí)別技術(shù)就是能使計(jì)算機(jī)“聽懂”人類的語言,然后根據(jù)其含義來執(zhí)行相應(yīng)的命令,從而實(shí)現(xiàn)為人類服務(wù)。 隨著語音識(shí)別的深入研究,對(duì)它的技術(shù)應(yīng)用主要有兩個(gè)方面: 一個(gè)方向是大詞匯量連續(xù)語音識(shí)別系統(tǒng),主要應(yīng)用于計(jì)算機(jī)的聽寫機(jī),以及與電話網(wǎng)或者互聯(lián)網(wǎng)相結(jié)合的語音信息查詢服務(wù)系統(tǒng),這些系統(tǒng)都是在計(jì)算機(jī)平臺(tái)上實(shí)現(xiàn)的; 另外一個(gè)重要的發(fā)展方向是小型化、便攜式語音產(chǎn)品的應(yīng)用,這些應(yīng)用系統(tǒng)大都使用專門的硬件系統(tǒng)實(shí)現(xiàn)。 隨著后PC年代的到來,后一種發(fā)展將成為語音識(shí)別技術(shù)和嵌入式系統(tǒng)交叉研究的一個(gè)非常熱門的話題,將進(jìn)一步推動(dòng)語音識(shí)別技術(shù)往智能化方向發(fā)展。 論文主要研究語音識(shí)別系統(tǒng)及其在ARM嵌入式平臺(tái)上的實(shí)現(xiàn)。 根據(jù)嵌入式系統(tǒng)平臺(tái)的特性和系統(tǒng)的實(shí)際需求,對(duì)目標(biāo)平臺(tái)的硬件和軟件系統(tǒng)進(jìn)行適當(dāng)?shù)募舨枚ㄖ疲⑶覍?duì)語音識(shí)別中的算法進(jìn)行改進(jìn)和優(yōu)化,同時(shí)為了加強(qiáng)系統(tǒng)的交互性,增加了控制界面,為實(shí)際應(yīng)用提供很好的人機(jī)交互操作。 首先論文對(duì)嵌入式系統(tǒng)及嵌入式操作系統(tǒng)進(jìn)行研究,通過實(shí)際比較后選用嵌入式Linux作為系統(tǒng)的操作系統(tǒng); 然后對(duì)語音識(shí)別技術(shù)進(jìn)行研究,并根據(jù)實(shí)際要求,采用Mel倒譜參數(shù)作為系統(tǒng)語音參數(shù)提取算法,DTW作為系統(tǒng)識(shí)別的模式匹配方法,并根據(jù)ARM嵌入式平臺(tái)的要求,分別對(duì)上述兩個(gè)算法進(jìn)行優(yōu)化設(shè)計(jì),同時(shí)利用QT跨平臺(tái)語言對(duì)應(yīng)用控制程序進(jìn)行代碼實(shí)現(xiàn),并移植到目標(biāo)板上,構(gòu)建出一個(gè)完整的嵌入式語音識(shí)別系統(tǒng)。 最后,對(duì)整個(gè)系統(tǒng)進(jìn)行整體測(cè)試,通過實(shí)驗(yàn)結(jié)果表明,系統(tǒng)達(dá)到了預(yù)期設(shè)計(jì)的便攜、智能及很好的交互性的目的。

    標(biāo)簽: ARM 嵌入式 語音識(shí)別 系統(tǒng)研究

    上傳時(shí)間: 2013-04-24

    上傳用戶:1054154823

  • 基于DSP與ARM的線路保護(hù)的研究

    在現(xiàn)代電網(wǎng)中,隨著超高壓、大容量、遠(yuǎn)距離輸電線路的不斷增多,對(duì)電力系統(tǒng)的安全穩(wěn)定運(yùn)行提出了更高、更嚴(yán)格的要求。距離保護(hù)作為線路保護(hù)的基本組成部分,其工作特性對(duì)電力系統(tǒng)的安全穩(wěn)定運(yùn)行有著直接和重要的影響。為了適應(yīng)現(xiàn)代超高壓電網(wǎng)穩(wěn)定運(yùn)行的要求,微機(jī)保護(hù)裝置在硬件和軟件上都提出了越來越高的要求。 高速數(shù)字信號(hào)處理芯片(DSP)技術(shù)的發(fā)展,為開發(fā)一種速度快、處理能力強(qiáng)的微機(jī)保護(hù)系統(tǒng)奠定了基礎(chǔ)。在這樣的背景下,我們采用DSP芯片和ARM處理器,設(shè)計(jì)了一個(gè)并列式雙處理器微機(jī)保護(hù)系統(tǒng)。該系統(tǒng)采用一個(gè)DSP芯片負(fù)責(zé)控制數(shù)據(jù)采集、采樣數(shù)據(jù)處理,實(shí)現(xiàn)保護(hù)功能。ARM微處理器承擔(dān)人機(jī)接口管理,通過串行通信方式實(shí)現(xiàn)與DSP端口之間的數(shù)據(jù)通信,豐富的通訊接口,使得與上位機(jī)的通訊、下載程序定值靈活方便。新的微機(jī)保護(hù)裝置不斷推出,投入運(yùn)行的微機(jī)保護(hù)裝置不允許用來進(jìn)行試驗(yàn)、培訓(xùn),該裝置還可作為試驗(yàn)教學(xué)系統(tǒng),供學(xué)生學(xué)習(xí)認(rèn)識(shí)微機(jī)保護(hù)裝置的內(nèi)部結(jié)構(gòu),并可自行設(shè)計(jì)保護(hù)算法、編制程序,通過上位機(jī)下載到實(shí)驗(yàn)裝置,完成相應(yīng)保護(hù)功能的測(cè)試。 本文實(shí)現(xiàn)了微機(jī)保護(hù)方案的整體軟硬件設(shè)計(jì),內(nèi)容包括DSP2812微處理器芯片,ARM7微處理器LPC2220芯片,開關(guān)量輸入/輸出電路、數(shù)據(jù)采集電路、通訊和網(wǎng)絡(luò)接口電路、人機(jī)界面的顯示板電路,文中對(duì)各部分電路的功能、特點(diǎn)以及器件的選擇、引腳連接進(jìn)行了詳細(xì)介紹。系統(tǒng)采用模塊化設(shè)計(jì),采用雙CPU并行處理模式,針對(duì)基于LPC2220微處理器的監(jiān)控管理系統(tǒng),完成了最小系統(tǒng)設(shè)計(jì),詳細(xì)完成了啟動(dòng)電路的設(shè)計(jì)。 本文初步設(shè)計(jì)了人機(jī)操作界面,給出了軟件設(shè)計(jì)的流程圖,將實(shí)時(shí)操作系統(tǒng)μC/OS-Ⅱ與模塊化硬件設(shè)計(jì)相結(jié)合,共同構(gòu)成一個(gè)可以重復(fù)利用的軟硬件數(shù)字系統(tǒng)平臺(tái),除了可以最大限度地提高開發(fā)的效率、減少資源的浪費(fèi)外,還可以通過長(zhǎng)期對(duì)于該平臺(tái)的研究,逐步優(yōu)化平臺(tái)軟硬件資源,提高其性能,并滿足日益復(fù)雜的應(yīng)用需求。

    標(biāo)簽: DSP ARM 線路保護(hù)

    上傳時(shí)間: 2013-04-24

    上傳用戶:superhand

主站蜘蛛池模板: 石河子市| 壤塘县| 庆元县| 黎城县| 永年县| 土默特右旗| 峨山| 西丰县| 綦江县| 双辽市| 大城县| 太谷县| 天门市| 遂昌县| 抚宁县| 大理市| 平泉县| 新密市| 共和县| 永定县| 广南县| 乌什县| 图木舒克市| 瑞丽市| 大悟县| 同德县| 江孜县| 金沙县| 东安县| 建始县| 阿瓦提县| 乾安县| 阳江市| 阳原县| 太湖县| 崇信县| 准格尔旗| 陆丰市| 德庆县| 遂平县| 青冈县|