頻率合成技術是現代通信的重要組成部分,它是將一個高穩定度和高準確度的基準頻率經過四則運算,產生同樣穩定度和準確度的任意頻率。隨著大規模集成電路的發展,利用鎖相環頻率合成技術研制出了很多頻率合成集成電路。其中,以摩托羅拉公司的MC14515x-2系列較為先進,本文將介紹一種基于MC145152-2芯片的頻率合成器。這種鎖相環頻率合成器的穩定度和準確度與基準頻率相當,不產生額外的誤差。
上傳時間: 2014-01-12
上傳用戶:xiaoxiang
此程式為使用背景影像相減法在MATLAB軟體環下的實作程式,此程式運行需要一個解析度為320*240的.AVI格式的影片檔,並且須修改程式碼中影片放置的指定資料夾路徑。
上傳時間: 2017-07-11
上傳用戶:hzy5825468
本課題來源于重點航空研究項目——某型飛機電動舵機用雙余度隔槽嵌放式稀土永磁直流無刷電機的研制,進行雙余度無刷直流電機的控制技術及性能研究具有理論意義、工程意義和顯著的社會效益和經濟效益.論文介紹以AT89C51單片機與SG3525脈寬調制控制器為核心的雙余度稀土永磁無刷直流電機試驗器的系統硬件結構,并對PWM調速控制、功率驅動輸出及GAL邏輯綜合等電路進行分析,提出并設計了電流截止負反饋電路實現電機堵轉和起動時的電流限制功能.在控制器軟件需求分析的基礎上,介紹了基于KeilC51的RTXTiny實時多任務操作系統的軟件工程化技術.按照控制設計、編程、測試、試驗等規范,建立了完整的文檔,提高軟件的易讀性、易理解性,以達到軟件的高可靠性和強壯性.無刷直流電機是典型的強電與弱電相結合的系統,并且飛機系統的電磁環境復雜,本文對系統的干擾源、傳播途徑等問題進行了研究,并提出相應的軟、硬抗干擾措施使系統性能達到總體設計要求.
上傳時間: 2013-07-21
上傳用戶:FFAN
逆變器作為光伏陣列和電網接口的主要設備,它的性能決定著整個光伏發電系統的性能。為了將光伏陣列產生的電能最大限度地饋入電網,并提高其運行的穩定度、可靠性和精確度,必須對并網逆變器的主電路拓撲選擇、濾波器參數設計及其控制策略選取等進行深入研究。 論文首先分析了光伏發電的國內外發展現狀和應用前景,對光伏并網發電系統的種類、結構和并網標準進行了綜述。針對眾多適用于光伏并網的逆變器拓撲進行了詳細的比較分析,最終確定了一臺單相滿載功率1kW、并網電壓220V的逆變器拓撲及其主電路參數,對其輸出濾波器參數進行設計,并對其進行了幅頻特性分析。 其次,詳細分析和研究逆變器的并網控制策略,確定了在獨立工作模式下的瞬時電壓控制策略和在并網工作模式下的瞬時電流控制策略。根據選定的控制策略分別對其控制系統進行了建模和閉環參數設計,并利用Sabet軟件進行系統仿真,驗證了系統建模和設計的正確性。 接著,在分析光伏陣列特性的基礎上,總結和比較了常用的幾種MPPT(Maximum Power Point Tracking)控制方法,通過擾動觀測法對并網逆變器輸出電流的控制,實現了光伏陣列的MPPT,并給出了設計方案和實驗驗證。 最后,根據以上分析結果,研制了一臺基于DSP控制的光伏并網逆變器的試驗樣機,并詳述了其軟硬件的設計方案,給出了相關實驗結果。
上傳時間: 2013-04-24
上傳用戶:天天天天
數字攝影的興起不可避免地引起了數碼相框的發展,因為僅有不到35%的數碼照片被打印。數碼相框的基本原理就是采用普通相框的造型,把原來相框中間的照片部分換成液晶顯示屏,配上電源,存儲介質等,使得同一個相框內可以循環播放照片,比普通相框的單一顯示功能更有優勢。從2007年開始,數碼相框的市場關注度開始激增。在2008年,數碼相框市場呈現高速發展的態勢,具有極高的潛在市場價值。 本論文以此為出發點,進行數碼相框軟件的開發研究工作。作為一款嵌入式產品,核心部件CPU采用了性能價格比、性能功耗比都很高的ARM架構處理器之中的一款——三星S3C2440A,顯示器采用了支持雙精度掃描的液晶顯示屏。軟件方面,Bootloader采用較為成熟的u-boot-1.1.4,Linux內核的版本為2.6.12,系統命令集由busybox構成。利用ARM處理器對Linux系統良好的移植性、自帶的LCD控制器、音頻控制器、SD與USB控制器的特點,進行圖像顯示、音頻播放與文件管理。對于目前大部分數碼相框在圖片瀏覽和文件管理功能上的不足,本設計的圖像顯示功能充分利用了觸摸屏功能,實現了圖像的觸摸式移動,使用戶可以自由的觀看放大后的圖像;文件管理功能則設計成了類似windows的文件瀏覽器,不僅具有豐富的文件管理功能,而且使習慣了windows的廣大用戶可以很快的熟悉此功能,并為將來升級為下一代的細分產品——數碼相冊做好準備。 本設計的核心是基于ARM平臺的系統移植與基于QT的應用程序設計。首先根據系統的總體設計思路選擇合適的硬件組合;然后在此基礎上進行u-boot的移植,嵌入式Linux的移植,QT Embedded/Qtopia的移植,以及最后QT圖形界面的設計。
上傳時間: 2013-04-24
上傳用戶:rockjablew
matlab仿真中移相變壓器的正確連接方式,五相,每相移位12度
上傳時間: 2013-07-31
上傳用戶:萬有引力
在過去的十幾年間,FPGA取得了驚人的發展:集成度已達到1000萬等效門、速度可達到400~500MHz。隨著FPGA的集成度不斷增大,在高密度FPGA中,芯片上時鐘的分布質量就變得越來越重要。時鐘延時和時鐘相位偏移已成為影響系統性能的重要因素。現在,解決時鐘延時問題主要使用時鐘延時補償電路。 為了消除FPGA芯片內的時鐘延時,減小時鐘偏差,本文設計了內置于FPGA芯片中的延遲鎖相環,采用一種全數字的電路結構,將傳統DLL中的用模擬方式實現的環路濾波器和壓控延遲鏈改進為數字方式實現的時鐘延遲測量電路,和延時補償調整電路,配合特定的控制邏輯電路,完成時鐘延時補償。在輸入時鐘頻率不變的情況下,只需一次調節過程即可完成輸入輸出時鐘的同步,鎖定時間較短,噪聲不會積累,抗干擾性好。 在Smic0.18um工藝下,設計出的時鐘延時補償電路工作頻率范圍從25MHz到300MHz,最大抖動時間為35ps,鎖定時間為13個輸入時鐘周期。另外,完成了時鐘相移電路的設計,實現可編程相移,為用戶提供與輸入時鐘同頻的相位差為90度,180度,270度的相移時鐘;時鐘占空比調節電路的設計,實現可編程占空比,可以提供占空比為50/50的時鐘信號;時鐘分頻電路的設計,實現頻率分頻,提供1.5,2,2.5,3,4,5,8,16分頻時鐘。
上傳時間: 2013-07-06
上傳用戶:LouieWu
為得到性能優良、符合實際工程的鎖相環頻率合成器,提出了一種以ADI的仿真工具ADIsimPLL為基礎,運用ADS(Advanced Design System 2009)軟件的快速設計方法。采用此方法設計了頻率輸出為930~960 MHz的頻率合成器。結果表明該頻率合成器的鎖定時間、相位噪聲以及相位裕度等指標均達到了設計目標。
上傳時間: 2013-12-16
上傳用戶:萍水相逢
方波逆變器在輸出失真度最小時波形最接近正弦波。采用功率譜分析的方法, 得出了單相方波逆變器諧波失真度最小時的脈寬數值。對于固定脈寬系統, 導通角取21331 rad 時最佳; 對于變脈寬系統, 導通角變化區間兩端失真度相等時, 系統的平均失真最小。該結論在光伏電站控制系統電源的設計中得到了應用與驗證。
上傳時間: 2013-11-29
上傳用戶:Aeray
特長 3相無刷電機控制用預驅動IC。采用高耐壓CMOS制程位置檢出可與3個霍爾元件或霍爾IC連接120度通電驅動PWM控制方式(上側驅動)功率限制回路內藏電流限制回路內藏升壓動作時的初期充電控制可能。回轉數為3脈沖/360度。
上傳時間: 2013-10-26
上傳用戶:koulian