亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

硬件解碼

  • A_u率壓縮解壓縮,vhdl硬件fpga程式

    A_u率壓縮解壓縮,vhdl硬件fpga程式,可綜合。

    標簽: vhdl fpga A_u 解壓

    上傳時間: 2016-10-23

    上傳用戶:sxdtlqqjl

  • 語音通訊預處理的U律壓縮與解壓算法的實現與運用(AD,D/A的硬件結合,是我們學校通訊DSP實驗的參考代碼,利于理解開發語音處理方面的工程項目

    語音通訊預處理的U律壓縮與解壓算法的實現與運用(AD,D/A的硬件結合,是我們學校通訊DSP實驗的參考代碼,利于理解開發語音處理方面的工程項目

    標簽: DSP AD 語音通訊 解壓

    上傳時間: 2013-12-08

    上傳用戶:love_stanford

  • 電腦超級技巧3000招.CHM 電腦故障維修大全.chm 電腦四大核心硬件知識詳解.chm 電腦故障維修判斷指導大全.chm

    電腦超級技巧3000招.CHM 電腦故障維修大全.chm 電腦四大核心硬件知識詳解.chm 電腦故障維修判斷指導大全.chm

    標簽: chm 3000 電腦 CHM

    上傳時間: 2016-12-12

    上傳用戶:chenjjer

  • 壓縮及解壓縮的原始碼(Microsoft visual c++)

    壓縮及解壓縮的原始碼(Microsoft visual c++)

    標簽: Microsoft visual

    上傳時間: 2014-01-11

    上傳用戶:ainimao

  • 8對3編碼器 解多工器 用於整合 可輕易改成16對4

    8對3編碼器 解多工器 用於整合 可輕易改成16對4

    標簽:

    上傳時間: 2013-11-26

    上傳用戶:lanwei

  • 電腦四大核心硬件知識詳解

    電腦四大核心硬件知識詳解,CUP,主板,顯卡,內存

    標簽: 電腦 核心 硬件

    上傳時間: 2013-12-25

    上傳用戶:源弋弋

  • 嵌入式硬件系統設計與開發實例詳解 319頁 10.5M.pdf

    單片機專輯 258冊 4.20G嵌入式硬件系統設計與開發實例詳解 319頁 10.5M.pdf

    標簽:

    上傳時間: 2014-05-05

    上傳用戶:時代將軍

  • 基于FPGA的GSM解擴解調的設計與實現.rar

    擴頻通信系統與常規的通信系統相比,具有很強的抗窄帶干擾,抗多徑干擾,抗人為干擾的能力,并具有信息隱蔽、多址保密通信等優點,在近年來得到了迅速的發展。論文針對直擴通信系統中偽碼和載波同步問題而展開,研究了直擴系統的結構、性能及完成了相關參數的計算,改進了包絡算法,設計了解擴和解調器,最后用ISE9.1實現了解擴和解調器的仿真波形,驗證了設計的正確性。 論文研究了擴頻通信系統的特點、國內外發展現狀及理論基礎,完成了DS-QPSK接收機的解擴器和解調器的設計與實現。解擴器主要圍繞著偽碼的捕獲與跟蹤這一核心,分析了解擴器的結構、性能及其完成了相關參數的計算,完成了數字下變頻器、偽碼發生電路、偽碼相關積分提取電路、多通道快碼捕獲電路、偽碼跟蹤鑒相電路、偽碼時鐘調整電路的設計,并在ISE9.1編程綜合得到仿真結果,驗證了設計的正確性。由于相關積分包絡算法是整個系統的基礎和核心,為了減少時延和系統所占硬件資源,改進了包絡算法并得到了仿真驗證。結果表明,它不但減少了硬件資源的占用、縮短了延時,而且對整個系統的優化起著決定性的作用。論文給出了偽碼同步的仿真結果及資源占用情況,有力地說明了解擴器占用資源少、時延短等特點。 解調器研究了頻偏及載波相位誤差對信號的影響及同步方案,完成了數控振蕩器、反正切鑒頻器、環路濾波器的設計并得到了相關的仿真波形,實現了載波的跟蹤,給出了仿真結果及資源占用情況,對系統實現過程中的一些經驗進行了總結。最后是對論文工作的一些總結和對今后工作的展望。

    標簽: FPGA GSM 解調

    上傳時間: 2013-06-13

    上傳用戶:924484786

  • 基于DSP和FPGA導航計算機硬件電路研究與設計.rar

    為適應組合導航計算機系統的微型化、高性能度的要求,拓寬導航計算機的應用領域,本文設計出一種基于浮點型DSP(TMS320C6713)和可編程邏輯陣列器件(FPGA: EP1C12N240C8)協同合作的導航計算機系統。 論文在闡述了組合導航計算機的特點和應用要求后,提出基于DSP和FPGA的組合導航計算機系統方案。該方案以DSP為導航解算處理器,由FPGA完成IMU信號的采集和緩存以及系統控制信號的整合;DSP通過EMIF接口實現和FPGA通信。在此基礎上研究了各擴展通信接口、系統硬件原理圖和PCB的開發,且在FPGA中使用調用IP核來實現FIR低通濾波數據處理機抖激光陀螺的機抖振動的影響。其次,詳細闡述了利用TI公司的DSP集成開發環境和DSP/BIOS準實時操作系統開發多任務系統軟件的具體方案。本文引入DSP/BIOS實時操作系統提供的多任務機制,將采集處理按照功能劃分四個相對獨立的任務,這些任務在DSP/BIOS的調度下,按照用戶指定的優先級運行,大大提高系統的工作效率。最后給了DSP芯片Bootloader的制作方法。 導航計算機系統研制開發是軟、硬件研究緊密結合的過程。在微型導航計算機系統方案建立的基礎上,本文首先討論了系統硬件整體設計和軟件開發流程;其次針對導航計算機系統各個功能模塊以及多項關鍵技術進行了設計與開發工作,涉及系統數據通信模塊、模擬信號采集模塊和數據存儲模塊;最后,對導航計算機系統進行了聯合調試工作,并對各個模塊進行了詳細的功能測試與驗證,完成了微型導航計算機系統的制作。 以DSP/FPGA作為導航計算機硬件平臺的捷聯式慣性導航實時數據系統能夠滿足系統所要求的高精度、實時性、穩定性要求,適應了其高性能、低成本、低功耗的發展方向。

    標簽: FPGA DSP 導航計算機

    上傳時間: 2013-04-24

    上傳用戶:lishuoshi1996

  • WCDMA多用戶檢測算法的研究和下行鏈路解復用技術的FPGA實現

    本文首先在介紹多用戶檢測技術的原理以及系統模型的基礎上,對比分析了幾種多用戶檢測算法的性能,給出了算法選擇的依據。為了同時克服多址干擾和多徑干擾,給出了融合多用戶檢測與分集合并技術的接收機結構。 接著,針對WCDMA反向鏈路信道結構,介紹了擴頻使用的OVSF碼和擾碼,分析了擾碼的延時自相關特性和互相關特性,指出了存在多址干擾和多徑干擾的根源。在此基礎上,給出了解相關檢測器的數學公式推導和結構框圖,并仿真研究了用戶數、擴頻比、信道估計精度等參數對系統性能的影響。 常規的干擾抵消是基于chip級上的抵消,需要對用戶信號重構,因此具有較高的復雜度。在解相關檢測器的基礎上,衍生出符號級上的干擾抵消。通過仿真,給出了算法中涉及的干擾抑制控制權值、干擾抵消級數等參數的最佳取值,并進行了算法性能比較。仿真結果驗證了該算法的有效性。 最后,介紹了WCDMA系統移動臺解復用技術的硬件實現,在FPGA平臺上分別實現了與基站和安捷倫8960儀表的互聯互通。

    標簽: WCDMA FPGA 多用戶檢測 下行鏈路

    上傳時間: 2013-07-29

    上傳用戶:jiangxin1234

主站蜘蛛池模板: 博罗县| 左权县| 祥云县| 玉树县| 平泉县| 大港区| 左云县| 阿拉善左旗| 金寨县| 湘西| 乌兰浩特市| 滦南县| 蒙山县| 宁德市| 义马市| 景谷| 沙坪坝区| 随州市| 海盐县| 台南县| 平塘县| 鞍山市| 石林| 东辽县| 西盟| 武清区| 祥云县| 沾化县| 兴山县| 广宗县| 重庆市| 宁国市| 伊川县| 东阿县| 临洮县| 崇文区| 盐山县| 盘山县| 礼泉县| 云浮市| 巩留县|