亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

移動(dòng)(dòng)硬盤

  • 基于小波分析的腦電信號(hào)處理

    為去除腦電信號(hào)采集過程中存在的噪聲信號(hào),提出了基于小波閾值去噪的腦電信號(hào)去噪。以小波閾值降噪為基礎(chǔ),首先利用db4小波對(duì)腦電信號(hào)進(jìn)行5尺度分解,然后采用軟、硬閾值與小波重構(gòu)的算法進(jìn)行去噪。通過對(duì)MIT腦電數(shù)據(jù)庫(kù)中的腦電信號(hào)進(jìn)行仿真,結(jié)果表明,采用軟閾值方法有效去除了噪聲,提高了腦電信號(hào)的信噪比。

    標(biāo)簽: 小波分析 腦電信號(hào)

    上傳時(shí)間: 2014-12-23

    上傳用戶:如果你也聽說

  • 數(shù)位與類比PC TV Dongle的設(shè)計(jì)

    Dongle泛指任何能插到電腦上的小型硬體,PC TV dongle則是用來在PC上觀看電視節(jié)目所用的擴(kuò)充裝置。一般來說,依照採(cǎi)用的電視訊號(hào)規(guī)格,PC TV dongle可區(qū)分成兩大類:若使用的訊源為數(shù)位訊號(hào),則屬於數(shù)位PC TV dongle;若使用的是類比訊號(hào),則屬於類比PC TV dongle。全球各地皆有不同的採(cǎi)納階段,且推行的廣播標(biāo)準(zhǔn)也不盡相同。

    標(biāo)簽: Dongle TV 數(shù)位

    上傳時(shí)間: 2013-12-12

    上傳用戶:lifangyuan12

  • 第5章 頻譜的線性搬移電路1

    高頻電子線路

    標(biāo)簽: 頻譜 線性 電路

    上傳時(shí)間: 2013-11-05

    上傳用戶:tom_man2008

  • 基于FPGA的MSK調(diào)制器設(shè)計(jì)與實(shí)現(xiàn)

    介紹了MSK信號(hào)的優(yōu)點(diǎn),并分析了其實(shí)現(xiàn)原理,提出一種MSK高性能數(shù)字調(diào)制器的FPGA實(shí)現(xiàn)方案;采用自頂向下的設(shè)計(jì)思想,將系統(tǒng)分成串/并變換器、差分編碼器、數(shù)控振蕩器、移相器、乘法電路和加法電路等6大模塊,重點(diǎn)論述了串/并變換、差分編碼、數(shù)控振蕩器的實(shí)現(xiàn),用原理圖輸入、VHDL語言設(shè)計(jì)相結(jié)合的多種設(shè)計(jì)方法,分別實(shí)現(xiàn)了各模塊的具體設(shè)計(jì),并給出了其在QuartusII環(huán)境下的仿真結(jié)果。結(jié)果表明,基于FPGA的MSK調(diào)制器,設(shè)計(jì)簡(jiǎn)單,便于修改和調(diào)試,性能穩(wěn)定。

    標(biāo)簽: FPGA MSK 制器設(shè)計(jì)

    上傳時(shí)間: 2013-11-23

    上傳用戶:dvfeng

  • 用于圖像分類的有偏特征采樣方法

    為了模擬圖像分類任務(wù)中待分類目標(biāo)的可能分布,使特征采樣點(diǎn)盡可能集中于目標(biāo)區(qū)域,基于Yang的有偏采樣算法提出了一種改進(jìn)的有偏采樣算法。原算法將目標(biāo)基于區(qū)域特征出現(xiàn)的概率和顯著圖結(jié)合起來,計(jì)算用于特征采樣的概率分布圖,使用硬編碼方式對(duì)區(qū)域特征進(jìn)行編碼,導(dǎo)致量化誤差較大。改進(jìn)的算法使用局部約束性編碼代替硬編碼,并且使用更為精確的后驗(yàn)概率計(jì)算方式以及空間金字塔框架,改善了算法性能。在PASCAL VOC 2007和2010兩個(gè)數(shù)據(jù)集上進(jìn)行實(shí)驗(yàn),平均精度比隨機(jī)選取的特征采樣方法能夠提高約0.5%,驗(yàn)證了算法的有效性。

    標(biāo)簽: 圖像分類 特征采樣

    上傳時(shí)間: 2013-10-24

    上傳用戶:wawjj

  • 定點(diǎn)乘法器設(shè)計(jì)(中文)

       定點(diǎn)乘法器設(shè)計(jì)(中文)  運(yùn)算符:   + 對(duì)其兩邊的數(shù)據(jù)作加法操作; A + B   - 從左邊的數(shù)據(jù)中減去右邊的數(shù)據(jù); A - B   - 對(duì)跟在其后的數(shù)據(jù)作取補(bǔ)操作,即用0減去跟在其后的數(shù)據(jù); - B   * 對(duì)其兩邊的數(shù)據(jù)作乘法操作; A * B   & 對(duì)其兩邊的數(shù)據(jù)按位作與操作; A & B   # 對(duì)其兩邊的數(shù)據(jù)按位作或操作; A # B   @ 對(duì)其兩邊的數(shù)據(jù)按位作異或操作; A @ B   ~ 對(duì)跟在其后的數(shù)據(jù)作按位取反操作; ~ B   << 以右邊的數(shù)據(jù)為移位量將左邊的數(shù)據(jù)左移; A << B   $ 將其兩邊的數(shù)據(jù)按從左至右順序拼接; A $ B

    標(biāo)簽: 定點(diǎn) 乘法器設(shè)計(jì)

    上傳時(shí)間: 2013-12-17

    上傳用戶:trepb001

  • 負(fù)反饋放大電路自激的概念

      負(fù)反饋放大電路之所以能夠產(chǎn)生自激振蕩,是因?yàn)樵诜糯箅娐分写嬖?RC 環(huán)節(jié)。于是在放大電路的高頻或低頻段會(huì)產(chǎn)生附加相移DjAF ,如DjAF的足夠大,使負(fù)反饋?zhàn)兂烧答仭?/p>

    標(biāo)簽: 負(fù)反饋 放大電路

    上傳時(shí)間: 2014-01-26

    上傳用戶:lizhen9880

  • 一種DDS任意波形發(fā)生器的ROM優(yōu)化方法

    提出了一種改進(jìn)的基于直接頻率合成技術(shù)(DDS)的任意波形發(fā)生器在現(xiàn)場(chǎng)可編程門陣列(FPGA)上的實(shí)現(xiàn)方法。首先將三角波、正弦波、方波和升/降鋸齒波的波形數(shù)據(jù)寫入片外存儲(chǔ)器,當(dāng)調(diào)用時(shí)再將相應(yīng)的數(shù)據(jù)移入FPGA的片上RAM,取代分區(qū)塊的將所有類型波形數(shù)據(jù)同時(shí)存儲(chǔ)在片上RAM中的傳統(tǒng)方法;再利用正弦波和三角波的波形在4個(gè)象限的對(duì)稱性以及鋸齒波的線性特性,通過硬件反相器對(duì)波形數(shù)據(jù)和尋址地址值進(jìn)行處理,實(shí)現(xiàn)了以1/4的數(shù)據(jù)量還原出精度不變的模擬信號(hào),從而將整體的存儲(chǔ)量減小為原始設(shè)計(jì)方案的5%。經(jīng)驗(yàn)證,這種改進(jìn)方法正確可行,能夠大大降低開發(fā)成本。

    標(biāo)簽: DDS ROM 任意波形發(fā)生器

    上傳時(shí)間: 2013-12-25

    上傳用戶:日光微瀾

  • PCB LAYOUT設(shè)計(jì)規(guī)范手冊(cè)

      PCB Layout Rule Rev1.70, 規(guī)範(fàn)內(nèi)容如附件所示, 其中分為:   (1) ”PCB LAYOUT 基本規(guī)範(fàn)”:為R&D Layout時(shí)必須遵守的事項(xiàng), 否則SMT,DIP,裁板時(shí)無法生產(chǎn).   (2) “錫偷LAYOUT RULE建議規(guī)範(fàn)”: 加適合的錫偷可降低短路及錫球.   (3) “PCB LAYOUT 建議規(guī)範(fàn)”:為製造單位為提高量產(chǎn)良率,建議R&D在design階段即加入PCB Layout.   (4) ”零件選用建議規(guī)範(fàn)”: Connector零件在未來應(yīng)用逐漸廣泛, 又是SMT生產(chǎn)時(shí)是偏移及置件不良的主因,故製造希望R&D及採(cǎi)購(gòu)在購(gòu)買異形零件時(shí)能顧慮製造的需求, 提高自動(dòng)置件的比例.

    標(biāo)簽: LAYOUT PCB 設(shè)計(jì)規(guī)范

    上傳時(shí)間: 2013-10-28

    上傳用戶:zhtzht

  • 電路板級(jí)的電磁兼容設(shè)計(jì)

    電路板級(jí)的電磁兼容設(shè)計(jì):本應(yīng)用文檔從元件選擇、電路設(shè)計(jì)和印制電路板的布線等幾個(gè)方面討論了電路板級(jí)的電磁兼容性(EMC)設(shè)計(jì)。本文從以下幾個(gè)部分進(jìn)行論述:第一部分:電磁兼容性的概述第二部分:元件選擇和電路設(shè)計(jì)技術(shù)第三部分:印制電路板的布線技術(shù)附錄A:電磁兼容性的術(shù)語附錄B:抗干擾的測(cè)量標(biāo)準(zhǔn)第一部分 — 電磁干擾和兼容性的概述電磁干擾是現(xiàn)代電路工業(yè)面對(duì)的一個(gè)主要問題。為了克服干擾,電路設(shè)計(jì)者不得不移走干擾源,或設(shè)法保護(hù)電路不受干擾。其目的都是為了使電路按照預(yù)期的目標(biāo)來工作——即達(dá)到電磁兼容性。通常,僅僅實(shí)現(xiàn)板級(jí)的電磁兼容性這還不夠。雖然電路是在板級(jí)工作的,但是它會(huì)對(duì)系統(tǒng)的其它部分輻射出噪聲,從而產(chǎn)生系統(tǒng)級(jí)的問題。另外,系統(tǒng)級(jí)或是設(shè)備級(jí)的電磁兼容性必須要滿足某種輻射標(biāo)準(zhǔn),這樣才不會(huì)影響其他設(shè)備或裝置的正常工作。許多發(fā)達(dá)國(guó)家對(duì)電子設(shè)備和儀器有嚴(yán)格的電磁兼容性標(biāo)準(zhǔn);為了適應(yīng)這個(gè)要求,設(shè)計(jì)者必須從板級(jí)設(shè)計(jì)開始就考慮抑制電子干擾。

    標(biāo)簽: 電路 板級(jí) 電磁兼容設(shè)計(jì)

    上傳時(shí)間: 2013-10-12

    上傳用戶:xiaoyaa

主站蜘蛛池模板: 岳池县| 长宁县| 乐昌市| 理塘县| 巴林右旗| 雅安市| 双桥区| 赣榆县| 濮阳县| 莎车县| 滨海县| 防城港市| 临泽县| 千阳县| 贵州省| 黄石市| 新安县| 平湖市| 措勤县| 香港 | 无棣县| 塔河县| 盘锦市| 若羌县| 株洲县| 建阳市| 靖远县| 吉林市| 柳林县| 醴陵市| 淮阳县| 克拉玛依市| 垣曲县| 平阴县| 昔阳县| 陈巴尔虎旗| 历史| 塔河县| 高阳县| 青阳县| 丰原市|