本文在說明全數字鎖相環的基礎上,提出了一種利用FPGA設計一階全數字鎖相環的方法,并 給出了關鍵部件的RTL可綜合代碼,并結合本設計的一些仿真波形詳細描述了數字鎖相環的工作過程,最后對一些有關的問題進行了討論。
標簽: 全數字 鎖相環
上傳時間: 2014-01-10
上傳用戶:asddsd
基于復指數調制多相濾波器的設計,該濾波器的通帶窄,阻帶衰減高,適用于子信道數為偶數的情況
標簽: 調制 多相濾波器
上傳時間: 2013-12-27
上傳用戶:z1191176801
基于余弦調制多相濾波器的設計,該濾波器的通帶窄,阻帶衰減高,適用于子信道數為偶數的情況
上傳時間: 2016-05-20
上傳用戶:liglechongchong
針對高頻感應加熱電源中用傳統的模擬鎖相環跟蹤頻率所存在的問題,提出一種非常適合于高頻感應加熱的 新型的數字鎖相環。使用FPGA 內底層嵌入功能單元中的數字鎖相環74HCT297 ,并添加少量的數字電路來實現。最后利 用仿真波形驗證該設計的合理性和有效性。整個設計負載范圍寬、鎖相時間短,現已成功應用于100 kHz/ 30 kW 的感應加 熱電源中。
標簽: FPGA 297 HCT 高頻感應
上傳時間: 2014-01-11
上傳用戶:AbuGe
能夠按照指數降序排列建立并輸出多項式;能夠完成兩個多項式的相加、相減,并將結果輸出;
標簽: 多項式 輸出 減
上傳時間: 2014-11-23
上傳用戶:gonuiln
uc/os II 在80X86上的移值,源碼.BLOCK部分
標簽: 80X86 BLOCK uc os
上傳時間: 2013-11-25
上傳用戶:edisonfather
UC/OS II 在80X86上在成功移值HPLISTC部分
標簽: HPLISTC 80X86 UC OS
上傳時間: 2014-11-26
上傳用戶:skfreeman
UC/OS II 在80X86上在成功移值TO部分
標簽: 80X86 UC OS II
上傳時間: 2016-05-21
上傳用戶:xlcky
這個程序是我們學習JSP的時候做的一個課程設計,是關于動態網頁和TOMCAT相結合,然后使用ODBC作為后臺數據庫.
標簽: TOMCAT ODBC JSP 程序
上傳時間: 2014-07-29
上傳用戶:ouyangtongze
用于時鐘恢復的全數字鎖相環設計,可以去掉時鐘的抖動。
標簽: 時鐘恢復 全數字 鎖相環
上傳時間: 2016-05-23
上傳用戶:stewart·
蟲蟲下載站版權所有 京ICP備2021023401號-1