專輯類-數(shù)字處理及顯示技術(shù)專輯-106冊(cè)-9138M 數(shù)學(xué)建模與數(shù)學(xué)實(shí)驗(yàn)-14.4M-doc.zip
標(biāo)簽: M-doc 14.4 zip 數(shù)學(xué)建模
上傳時(shí)間: 2013-04-24
上傳用戶:hsj3927
專輯類-EDA仿真相關(guān)專輯-56冊(cè)-2.30G Simulink建模與仿真-291頁(yè)-31.2M.pdf
上傳時(shí)間: 2013-06-10
上傳用戶:assss
在分析無(wú)刷直流電機(jī)(BLDC)數(shù)學(xué)模型的基礎(chǔ)上,提出了一種無(wú)刷直流電機(jī)控制系統(tǒng)仿真建模的新方法。在Matlab/Simulink環(huán)境下,把獨(dú)立的功能模塊和S函數(shù)相結(jié)合,構(gòu)建了無(wú)刷直流電機(jī)系統(tǒng)的仿真模型。
標(biāo)簽: Matlab zip 無(wú)刷直流電機(jī) 控制系統(tǒng)
上傳時(shí)間: 2013-07-30
上傳用戶:zfh920401
本文對(duì)燃料電池車用DC/DC變換器的基本原理以及控制策略進(jìn)行了較為詳盡的分析和討論,對(duì)基于ARM的DC/DC變換器控制系統(tǒng)的軟硬件設(shè)計(jì)作了較為詳盡的論述,對(duì)控制系統(tǒng)的電磁兼容作了詳細(xì)的研究并給出了提高電磁兼容能力的措施。本文介紹了本課題研究的背景,燃料電池電動(dòng)汽車的特性和研究的目的與意義并分析了大功率DC/DC變換器主電路的拓?fù)浣Y(jié)構(gòu)、工作原理和電磁兼容環(huán)境。在此基礎(chǔ)上,從控制電路的最小系統(tǒng)、檢測(cè)系統(tǒng)、脈沖發(fā)生系統(tǒng)以及驅(qū)動(dòng)電路、CAN通訊電路等方面重點(diǎn)討論了DC/DC變換器控制系統(tǒng)的硬件設(shè)計(jì)以及驅(qū)動(dòng)電路的設(shè)計(jì)。本文在DC/DC變換器電感電流連續(xù)狀態(tài)空間小信號(hào)數(shù)學(xué)模型的基礎(chǔ)上,應(yīng)用MATLAB軟件對(duì)大功率DC/DC變換器單環(huán)控制系統(tǒng)進(jìn)行了建模和仿真分析,給出了具有實(shí)際指導(dǎo)意義的結(jié)論,設(shè)計(jì)了基于ARM控制系統(tǒng)的軟件結(jié)構(gòu)并編寫了相應(yīng)的軟件代碼。此外,本文從硬件和軟件兩個(gè)方面重點(diǎn)討論了控制系統(tǒng)的電磁兼容以及抗干擾措施。在系統(tǒng)硬件和軟件基礎(chǔ)上進(jìn)行了功率試驗(yàn)并給出了試驗(yàn)結(jié)果以及今后改進(jìn)的方向。
上傳時(shí)間: 2013-05-28
上傳用戶:思琦琦
永磁同步發(fā)電機(jī)由于一系列高效節(jié)能的優(yōu)點(diǎn),在工農(nóng)業(yè)生產(chǎn)、航空航天、國(guó)防和日常生活中得到廣泛應(yīng)用,并且受到許多學(xué)者的關(guān)注,其研究領(lǐng)域主要涉及永磁同步發(fā)電機(jī)的設(shè)計(jì)、精確性能分析、控制等方面。 本課題作為國(guó)家自然科學(xué)基金項(xiàng)目《無(wú)刷無(wú)勵(lì)磁機(jī)諧波勵(lì)磁的混合勵(lì)磁永磁電機(jī)的研究》的課題,主要研究永磁電機(jī)的電磁場(chǎng)空載和負(fù)載計(jì)算,求出永磁電機(jī)的電壓波形和電壓調(diào)整率,為分段式轉(zhuǎn)子的混合勵(lì)磁永磁電機(jī)的研究奠定基礎(chǔ),主要做了以下工作: 首先介紹了永磁同步發(fā)電機(jī)的基本原理,包括永磁同步發(fā)電機(jī)的結(jié)構(gòu)形式和永磁同步發(fā)電機(jī)的運(yùn)行性能,采用傳統(tǒng)解析理論給出了電壓調(diào)整率的計(jì)算方法及外特性的計(jì)算模型;然后用有限元ANSYS對(duì)永磁同步發(fā)電機(jī)樣機(jī)進(jìn)行實(shí)體建模,經(jīng)過定義分配材料、劃分網(wǎng)格、加邊界條件和載荷、求解計(jì)算等,得到矢量磁位Az、磁場(chǎng)強(qiáng)度H、磁感應(yīng)強(qiáng)度B等結(jié)果,直觀地看出電機(jī)內(nèi)部的磁場(chǎng)分布情況。 其次根據(jù)電磁場(chǎng)計(jì)算結(jié)果,應(yīng)用齒磁通法對(duì)其進(jìn)行后處理。該方法求解轉(zhuǎn)子在一個(gè)齒距內(nèi)不同位置處的磁場(chǎng),以定子齒的磁通為計(jì)算單位,根據(jù)繞組與齒的匝鏈關(guān)系,計(jì)算出磁鏈隨時(shí)間的變化,進(jìn)而得到永磁同步發(fā)電機(jī)空、負(fù)載時(shí)電壓大小及波形。通過計(jì)算結(jié)果寫實(shí)驗(yàn)結(jié)果對(duì)比,驗(yàn)證了齒磁通法的正確性,為計(jì)算永磁同步發(fā)電機(jī)各種性能特性提供有力工具。 最后,基于齒磁通法對(duì)永磁同步發(fā)電機(jī)的外特性進(jìn)行了深入研究,定量分析了結(jié)構(gòu)參數(shù)對(duì)外特性的影響規(guī)律,提出了有效降低電壓調(diào)整率的方法的是:增加氣隙長(zhǎng)度g的同時(shí),適當(dāng)增加永磁體的磁化方向的長(zhǎng)度hm;此外,要盡量的減少每相串聯(lián)匝數(shù)N和增大導(dǎo)線面積以減小阻抗參數(shù)。通過改變電機(jī)的結(jié)構(gòu)參數(shù),對(duì)其電磁場(chǎng)進(jìn)行計(jì)算,找到永磁電機(jī)電壓調(diào)整率的變化規(guī)律,為加電勵(lì)磁的混合勵(lì)磁永磁電機(jī)做準(zhǔn)備,達(dá)到穩(wěn)定輸出電壓的目的。
標(biāo)簽: 永磁同步 發(fā)電機(jī) 磁場(chǎng)分析
上傳時(shí)間: 2013-04-24
上傳用戶:15853744528
本文主要研究變速風(fēng)力發(fā)電系統(tǒng)最大功率點(diǎn)的跟蹤問題,以使風(fēng)力機(jī)在處于額定風(fēng)速以下時(shí)能夠?qū)崿F(xiàn)最大風(fēng)能捕獲。風(fēng)力發(fā)電系統(tǒng)所采用的功率變流器和最大功率點(diǎn)的跟蹤控制策略提供了基本的研究平臺(tái),以完成本課題的研究。 為了將風(fēng)能輸送給電網(wǎng),變速風(fēng)力機(jī)要有變流器將發(fā)電機(jī)發(fā)出的電壓和頻率都不斷改變的電能轉(zhuǎn)換成恒頻恒壓的電能,再傳輸給電網(wǎng)。本文采用了變速風(fēng)力機(jī),永磁發(fā)電機(jī),三相AC-DC-DC-AC變流器,變壓器等構(gòu)建了變速風(fēng)力發(fā)電系統(tǒng)。AC-DC-DC-AC變流器用于將永磁發(fā)電機(jī)發(fā)出的電壓和頻率都不斷改變的電能傳輸給電網(wǎng)。鑒于DC-DC直流環(huán)節(jié)在能量傳輸中的重要性,本文專門研究了單重Sepic變換器和雙重Sepic變換器在變速風(fēng)力發(fā)電系統(tǒng)中所起的作用。 一個(gè)先進(jìn)的變速風(fēng)力發(fā)電系統(tǒng)的最大功率點(diǎn)跟蹤控制策略要對(duì)所控制的風(fēng)力機(jī)起到良好的控制效果,不僅與風(fēng)電系統(tǒng)所采用的變流器的拓?fù)浣Y(jié)構(gòu)有關(guān),也與自身的控制方式有關(guān)。本文在對(duì)常用的幾種最大功率點(diǎn)的跟蹤控制策略分析研究的基礎(chǔ)上提出了以風(fēng)力機(jī)的輸出功率和系統(tǒng)儲(chǔ)能的變化率以及風(fēng)力機(jī)轉(zhuǎn)速等相關(guān)數(shù)據(jù)來確定風(fēng)力機(jī)的實(shí)際工作點(diǎn)的最大功率點(diǎn)跟蹤控制策略,該策略的實(shí)施不依賴于風(fēng)力機(jī)自身的特性,不需要測(cè)量風(fēng)速等。 由于對(duì)變速風(fēng)力機(jī)的建模和仿真是理解和驗(yàn)證風(fēng)力發(fā)電系統(tǒng)特性和最大功率點(diǎn)跟蹤控制策略的可行性的重要手段。因此本文在Matlab軟件的Simulink環(huán)境下對(duì)所研究的變速風(fēng)力發(fā)電系統(tǒng)作了建模和仿真。仿真結(jié)果充分證明了本文所提出的變速風(fēng)力發(fā)電系統(tǒng)最大功率點(diǎn)跟蹤控制策略的正確性和可行性。
標(biāo)簽: 風(fēng)力發(fā)電 機(jī)組 最大功率點(diǎn)跟蹤
上傳時(shí)間: 2013-04-24
上傳用戶:Wwill
現(xiàn)場(chǎng)可編程門陣列(FPGA)的發(fā)展已經(jīng)有二十多年,從最初的1200門發(fā)展到了目前數(shù)百萬(wàn)門至上千萬(wàn)門的單片F(xiàn)PGA芯片。現(xiàn)在,F(xiàn)PGA已廣泛地應(yīng)用于通信、消費(fèi)類電子和車用電子類等領(lǐng)域,但國(guó)內(nèi)市場(chǎng)基本上是國(guó)外品牌的天下。 在高密度FPGA中,芯片上時(shí)鐘分布質(zhì)量變的越來越重要,時(shí)鐘延遲和時(shí)鐘偏差已成為影響系統(tǒng)性能的重要因素。目前,為了消除FPGA芯片內(nèi)的時(shí)鐘延遲,減小時(shí)鐘偏差,主要有利用延時(shí)鎖相環(huán)(DLL)和鎖相環(huán)(PLL)兩種方法,而其各自又分為數(shù)字設(shè)計(jì)和模擬設(shè)計(jì)。雖然用模擬的方法實(shí)現(xiàn)的DLL所占用的芯片面積更小,輸出時(shí)鐘的精度更高,但從功耗、鎖定時(shí)間、設(shè)計(jì)難易程度以及可復(fù)用性等多方面考慮,我們更愿意采用數(shù)字的方法來實(shí)現(xiàn)。 本論文是以Xilinx公司Virtex-E系列FPGA為研究基礎(chǔ),對(duì)全數(shù)字延時(shí)鎖相環(huán)(DLL)電路進(jìn)行分析研究和設(shè)計(jì),在此基礎(chǔ)上設(shè)計(jì)出具有自主知識(shí)產(chǎn)權(quán)的模塊電路。 本文作者在一年多的時(shí)間里,從對(duì)電路整體功能分析、邏輯電路設(shè)計(jì)、晶體管級(jí)電路設(shè)計(jì)和仿真以及最后對(duì)設(shè)計(jì)好的電路仿真分析、電路的優(yōu)化等做了大量的工作,通過比較DLL與PLL、數(shù)字DLL與模擬DLL,深入的分析了全數(shù)字DLL模塊電路組成結(jié)構(gòu)和工作原理,設(shè)計(jì)出了符合指標(biāo)要求的全數(shù)字DLL模塊電路,為開發(fā)自我知識(shí)產(chǎn)權(quán)的FPGA奠定了堅(jiān)實(shí)的基礎(chǔ)。 本文先簡(jiǎn)要介紹FPGA及其時(shí)鐘管理技術(shù)的發(fā)展,然后深入分析對(duì)比了DLL和PLL兩種時(shí)鐘管理方法的優(yōu)劣。接著詳細(xì)論述了DLL模塊及各部分電路的工作原理和電路的設(shè)計(jì)考慮,給出了全數(shù)字DLL整體架構(gòu)設(shè)計(jì)。最后對(duì)DLL整體電路進(jìn)行整體仿真分析,驗(yàn)證電路功能,得出應(yīng)用參數(shù)。在設(shè)計(jì)中,用Verilog-XL對(duì)部分電路進(jìn)行數(shù)字仿真,Spectre對(duì)進(jìn)行部分電路的模擬仿真,而電路的整體仿真工具是HSIM。 本設(shè)計(jì)采用TSMC0.18μmCMOS工藝庫(kù)建模,設(shè)計(jì)出的DLL工作頻率范圍從25MHz到400MHz,工作電壓為1.8V,工作溫度為-55℃~125℃,最大抖動(dòng)時(shí)間為28ps,在輸入100MHz時(shí)鐘時(shí)的功耗為200MW,達(dá)到了國(guó)外同類產(chǎn)品的相應(yīng)指標(biāo)。最后完成了輸出電路設(shè)計(jì),可以實(shí)現(xiàn)時(shí)鐘占空比調(diào)節(jié),2倍頻,以及1.5、2、2.5、3、4、5、8、16時(shí)鐘分頻等時(shí)鐘頻率合成功能。
標(biāo)簽: FPGA 全數(shù)字 延時(shí)
上傳時(shí)間: 2013-06-10
上傳用戶:yd19890720
隨著敵對(duì)人為干擾的日益增多和電磁環(huán)境的日益惡劣,抗干擾逐漸成為衛(wèi)星導(dǎo)航接收機(jī)的必備能力之一。傳統(tǒng)的單天線多延遲系統(tǒng)僅從時(shí)域抗干擾,抑制干擾能力有限。利用陣列天線,增加空域自由度,通過空域—時(shí)域級(jí)聯(lián)或空時(shí)聯(lián)合處理能夠顯著增強(qiáng)導(dǎo)航信號(hào)接收機(jī)的抗干擾性能。多個(gè)天線以不同的方式放置,即不同的陣形,會(huì)使得導(dǎo)航接收機(jī)具有不同的空域抗干擾性能。針對(duì)多種陣形對(duì)空域抗干擾性能的影響差異,開展了基于L陣、十字陣、均勻圓陣和帶圓心圓陣的自適應(yīng)抗干擾性能研究,分析了導(dǎo)致差異的原因,通過對(duì)比仿真,發(fā)現(xiàn)帶圓心的圓陣具有所選陣形中最優(yōu)的輸出信干噪比,進(jìn)一步推廣到空時(shí)自適應(yīng)抗干擾,也具有同樣的結(jié)論。結(jié)合工程實(shí)現(xiàn),基于FPGA完成空時(shí)抗干擾硬件模塊設(shè)計(jì),用Matlab產(chǎn)生的量化數(shù)據(jù)作為激勵(lì),對(duì)硬件模塊的輸出結(jié)果進(jìn)行分析,與非自適應(yīng)空時(shí)波束形成結(jié)果相比,實(shí)驗(yàn)驗(yàn)證了模塊的有效性;與Matlab仿真處理的結(jié)果相比,驗(yàn)證了模塊的正確性。多種陣形自適應(yīng)抗干擾性能差異的研究對(duì)于一定孔徑和陣元個(gè)數(shù)條件下的陣列布陣具有一定的參考價(jià)值,空時(shí)抗干擾硬件模塊是抗干擾系統(tǒng)的核心,所做工作對(duì)工程實(shí)現(xiàn)具有一定的借鑒意義。
標(biāo)簽: FPGA 時(shí)域 導(dǎo)航系統(tǒng)
上傳時(shí)間: 2013-05-28
上傳用戶:thinode
隨著經(jīng)濟(jì)的發(fā)展,生活水平的逐步提高,購(gòu)置房屋和車輛的人越來越多,但安全問題也給人們帶來巨大的經(jīng)濟(jì)損失。與此同時(shí),相應(yīng)的安全防盜系統(tǒng)也應(yīng)運(yùn)而生。目前市場(chǎng)上,低端的方案是利用單片機(jī)和通訊單元相結(jié)合構(gòu)成系統(tǒng)。這種系統(tǒng)雖然價(jià)格便宜,實(shí)現(xiàn)起來也相對(duì)簡(jiǎn)單,但是功能不夠完善,不能實(shí)現(xiàn)正真的影、音、像圖文全方位監(jiān)控。而高端的方案則使用專用集成電路,雖然功能強(qiáng)大,但是價(jià)格昂貴,并且對(duì)于新的接口標(biāo)準(zhǔn)存在兼容性問題,而且也不易升級(jí)。 基于FPGA的安全監(jiān)控系統(tǒng),是FPGA和通訊單元相結(jié)合的產(chǎn)物。其核心FPGA可多次配置,靈活性強(qiáng),在性能和價(jià)格中找到一個(gè)很好的平衡。其易于維護(hù)和升級(jí),以滿足市場(chǎng)上不斷推陳出的新的接口標(biāo)準(zhǔn)。 整個(gè)系統(tǒng)將是對(duì)視頻圖像處理、圖像加密技術(shù)、傳感器、PIC總線通訊等諸多技術(shù)的整合。而本文將側(cè)重于論述該系統(tǒng)中視頻圖像處理、控制接口和視頻傳送部分的內(nèi)容。全文分為五個(gè)章節(jié),第一章簡(jiǎn)要介紹了視頻信號(hào)處理的原理和結(jié)構(gòu),對(duì)一些專業(yè)術(shù)語(yǔ)進(jìn)行介紹,并展示了通用的視頻處理過程。第二章針對(duì)監(jiān)控系統(tǒng)的案例,對(duì)視頻信號(hào)處理模塊的解決方案進(jìn)行論述,將實(shí)際的視頻信號(hào)處理劃分為轉(zhuǎn)換、計(jì)算和傳送三個(gè)子模塊,并且分別進(jìn)行功能介紹。第三章著重介紹視頻轉(zhuǎn)換和視頻計(jì)算兩大模塊,對(duì)相應(yīng)的接口配置和模塊主要代碼實(shí)現(xiàn)作了深入分析。第四章將論述視頻處理中的重要課題:數(shù)字圖像的壓縮技術(shù),并對(duì)相應(yīng)的重要模塊和關(guān)鍵步驟作實(shí)際建模分析。第五章將探討視頻傳送的相關(guān)技術(shù),介紹傳統(tǒng)的Camera-Link標(biāo)準(zhǔn)和最新的千兆以太網(wǎng)傳送標(biāo)準(zhǔn),對(duì)可行性應(yīng)用進(jìn)行了比較。
標(biāo)簽: FPGA 安全監(jiān)控
上傳時(shí)間: 2013-07-17
上傳用戶:xymbian
EDA工程建模及其管理方法研究21隨著微電子技術(shù)與計(jì)算機(jī)技術(shù)的日益成熟,電子設(shè)計(jì)自動(dòng)化(EDA)技術(shù)在電子產(chǎn)品與集成電路(IC)芯片特別是單片
上傳時(shí)間: 2013-07-18
上傳用戶:萬(wàn)有引力
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1