亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

窗體

  • TDSCDMA頻點(diǎn)拉遠(yuǎn)系統(tǒng)的FPGA設(shè)計與實(shí)現(xiàn).rar

    隨著TD—SCDMA技術(shù)的不斷發(fā)展,TD—SCDMA系統(tǒng)產(chǎn)品也逐步成熟并隨之完善。產(chǎn)品家族日益豐富,室內(nèi)型宏基站、室外型宏基站、分布式基站(BBU+RRU)、微基站等系列化基站產(chǎn)品逐步問世,可以滿足不同場景的建網(wǎng)需求。而分布式基站(BBU+RRU)越來越多地受到業(yè)界的關(guān)注和重視。 本文主要從TD—SCDMA頻點(diǎn)拉遠(yuǎn)系統(tǒng)(RRU)和軟件無線電技術(shù)的發(fā)展入手,重點(diǎn)研究TD—SCDMA頻點(diǎn)拉遠(yuǎn)系統(tǒng)的FPGA設(shè)計與實(shí)現(xiàn)。TD—SCDMA通信系統(tǒng)通過靈活分配不同的上下行時隙,實(shí)現(xiàn)業(yè)務(wù)的不對稱性,但是多路數(shù)字中頻所構(gòu)成的系統(tǒng)成本高和控制的復(fù)雜性,以及TDD雙工模式下,系統(tǒng)的峰均比隨時隙數(shù)增加而增加,對整個頻點(diǎn)拉遠(yuǎn)系統(tǒng)的前端放大器線性輸入提出了很高的要求。TD—SCDMA系統(tǒng)使用軟件無線電平臺,一方面軟件算法可以有效保證時隙分配的準(zhǔn)確性,保證對前端控制器的開關(guān)控制,以及對上下行功率讀取計算和子幀的靈活提取,另一方面靈活的DUC/CFR算法可以有效的提高頻帶利用率和抗干擾能力,有效的控制TDD系統(tǒng)的峰均比,有效降低系統(tǒng)對前端放大器線性輸出能力的要求。 本文主要研究軟件無線電中DUC和CFR的關(guān)鍵技術(shù)以及FPGA實(shí)現(xiàn),DUC主要由3倍FIR內(nèi)插成型濾波器、2倍插值補(bǔ)償濾波器以及5級CIC濾波器級聯(lián)組成;而CFR主要采用類似基帶削峰的加窗濾波的中頻削峰算法,可以降低相鄰信道的溢出,更有效的降低CF值。將DUC/CFR以單片F(xiàn)PGA實(shí)現(xiàn),能很好提高RRU性能,減少其硬件結(jié)構(gòu),降低成本,降低功耗,增加外部環(huán)境的穩(wěn)定性。

    標(biāo)簽: TDSCDMA FPGA 頻點(diǎn)

    上傳時間: 2013-07-20

    上傳用戶:rishian

  • 基于FPGA的高速FIR數(shù)字濾波器設(shè)計.rar

    本論文設(shè)計了一種基于FPGA的高速FIR數(shù)字濾波器,濾波器實(shí)現(xiàn)低通濾波,截止頻率為1MHz,通帶波紋小于1 dB,阻帶最大衰減為-40 dB,輸入輸出數(shù)據(jù)為8位二進(jìn)制,采樣頻率為10MHz。 論文首先簡要介紹了數(shù)字濾波器的基本原理和線性FIR數(shù)字濾波器的性質(zhì)、結(jié)構(gòu),根據(jù)濾波器的性能要求選擇窗函數(shù)、確定系數(shù),在算法上為了滿足數(shù)字濾波器的要求,對系數(shù)放大512倍并取整,并用Matlab對數(shù)字濾波器原理進(jìn)行了證明。同時簡述了EDA技術(shù)和FPGA設(shè)計流程。 其次,論文說明了FIR數(shù)字濾波器模塊的劃分,并用Verilog語言在Modelsim環(huán)境下進(jìn)行了功能測試。對于數(shù)字濾波器系數(shù)中的-1,-2,4這些簡單的系數(shù)乘法直接進(jìn)行移位和取反,可以極大的節(jié)省資源和優(yōu)化設(shè)計。而對普通系數(shù)乘法采用4-BANT(4bits-at-a-time)的并行算法,用加法累加快速實(shí)現(xiàn)了乘積的運(yùn)算;另外,在本設(shè)計進(jìn)行部分積累加時,采用舍取冗余位,主要是根據(jù)設(shè)計時已對系數(shù)進(jìn)行了放大,而輸出時又要將結(jié)果相應(yīng)的縮小,所以在累加時,提前對部分積縮小,從而減少了運(yùn)算量,從時間和資源上都得到了優(yōu)化。 論文的最后分別用Modelsim和Quartus II進(jìn)行了FIR數(shù)字濾波器的前仿真和后仿真,將仿真的結(jié)果和Matlab中原理驗(yàn)證時得到的理想值進(jìn)行了比較,并對所產(chǎn)生的誤差進(jìn)行了分析。仿真結(jié)果表明:本16階FIR數(shù)字濾波器設(shè)計能夠?qū)崿F(xiàn)截止頻率為1MHz的低通濾波,并且工作頻率可達(dá)150MHz以上。

    標(biāo)簽: FPGA FIR 數(shù)字

    上傳時間: 2013-05-24

    上傳用戶:qiaoyue

  • 認(rèn)知無線電頻譜感知功能的FPGA實(shí)現(xiàn).rar

    本文主要研究了認(rèn)知無線電頻譜感知功能的關(guān)鍵技術(shù)以及硬件實(shí)現(xiàn)方法。首先,提出了認(rèn)知無線電頻譜感知功能的硬件實(shí)現(xiàn)框圖,包括射頻前端部分和數(shù)字信號處理部分,接著簡單介紹了射頻前端電路的功能與特性,最后重點(diǎn)介紹了數(shù)字信號處理部分的FPGA實(shí)現(xiàn)與驗(yàn)證過程。 數(shù)字處理部分主要實(shí)現(xiàn)寬帶信號的短時傅立葉分析,將中頻寬帶數(shù)字信號通過基于多相濾波器組的下變頻模塊,實(shí)現(xiàn)并行多通道的數(shù)字下變頻,然后對每個信道進(jìn)行重疊加窗處理,最后再做快速傅立葉分析(FFT),從而得到信號的時頻關(guān)系。整個系統(tǒng)主要包括:延時抽取模塊、多相濾波器模塊、32點(diǎn)開關(guān)式流水線FFT模塊、滑動窗緩沖區(qū)、256點(diǎn)流水線FFT模塊等。 本設(shè)計采用Verilog HDL硬件描述語言進(jìn)行設(shè)計,基于Xilinx公司的Virtex-4XC4VSX35芯片。整個系統(tǒng)采用全同步設(shè)計,可穩(wěn)定工作于200MHz,其分析帶寬高達(dá)65MHz,具有很高的使用價值。

    標(biāo)簽: FPGA 認(rèn)知無線電 感知功能

    上傳時間: 2013-07-09

    上傳用戶:liuchee

  • 軟件無線電中FIR濾波器的Matlab設(shè)計及FPGA實(shí)現(xiàn).rar

    軟件無線電作為一種新的無線通信概念和體制,近年來隨著3G標(biāo)準(zhǔn)的提出,日益受到國內(nèi)外相關(guān)通信廠商的重視。尤其是基于軟件無線電和智能天線技術(shù)的TD-SCDMA作為通信史上第一個“中國標(biāo)準(zhǔn)”,有望扭轉(zhuǎn)多年來我國移動通信制造業(yè)的被動局面,是實(shí)現(xiàn)信息產(chǎn)業(yè)騰飛的一個絕好機(jī)會。軟件無線電使得通信體制具有很好的通用性、靈活性和可配置性,并使系統(tǒng)互聯(lián)和升級變得容易。本文以軟件無線電中的FIR濾波器為線索,貫穿了信號重構(gòu)、多抽樣率信號處理、積分梳狀濾波器等理論分析,重點(diǎn)闡釋了FIR濾波器的設(shè)計方法及濾波器的FPGA實(shí)現(xiàn)等技術(shù)問題。 本文首先針對軟件無線電中的多抽樣率信號處理理論進(jìn)行了討論和分析。討論了軟件無線電中如何實(shí)現(xiàn)整數(shù)倍抽取、整數(shù)倍內(nèi)插、分?jǐn)?shù)倍抽樣率變換,并分析了網(wǎng)絡(luò)結(jié)構(gòu)的等效變換、多相濾波及積分梳狀濾波器的設(shè)計理論。 緊接著重點(diǎn)闡述了軟件無線電中FIR濾波器的設(shè)計理論,包括窗函數(shù)法、頻率抽樣法及等紋波法。分析了各種設(shè)計方法所能達(dá)到的性能指標(biāo)及優(yōu)缺點(diǎn),并結(jié)合工程實(shí)例給出了相關(guān)的Matlab程序。并對FIR濾波器結(jié)構(gòu)的選擇及系數(shù)字長的確定等問題進(jìn)行了分析。此外,也介紹了在Matlab進(jìn)行輔助設(shè)計時一些常用函數(shù)和命令的用法。 本文選用FPGA來實(shí)現(xiàn)中頻軟件無線電,F(xiàn)PGA與參數(shù)化ASIC、DSP比較有很多優(yōu)勢,它不但在功耗、體積、成本方面優(yōu)于參數(shù)化ASIC、DSP,而且處理效率高、現(xiàn)場可編程性能良好。不同于DSP的單流處理方式,F(xiàn)PGA是多流并行處理,這種處理方式使FPGA能完成DSP難以實(shí)現(xiàn)的許多功能。在簡單介紹了FPGA的一般原理,以及FPGA設(shè)計中的關(guān)鍵技術(shù)和在信號處理中的設(shè)計原則以后,重點(diǎn)介紹了FIR濾波器的FPGA實(shí)現(xiàn)方法。提出了分布式算法、加法器網(wǎng)絡(luò)法以及分段FIFO等實(shí)現(xiàn)方法。最后,提出了一種QuartusII與MATLAB聯(lián)合仿真的方法。此方法能夠直觀的檢驗(yàn)濾波器的濾波效果,提高設(shè)計效率。并結(jié)合工程實(shí)例詳盡的介紹了FIR濾波器的設(shè)計開發(fā)流程。

    標(biāo)簽: Matlab FPGA FIR

    上傳時間: 2013-04-24

    上傳用戶:gengxiaochao

  • LED電源驅(qū)動器測試解決方案

    發(fā)光二極體(Light Emitting Diode, LED)為半導(dǎo)體發(fā)光之固態(tài)光源。它成為具省電、輕巧、壽命長、環(huán)保(不含汞)等優(yōu)點(diǎn)之新世代照明光源。目前LED已開始應(yīng)用於液晶顯示

    標(biāo)簽: LED 電源 方案 驅(qū)動器

    上傳時間: 2013-04-24

    上傳用戶:王慶才

  • 基于單片F(xiàn)PGA的雷達(dá)處理機(jī)實(shí)現(xiàn)

    根據(jù)雷達(dá)、圖像、通信等領(lǐng)域?qū)π盘柛咚偬幚淼囊螅芯咳藛T正尋求新的高速的數(shù)字信號處理實(shí)現(xiàn)方法,以滿足這種高速地處理數(shù)據(jù)的需要。 本文對單片F(xiàn)PGA的雷達(dá)處理機(jī)實(shí)現(xiàn)進(jìn)行了研究。文章根據(jù)線性調(diào)頻信號脈沖壓縮理論,選擇合適的加窗函數(shù),對線性調(diào)頻信號進(jìn)行脈沖壓縮,得出仿真結(jié)果;完成了雷達(dá)信號處理部分的PCB制版;確定了與其他PCB板之間的接口關(guān)系;編寫了FPGA程序,采用DA算法并根據(jù)FIR原理實(shí)現(xiàn)32階濾波器,進(jìn)行了脈沖壓縮處理。  

    標(biāo)簽: FPGA 雷達(dá) 處理機(jī)

    上傳時間: 2013-04-24

    上傳用戶:suonidaoke

  • MIMO-GMC系統(tǒng)中Turbo譯碼器的設(shè)計及FPGA實(shí)現(xiàn)

    Turbo碼是一類并行級聯(lián)的系統(tǒng)卷積碼,它是在綜合級聯(lián)碼、最大后驗(yàn)概率(MAP)譯碼、軟輸入軟輸出及迭代譯碼等理論基礎(chǔ)上的一種創(chuàng)新。Turbo碼的基本原理是通過對編碼器結(jié)構(gòu)的巧妙設(shè)計,多個子碼通過交織器隔離進(jìn)行并行級聯(lián)編碼輸出,增大了碼距。譯碼器則以類似內(nèi)燃機(jī)引擎廢氣反復(fù)利用的機(jī)理進(jìn)行迭代譯碼以反復(fù)利用有效信息流,從而獲得卓越的糾錯能力。計算機(jī)仿真表明,Turbo碼不但在加性高斯噪聲信道下性能優(yōu)越,而且具有很強(qiáng)的抗衰落、抗干擾能力,當(dāng)交織長度足夠長時,其糾錯性能接近香農(nóng)極限。 FPGA(FieldProgrammableGateArray),即現(xiàn)場可編程門陣列,是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。FPGA技術(shù)具有大規(guī)模、高集成度、高可靠性、設(shè)計周期短、投資小、靈活性強(qiáng)等優(yōu)點(diǎn),逐步成為復(fù)雜數(shù)字硬件電路設(shè)計的理想選擇。 本論文以東南大學(xué)移動通信實(shí)驗(yàn)室B3G課題組提出的“支持多天線的廣義多載波無線傳輸技術(shù)”(MIMO-GMC)為背景,分析了Turbo譯碼算法,并針對MIMO-GMC系統(tǒng)的迭代接收機(jī)中所采用的外信息保留和聯(lián)合檢測譯碼迭代的特點(diǎn),完成了采用滑動窗Log-MAP算法的軟輸入、軟輸出的Turbo譯碼器的設(shè)計。整個譯碼器模塊的設(shè)計采用Verilog語言描述,并在VirtexⅡPro系列FPGA芯片上實(shí)現(xiàn)。

    標(biāo)簽: MIMO-GMC Turbo FPGA

    上傳時間: 2013-04-24

    上傳用戶:shanml

  • 基于ARM的電網(wǎng)參數(shù)綜合監(jiān)測儀的研制

    針對現(xiàn)代中低壓電網(wǎng)電能質(zhì)量的監(jiān)測及諧波治理的需要,論文綜合運(yùn)用嵌入式技術(shù)、現(xiàn)代信號處理技術(shù)、虛擬儀器技術(shù)設(shè)計了一種新型低功耗、集成化的電網(wǎng)參數(shù)監(jiān)測儀。此系統(tǒng)實(shí)現(xiàn)了對三相電網(wǎng)相/線電壓、電流、有功功率、無功功率、視在功率、電網(wǎng)頻率、功率因數(shù)以及三相電壓、電流的31次以內(nèi)諧波的實(shí)時監(jiān)測。 論文分析了基于微處理器的電力系統(tǒng)基本參數(shù)的測量原理;對被測信號的交流參量通過抽樣方法獲得,由多點(diǎn)的抽樣數(shù)據(jù)統(tǒng)計得到的結(jié)果可以減小隨機(jī)誤差的影響;基于DFT和FFT的諧波測量原理,將FFT應(yīng)用于諧波分析獲得信號的頻域參數(shù);針對諧波測量中的混疊誤差設(shè)計了二階抗混疊濾波器;分析了非同步采樣和對非時限信號的截斷造成的頻譜泄露和柵欄效應(yīng)及其對諧波測量精度的影響。討論了常用的幾種窗函數(shù)對頻譜泄漏的抑制作用,在此基礎(chǔ)上選擇加海明窗對采樣信號進(jìn)行處理;針對DDS具有高精度頻率合成的特點(diǎn),將其應(yīng)用到電網(wǎng)信號的采樣上,提高了采樣的同步性,使得測量精度滿足了系統(tǒng)的要求。上述方法需要大量快速的迭代運(yùn)算,系統(tǒng)微處理器選用了32位ARM芯片LPC2132,提高了系統(tǒng)的數(shù)據(jù)處理能力和實(shí)時性。系統(tǒng)供電電源采用了開關(guān)電源、減小了體積,提高了效率;完成了下位機(jī)數(shù)據(jù)采集部分、二階抗混疊濾波器、測頻電路及通信模塊電路的設(shè)計;最后介紹了軟件設(shè)計部分,主要包含了數(shù)據(jù)采集的實(shí)現(xiàn)過程,F(xiàn)FT程序的設(shè)計,給出了各部分程序的流程圖;系統(tǒng)上位機(jī)軟件設(shè)計了電網(wǎng)數(shù)據(jù)處理程序,該軟件以LabWindows/CVI6.0為開發(fā)平臺,利用CVI豐富的庫函數(shù),完成對數(shù)據(jù)的處理、顯示和記錄等工作,并采用雙線程運(yùn)行模式,在數(shù)據(jù)采集和處理的同時完成了顯示、命令的發(fā)送和運(yùn)行曲線等功能。 按上述方案設(shè)計的樣機(jī)經(jīng)過三次電路制作與軟件調(diào)試,主要技術(shù)參數(shù)達(dá)到了設(shè)計要求,通過了實(shí)驗(yàn)室測試,目前正在電力系統(tǒng)諧波治理系統(tǒng)中進(jìn)行工業(yè)實(shí)驗(yàn)。

    標(biāo)簽: ARM 電網(wǎng)參數(shù) 儀的研制 監(jiān)測

    上傳時間: 2013-04-24

    上傳用戶:我好難過

  • SYSTEMVIEW教材

    SystemView的庫資源十分豐富,包括含若干圖標(biāo)的基本庫(Main Library)及專業(yè)庫(Optional Library),基本庫中包括多種信號源、接收器、加法器、乘法器,各種函數(shù)運(yùn)算器等;專業(yè)庫有通訊(Communication)、邏輯(Logic)、數(shù)字信號處理(DSP)、射頻/模擬(RF/Analog)等;它們特別適合于現(xiàn)代通信系統(tǒng)的設(shè)計、仿真和方案論證,尤其適合于無線電話、無繩電話、尋呼機(jī)、調(diào)制解調(diào)器、衛(wèi)星通訊等通信系統(tǒng);并可進(jìn)行各種系統(tǒng)時域和頻域分析、譜分析,及對各種邏輯電路、射頻/模擬電路(混合器、放大器、RLC電路、運(yùn)放電路等)進(jìn)行理論分析和失真分析。   System View能自動執(zhí)行系統(tǒng)連接檢查,給出連接錯誤信息或尚懸空的待連接端信息,通知用戶連接出錯并通過顯示指出出錯的圖標(biāo)。這個特點(diǎn)對用戶系統(tǒng)的診斷是十分有效的。   System View的另一重要特點(diǎn)是它可以從各種不同角度、以不同方式,按要求設(shè)計多種濾波器,并可自動完成濾波器各指標(biāo)—如幅頻特性(伯特圖)、傳遞函數(shù)、根軌跡圖等之間的轉(zhuǎn)換。   在系統(tǒng)設(shè)計和仿真分析方面,System View還提供了一個真實(shí)而靈活的窗口用以檢查、分析系統(tǒng)波形。在窗口內(nèi),可以通過鼠標(biāo)方便地控制內(nèi)部數(shù)據(jù)的圖形放大、縮小、滾動等。另外,分析窗中還帶有一個功能強(qiáng)大的“接收計算器”,可以完成對仿真運(yùn)行結(jié)果的各種運(yùn)算、譜分析、濾波。   System View還具有與外部文件的接口,可直接獲得并處理輸入/輸出數(shù)據(jù)。提供了與編程語言VC++或仿真工具M(jìn)atlab的接口,可以很方便的調(diào)用其函數(shù)。還具備與硬件設(shè)計的接口:與Xilinx公司的軟件Core Generator配套,可以將System View系統(tǒng)中的部分器件生成下載FPGA芯片所需的數(shù)據(jù)文件;另外,System View還有與DSP芯片設(shè)計的接口,可以將其DSP庫中的部分器件生成DSP芯片編程的C語言源代碼。

    標(biāo)簽: SYSTEMVIEW 教材

    上傳時間: 2013-04-24

    上傳用戶:doudouzdz

  • 基于DSP的FIR濾波器的設(shè)計和實(shí)現(xiàn)

    本文深入研究基于美國德州儀器公司(TI)TMS320C5410DSP芯片的濾波器系統(tǒng)軟件實(shí)現(xiàn)方法,用窗冂設(shè)計法實(shí)現(xiàn)FIR濾波器,給出了MATLAB仿真結(jié)果,并在以TI TMS320C5410為微處理器的DSK上實(shí)現(xiàn),實(shí)驗(yàn)結(jié)果表明濾波結(jié)果效果良好,達(dá)到了預(yù)期的性能指標(biāo),用時間抽取法實(shí)現(xiàn)的FFT/IFFT算法,介紹了自適應(yīng)濾波器的基本原理及應(yīng)用,并對LMS算法進(jìn)行了深入的研究。

    標(biāo)簽: DSP FIR 濾波器

    上傳時間: 2013-06-29

    上傳用戶:anng

主站蜘蛛池模板: 武乡县| 青田县| 永宁县| 乌拉特中旗| 云安县| 舞阳县| 攀枝花市| 长寿区| 巴林左旗| 娱乐| 湘乡市| 达尔| 板桥市| 芜湖市| 南乐县| 绥宁县| 丰县| 财经| 庆云县| 霍州市| 莆田市| 望谟县| 五台县| 奈曼旗| 湖口县| 临漳县| 龙胜| 博乐市| 定西市| 江华| 中方县| 大同市| 侯马市| 陵水| 德令哈市| 彭水| 河北区| 峨眉山市| 潢川县| 双桥区| 洞口县|