亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

結(jié)構(gòu)測試標(biāo)準(zhǔn)

  • FPGA開發板上寫的Verilog代碼 功能是從電腦端發送一個字節

    FPGA開發板上寫的Verilog代碼:\r\n功能是從電腦端發送一個字節,然后把它接收回來。\r\n

    標簽: Verilog FPGA 開發板 代碼

    上傳時間: 2013-08-15

    上傳用戶:copu

  • FPGA顯示時、分、秒源代碼

    可以顯示時、分、秒,可以設置時間,精度要求0.001s ,允許電壓: 3.3V\r\n

    標簽: FPGA 源代碼

    上傳時間: 2013-08-15

    上傳用戶:xhz1993

  • FPGA和MCU的并口通信 及MCU和E2PROM(FM25H20)SPI通信

    FPGA 和MCU的并口通信 及MCU和E2PROM(FM25H20)SPI通信   \r\n 功能:FPGA對MCU的寫(FPGA發給MCU的地址是寫進E2PROM的地址 ,E2PROM中的數據是      FPGA發送的數據。)\r\n    FPGA對MCU的讀(FPGA讀取它發給MCU在E2PROM中存取的數據)\r\n    程序和圖見附件   懇請高手指導  小弟急啊!

    標簽: MCU E2PROM FPGA 25H

    上傳時間: 2013-08-15

    上傳用戶:h886166

  • altera 颶風二代開發板的原理圖

    altera 颶風二代開發板的原理圖,pdf格式\r\n

    標簽: altera 開發板 原理圖

    上傳時間: 2013-08-15

    上傳用戶:qimingxing130

  • 等精度頻率測量原理

    主要介紹了等精度頻率測量原理,該原理具有在整個測試頻段內保持高精度頻率\r\n測量的優點 同時在該原理基礎上,采用了Verilog HDL語言設計了高速的等精度測頻\r\n模塊,并且利用EDA開發平臺QUARTUS11 3 .0對CPLD芯片進行寫人,實現了計數等\r\n主要邏輯功能 還使用C語言設計了該等精度頻率計的主控程序以提高測量精度。本設\r\n計實現了對頻率變化范圍較大的信號進行頻率測量,能夠滿足高速度、高精度的測頻要\r\n求。

    標簽: 等精度 測量原理 頻率

    上傳時間: 2013-08-16

    上傳用戶:chenbhdt

  • VHDL有關源代碼

    VHDL有關源代碼,設計一般常用的器件\\r\\n

    標簽: VHDL 源代碼

    上傳時間: 2013-08-16

    上傳用戶:kernor

  • Keil+與proteus 完美結合教程

    Keil+與proteus+完美結合教程\r\n很經典的

    標簽: proteus Keil 教程

    上傳時間: 2013-08-16

    上傳用戶:rocwangdp

  • LCD CPLD(復雜可編程邏輯器件)

    LCD 因其輕薄短小,低功耗,無輻射,平面直角顯示,以及影像穩定等特點,當今應用非常廣泛。CPLD(復雜可編程邏輯器件) 是一種具有豐富可編程功能引腳的可編程邏輯器件,不僅可實現常規的邏輯器件功能,還可以實現復雜而獨特的時序邏輯功能。并且具有ISP (在線可編\\r\\n程) [1 ] 功能,便于進行系統設計和現場對系統進行功能修改、調試、升級。通常CPLD 芯片都有著上萬次的重寫次數,即用CPLD[ 2 ] 進行硬件設計,就像軟件設計一樣靈活、方便。而現今LCD的控制大都采用

    標簽: CPLD LCD 可編程邏輯器件

    上傳時間: 2013-08-16

    上傳用戶:zhliu007

  • FPGA中雙向端口I/O的設計

    :針對現場可編程門陣列(FPGA)芯片的特點,研究FPGA中雙向端口I/O的設計,同時給出仿真初始化雙向端口I/O的方法。采用這種雙向端口的設計方法,選用Xilinx的Spartan2E芯片設計一個多通道圖像信號處理系統。

    標簽: FPGA 雙向端口

    上傳時間: 2013-08-17

    上傳用戶:xiaoyunyun

  • 針對嵌入式系統的底層網絡接口給出了一種由FPGA實現的以太網控制器的設計方法

    針對嵌入式系統的底層網絡接口給出了一種由FPGA實現的以太網控制器的設計方法.該控制器能支持10Mbps和100Mbps的傳輸速率以及半雙工和全雙工模式,同時可提供MII接口,可并通過外接以太網物理層(PHY)芯片來實現網絡接入\r\n

    標簽: FPGA 嵌入式系統 以太網控制器 底層

    上傳時間: 2013-08-18

    上傳用戶:青春給了作業95

主站蜘蛛池模板: 高台县| 兰坪| 来凤县| 武夷山市| 江西省| 宁波市| 宜丰县| 沅陵县| 陇西县| 乡宁县| 于都县| 马鞍山市| 永靖县| 贵港市| 桂林市| 麟游县| 乡城县| 故城县| 霍城县| 宜黄县| 民丰县| 新晃| 神池县| 白朗县| 梨树县| 冀州市| 老河口市| 太康县| 黔南| 霞浦县| 四川省| 黑龙江省| 容城县| 萨迦县| 驻马店市| 唐山市| 邯郸县| 平度市| 屏东县| 凌源市| 汶川县|