基于CPLD和VHDL的一種線陣CCD驅動電路的設計
1引言隨著CCD技術的飛速發展,傳統的時序發生器實現方法如單片機D口驅動法,EPROM動法,直接數字驅動法等,存在著調試困難、靈活性較差、驅動時鐘頻率低等缺點,已不能很好地滿足CCD應用向高速化,小型化,智能化發展的需要。而可編程邏輯器件CPLD具有了集成度高、速度快、可靠性好及硬件電路易于編程實現...
1引言隨著CCD技術的飛速發展,傳統的時序發生器實現方法如單片機D口驅動法,EPROM動法,直接數字驅動法等,存在著調試困難、靈活性較差、驅動時鐘頻率低等缺點,已不能很好地滿足CCD應用向高速化,小型化,智能化發展的需要。而可編程邏輯器件CPLD具有了集成度高、速度快、可靠性好及硬件電路易于編程實現...
超大規模集成電路--系統和電路的設計原理 NLC版...
專輯類-實用電子技術專輯-385冊-3.609G 超大規模集成電路-系統和電路的設計原理-290頁-5.2M-NLC版.zip...
本文講述了一種運用于功率型MOSFET 和IGBT 設計性能自舉式柵極驅動電路的系統方法,適用于高頻率,大功率及高效率的開關應用場合。不同經驗的電力電子工程師們都能從中獲益。在大多數開關應用中...
自己做的FPGA下的頻率計模塊化設計 附有完整的程序和仿真圖紙...