簡介 固件無限升級的編程器:隨著TI公司MSP430系列單片機新型號的不斷推出,我們對編程器的功能也隨之更新到位,凡是夠買過本產品的老顧客可以使用本產品最新軟件只需點擊升級固件,就可以獲得最新的功能了,正所謂一機在手后顧無憂。原串口型編程器,老客戶今后同樣可以使用我們的最新軟件獲取最新的功能。不拋棄,不放棄,有了您的支持,我們將做得更好。 PROG430編程器(USB型)是針對美國德州儀器(TI)公司的MSP430系列Flash型單片機的專業編程器,由北京博通電子打造,是原有串口型編程器的升級產品。功能強大,操作方便,界面友好,支持固件升級功能,只需下載最新的上位機軟件即可更新編程器固件。
上傳時間: 2013-10-27
上傳用戶:稀世之寶039
LG-32K是老古開發網推出的一個支持keilc51設計軟件的軟件斷點仿真機使用一片SST89C58單片機和一片AT90S8515單片機來實現仿真功能(主CPU和用戶CPU),兩片CPU之間通過一根I/O引腳通訊(通訊速率在33兆晶振時約100KBPS),主CPU負責跟keilc51通訊,用戶CPU只跟主CPU通訊.
上傳時間: 2013-11-06
上傳用戶:feifei0302
前言這本《51CPLD學習板實驗指導書》是配合老樹工作室開發的51CPLD學習板撰寫的。由于時間有限,其中難免有錯誤和表達不完整的地方;但是,所附的原理圖和程序代碼基本上都是在產品中實際使用和驗證過的,并經過了長時間的連續測試。讀者可以直接拿去使用;這是這塊開發板和實驗指導書的特點所在。歡迎讀者發email到:laoshu0902@163.com提出您的寶貴意見!如果您在這塊學習板上寫出自己的有特點的代碼、應用,也歡迎來郵件;經過驗證后,我們將把您的這部分內容放到《實驗指導書》中,并在版本頁和實驗指導書的相關部分注明您的名字。
上傳時間: 2014-12-27
上傳用戶:風之驕子
常用三星單片機燒寫電壓設置參考表 燒寫電壓說明:Vdd 電壓指燒寫時加載到芯片Vdd 端子的邏輯電壓,Vpp 電壓指燒寫時加載到芯片Vpp(Test)端子的編程電壓, Vpp=12V 是編程器的默認燒寫電壓,無須特別設置. 由于編程器的默認輸出Vpp 電壓均為12V,因此在燒寫Vpp=3.3V/5.0V 的芯片時,需要對燒寫轉換適配器作以下改動:將燒寫器燒寫座引出的Vpp 端子完全空置不用, 并在適配器上將Vdd端子直接連接Vpp 端即可.當用戶采用在PCB板上燒寫方式時,建議最好能在PCB芯片端的Vpp腳并接一個104 的電容入地,可有效保護在燒寫電壓加載時板子電路共同作用產生的瞬間過壓脈沖不會輸入到Vpp 腳而造成Vpp 擊穿.S3F84K4 燒寫特別說明,由于三星半導體DATA SHEET 要求在對該芯片進行燒寫時,須在Vpp 腳加接一個101 的電容到地,因此在使用我站各款燒寫器燒寫84K4 時,須將燒寫器主板上的Vpp 端原來并接的10uf/50V-電解電容和104 電容去掉,另行并接一個101 電容入地即可.不過,據本人特別測試結果,其實不做以上處理對燒寫過程沒有任何影響, 估計可能是三星半導體對芯片有做過改版,老版本的84K4 才會有以上特別要求,新版本是沒有這個要求的.
上傳時間: 2013-10-10
上傳用戶:wcl168881111111
單片機大蝦是怎么樣煉成的 強烈要求學習單片機的同志們看完!前言:近來在論壇總是見到一些菜鳥們在大叫:“我想學單片機”,“我要學單片機”,“如何入門啊?”,“你們怎么這么厲害,是怎樣學的??”等等等等一系列的問題,實在是看多了也感到煩了,今天,就由我電子白菜厚著面皮,頂著無數老蝦的磚頭,在這里寫上一篇單片機學習心得,讓菜鳥們勇敢地跨出第一步。首先解釋什么是蝦米先,以我個人意見吧。1、來單片機論壇的時候能夠看懂大多數家伙在說什么,(當然不是看懂他們在灌水的帖子啦)并且能適當地提出問題(非弱智的問題)和討論,解答別人的問題。2、當希望自己用單片機開發一個東東,或公司要求開發一個方案的時候,能夠很快地在心中建立一個基本模型,知道應該需要些什么知識,而自己又掌握多少,并根據一定的靈感開始搜索資料。就是以上這2 點了,如果你滿足了,基本下面的東西你就當作是故事來讀就可以了。然后是心態問題,不久前看到有人這么問:“我想學單片機啊,因為聽說很有錢途,請問學那種單片機最有錢途?”這個問題,我看到了就覺得反感,可以這么說,在這個壇子混的單片機大蝦只有兩種:第一、是一直從事單片機類工作的;第二、是愛好者,愛好者包括從事單片機工作的和非單片機工作的。的確,單片機是有一定的錢途,但對于那些本來不是從事單片機工作的,而又沒有興趣的,單從錢的角度出發的家伙,想學好單片機??恐怕是做白日夢。
標簽: 單片機
上傳時間: 2013-11-04
上傳用戶:firstbyte
五年單片機學習之旅雜感在這五年的學_]中,有感慨、有遺憾、有憧憬、有希望,更重要的是我對單片機應用這個領域充滿熱情。由于才疏學淺、涉世未深,希望能與行業里的各位老9幣多多交流,不斷學習,不斷成長。
標簽: 單片機學習
上傳時間: 2013-11-24
上傳用戶:mickey008
SDRAM的原理和時序 SDRAM內存模組與基本結構 我們平時看到的SDRAM都是以模組形式出現,為什么要做成這種形式呢?這首先要接觸到兩個概念:物理Bank與芯片位寬。1、 物理Bank 傳統內存系統為了保證CPU的正常工作,必須一次傳輸完CPU在一個傳輸周期內所需要的數據。而CPU在一個傳輸周期能接受的數 據容量就是CPU數據總線的位寬,單位是bit(位)。當時控制內存與CPU之間數據交換的北橋芯片也因此將內存總線的數據位寬 等同于CPU數據總線的位寬,而這個位寬就稱之為物理Bank(Physical Bank,下文簡稱P-Bank)的位寬。所以,那時的內存必須要組織成P-Bank來與CPU打交道。資格稍老的玩家應該還記 得Pentium剛上市時,需要兩條72pin的SIMM才能啟動,因為一條72pin -SIMM只能提供32bit的位寬,不能滿足Pentium的64bit數據總線的需要。直到168pin-SDRAM DIMM上市后,才可以使用一條內存開機。不過要強調一點,P-Bank是SDRAM及以前傳統內存家族的特有概念,RDRAM中將以通道(Channel)取代,而對 于像Intel E7500那樣的并發式多通道DDR系統,傳統的P-Bank概念也不適用。2、 芯片位寬 上文已經講到SDRAM內存系統必須要組成一個P-Bank的位寬,才能使CPU正常工作,那么這個P-Bank位寬怎么得到呢 ?這就涉及到了內存芯片的結構。 每個內存芯片也有自己的位寬,即每個傳輸周期能提供的數據量。理論上,完全可以做出一個位寬為64bit的芯片來滿足P-Ban k的需要,但這對技術的要求很高,在成本和實用性方面也都處于劣勢。所以芯片的位寬一般都較小。臺式機市場所用的SDRAM芯片 位寬最高也就是16bit,常見的則是8bit。這樣,為了組成P-Bank所需的位寬,就需要多顆芯片并聯工作。對于16bi t芯片,需要4顆(4×16bit=64bit)。對于8bit芯片,則就需要8顆了。以上就是芯片位寬、芯片數量與P-Bank的關系。P-Bank其實就是一組內存芯片的集合,這個集合的容量不限,但這個集合的 總位寬必須與CPU數據位寬相符。隨著計算機應用的發展,
上傳時間: 2013-11-04
上傳用戶:zhuimenghuadie
深入淺出AVR單片機AVR愛好者DIY的經驗之談讓更多的菜鳥變成老鳥
上傳時間: 2013-11-21
上傳用戶:18707733937
地彈的形成:芯片內部的地和芯片外的PCB地平面之間不可避免的會有一個小電感。這個小電感正是地彈產生的根源,同時,地彈又是與芯片的負載情況密切相關的。下面結合圖介紹一下地彈現象的形成。 簡單的構造如上圖的一個小“場景”,芯片A為輸出芯片,芯片B為接收芯片,輸出端和輸入端很近。輸出芯片內部的CMOS等輸入單元簡單的等效為一個單刀雙擲開關,RH和RL分別為高電平輸出阻抗和低電平輸出阻抗,均設為20歐。GNDA為芯片A內部的地。GNDPCB為芯片外PCB地平面。由于芯片內部的地要通過芯片內的引線和管腳才能接到GNDPCB,所以就會引入一個小電感LG,假設這個值為1nH。CR為接收端管腳電容,這個值取6pF。這個信號的頻率取200MHz。雖然這個LG和CR都是很小的值,不過,通過后面的計算我們可以看到它們對信號的影響。先假設A芯片只有一個輸出腳,現在Q輸出高電平,接收端的CR上積累電荷。當Q輸出變為低電平的時候。CR、RL、LG形成一個放電回路。自諧振周期約為490ps,頻率為2GHz,Q值約為0.0065。使用EWB建一個仿真電路。(很老的一個軟件,很多人已經不懈于使用了。不過我個人比較依賴它,關鍵是建模,模型參數建立正確的話仿真結果還是很可靠的,這個小軟件幫我發現和解決過很多實際模擬電路中遇到的問題。這個軟件比較小,有比較長的歷史,也比較成熟,很容易上手。建議電子初入門的同學還是熟悉一下。)因為只關注下降沿,所以簡單的構建下面一個電路。起初輸出高電平,10納秒后輸出低電平。為方便起見,高電平輸出設為3.3V,低電平是0V。(實際200M以上芯片IO電壓會比較低,多采用1.5-2.5V。)
標簽: 分
上傳時間: 2013-10-17
上傳用戶:zhishenglu
CoPIC 5X 是專門為批量生產時大量燒錄PIC16C5X 和PIC12C5XX 系列OTP型單片機而設計的專用設備,無論是燒寫速度,還是燒寫的可靠性,均達到了目前市場上的一流水平,在一般情況下,對一片PIC16C57 進行編程所需的時間,約2 秒鐘左右(取決于程序容量),而編程的故障率,則因低于芯片生產廠家所提供的其芯片自身的故障率而變得無法統計和可以忽略不計。CoPIC 5X 是在我公司CoPIC V1.0 及V2.1 的基礎上改進發展而來的,它繼承了CoPIC V2.1 的高速、高可靠性的優點,同時重新設計了機殼、彩色控制面板、校驗和顯示等,使其更加美觀和易于操作。除此之外,還對軟硬件進行了改進,除了自身保證燒寫的高可靠性外,跟老機型相比,更可防止由于使用人員操作失誤而造成的損失。CoPIC 5X 采用了MICROCHIP 公司新的編程算法,可以確保完全支持最新批號的芯片。
上傳時間: 2013-11-22
上傳用戶:ouyang426