頻率特征測試儀是用來測量電路傳輸特性和阻抗特性的儀器,簡稱掃頻儀。掃頻信號源是掃頻儀的主要功能部件,作用是產(chǎn)生測量用的正弦掃頻信號,其 掃頻范圍可調(diào),輸出信號幅度等幅。本設(shè)計采用DDS(數(shù)字頻率合成技術(shù))產(chǎn)生掃頻信號,以Xilinx FPGA為控制核心,通過A/D和D/A等接口電路,實現(xiàn)掃頻信號頻率的步進(jìn)調(diào)整、幅度與相位的測量,創(chuàng)新的使用了計算機(jī)軟件作為儀器面板來顯示被測網(wǎng)絡(luò) 幅頻特性與相頻特性,并且測試結(jié)果可保存到各種存儲介質(zhì)中。
標(biāo)簽: FPGA PCB 數(shù)字存儲 掃頻儀
上傳時間: 2013-11-03
上傳用戶:w50403
首先介紹了采用直接數(shù)字頻率合成(DDS)技術(shù)的正弦信號發(fā)生器的基本原理和采用FPGA實現(xiàn)DDS信號發(fā)生器的基本方法,然后結(jié)合DDS的原理分析了采用DDS方法實現(xiàn)的正弦信號發(fā)生器的優(yōu)缺點,其中重點分析了幅度量化雜散產(chǎn)生的誤差及其原因,最后針對DDS原理上存在的幅度量化雜散,利用FPGA時鐘頻率可調(diào)的特點,重點提出了基于FPGA實現(xiàn)的DDS正弦信號發(fā)生器的兩種改進(jìn)方法,經(jīng)過MATLAB仿真驗證,改進(jìn)方法較好的抑制了幅度量化雜散,減小了誤差。
標(biāo)簽: FPGA DDS 雜散分析
上傳時間: 2013-11-21
上傳用戶:himbly
該信號源可輸出正弦波、方波和三角波,輸出信號的頻率以數(shù)控方式調(diào)節(jié),幅度連續(xù)可調(diào)。與傳統(tǒng)信號源相比,該信號源具有波形質(zhì)量好、精度高、設(shè)計方案簡潔、易于實現(xiàn)、便于擴(kuò)展與維護(hù)的特點。
標(biāo)簽: FPGA DDS 數(shù)控 信號源
上傳時間: 2013-10-17
上傳用戶:asaqq
“地”通常被定義為一個等位點,用來作為兩個或更多系統(tǒng)的參考電平。信號地的較好定義是一個低阻抗的路徑,信號電流經(jīng)此路徑返回其源。我們主要關(guān)心的是電流,而不是電壓。在電路中具有有限阻抗的兩點之間存在電壓差,電流就產(chǎn)生了。在接地結(jié)構(gòu)中的電流路徑?jīng)Q定了電路之間的電磁耦合。因為閉環(huán)回路的存在,電流在閉環(huán)中流動,所以產(chǎn)生了磁場。閉環(huán)區(qū)域的大小決定著磁場的輻射頻率,電流的大小決定著噪聲的幅度。在實施接地方法時存在兩類基本方法:單點接地技術(shù)和多點接地技術(shù)。在每套方案中,又可能采用混合式的方法。針對某一個特殊的應(yīng)用,如何選擇最好的信號接地方法取決于設(shè)計方案。只要設(shè)計者依據(jù)電流流量和返回路徑的概念,就可以以同時采用幾種不同的方法綜合加以考慮
標(biāo)簽: PCB 法與技巧
上傳時間: 2013-11-14
上傳用戶:pioneer_lvbo
目前通信領(lǐng)域正處于急速發(fā)展階段,由于新的需 求層出不窮,促使新的業(yè)務(wù)不斷產(chǎn)生,因而導(dǎo)致頻率資源越來越緊張。在有限的帶寬里要傳輸大量的多媒體數(shù)據(jù),提高頻譜利用率成為當(dāng)前至關(guān)重要的課題,否則將 很難容納如此眾多的業(yè)務(wù)。正交幅度調(diào)制(QAM)由于具有很高的頻譜利用率被DVB-C等標(biāo)準(zhǔn)選做主要的調(diào)制技術(shù)。與多進(jìn)制PSK(MPSK)調(diào)制不 同,OAM調(diào)制采取幅度與相位相結(jié)合的方式,因而可以更充分地利用信號平面,從而在具有高頻譜利用效率的同時可以獲得比MPSK更低的誤碼率。 但仔細(xì)分析可以發(fā)現(xiàn)QAM調(diào)制仍存在著頻繁的相位跳變,相位跳變會產(chǎn)生較大的諧波分量,因此如果能夠在保證QAM調(diào)制所需的相位區(qū)分度的前提下,盡量減少 或消除這種相位跳變,就可以大大抑制諧波分量,從而進(jìn)一步提高頻譜利用率,同時又不影響QAM的解調(diào)性能。文獻(xiàn)中提出了針對QPSK調(diào)制的相位連續(xù)化方 法,本文借鑒該方法,提出連續(xù)相位QAM調(diào)制技術(shù),并針對QAM調(diào)制的特點在電路設(shè)計時作了改進(jìn)。
標(biāo)簽: FPGA QAM 相位 調(diào)制技術(shù)
上傳用戶:lalaruby
EDA工程建模及其管理方法研究2 1 隨著微電子技術(shù)與計算機(jī)技術(shù)的日益成熟,電子設(shè)計自動化(EDA)技術(shù)在電子產(chǎn)品與集成電路 (IC)芯片特別是單片集成(SoC)芯片的設(shè)計應(yīng)用中顯得越來越重要。EDA技術(shù)采用“自上至下”的設(shè)計思想,允許設(shè)計人員能夠從系統(tǒng)功能級或電路功能級進(jìn)行產(chǎn)品或芯片的設(shè)計,有利于產(chǎn)品在系統(tǒng)功能上的綜合優(yōu)化,從而提高了電子設(shè)計項目的協(xié)作開發(fā)效率,降低新產(chǎn)品的研發(fā)成本。 近十年來,EDA電路設(shè)計技術(shù)和工程管理方面的發(fā)展主要呈現(xiàn)出兩個趨勢: (1) 電路的集成水平已經(jīng)進(jìn)入了深亞微米的階段,其復(fù)雜程度以每年58%的幅度迅速增加,芯片設(shè)計的抽象層次越來越高,而產(chǎn)品的研發(fā)時限卻不斷縮短。 (2) IC芯片的開發(fā)過程也日趨復(fù)雜。從前期的整體設(shè)計、功能分,到具體的邏輯綜合、仿真測試,直至后期的電路封裝、排版布線,都需要反復(fù)的驗證和修改,單靠個人力量無法完成。IC芯片的開發(fā)已經(jīng)實行多人分組協(xié)作。由此可見,如何提高設(shè)計的抽象層次,在較短時間內(nèi)設(shè)計出較高性能的芯片,如何改進(jìn)EDA工程管理,保證芯片在多組協(xié)作設(shè)計下的兼容性和穩(wěn)定性,已經(jīng)成為當(dāng)前EDA工程中最受關(guān)注的問題。
標(biāo)簽: EDA 工程建模 管理方法
上傳時間: 2013-10-15
上傳用戶:shen007yue
特點 顯示范圍0至19999(瞬間量),0至999999999(9位數(shù)累積量)可任意規(guī)劃 精確度0.03%滿刻度(瞬間量) 頻率輸入范圍 0.01Hz 至 10KHz 瞬間量與累積量時間基數(shù)可任意規(guī)劃(1 或 60 或 3600 秒) 瞬間量之最高顯示值可任意規(guī)劃(0至19999) 累積量之輸入脈波比例刻畫調(diào)整可任意規(guī)劃(0.00001至9999.99999) 具有二組警報功能 15 BIT 隔離類比輸出 數(shù)位RS-485 界面 數(shù)位脈波同步輸出功能
標(biāo)簽: 微電腦 輸入 顯示控制 電表
上傳時間: 2014-11-07
上傳用戶:xaijhqx
特點 顯示范圍-19999至99999位數(shù) 最高輸入頻率 10KHz 計數(shù)速度 50,5000脈波/秒可選擇 四種輸入模式可選擇(加算,減算,加減算,90度相位差加減算 90度相位差加減算具有提高解析度4倍功能 輸入脈波具有預(yù)設(shè)刻度功能 2組警報功能 15 BIT 類比輸出功能 數(shù)位RS-485介面
標(biāo)簽: 微電腦 長度 流量顯示 控制
上傳用戶:1039312764
特點 精確度0.05%滿刻度 可顯示與產(chǎn)生精密直流毫安電流,直流電壓,頻率(脈波) 可模擬90度相位差脈波輸出功能 高解析度類比輸出功能(15bit DAC) 類比輸出范圍0至20.000毫安培(0至10.000伏特) 寬范圍頻率輸出功能10Hz至4KHz 寬范圍脈波輸出功能1至10000個 尺寸小,穩(wěn)定性高
標(biāo)簽: 微電腦 產(chǎn)生器 精密直流 電流
上傳用戶:yy_cn
提出一種用于產(chǎn)生窄帶脈沖信號的波形發(fā)生器設(shè)計方案。波形發(fā)生器的設(shè)計基于幅度調(diào)制的思想,電路由函數(shù)發(fā)生器MAX038、乘法器AD834、模擬開關(guān)DG401等元件構(gòu)成,實現(xiàn)漢寧窗調(diào)制單一頻率信號的功能。
標(biāo)簽: 超聲導(dǎo)波 檢測 波形發(fā)生器
上傳時間: 2013-10-31
上傳用戶:fang2010
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1