中國科學(xué)技術(shù)出版社,PSoC體系結(jié)構(gòu)與編程,戴國駿等編著。該書詳細(xì)闡述了PSoC芯片的硬件體系結(jié)構(gòu)、可編程數(shù)字系統(tǒng)和模擬系統(tǒng)、指令系統(tǒng)與匯編語言、C語言編程以及具有軟硬件協(xié)同設(shè)計(jì)功能的集成開發(fā)環(huán)境,分析了CY8C21/24/27/29系列芯片的結(jié)構(gòu)特點(diǎn)、系統(tǒng)資源與封裝,并給出相應(yīng)的典型應(yīng)用實(shí)例。
上傳時(shí)間: 2013-07-20
上傳用戶:遠(yuǎn)遠(yuǎn)ssad
中國科學(xué)技術(shù)出版社,PSoC體系結(jié)構(gòu)與編程,戴國駿等編著。該書詳細(xì)闡述了PSoC芯片的硬件體系結(jié)構(gòu)、可編程數(shù)字系統(tǒng)和模擬系統(tǒng)、指令系統(tǒng)與匯編語言、C語言編程以及具有軟硬件協(xié)同設(shè)計(jì)功能的集成開發(fā)環(huán)境,分析了CY8C21/24/27/29系列芯片的結(jié)構(gòu)特點(diǎn)、系統(tǒng)資源與封裝,并給出相應(yīng)的典型應(yīng)用實(shí)例。
上傳時(shí)間: 2013-07-23
上傳用戶:王小奇
Actel Corporation Libero 集成設(shè)計(jì)環(huán)境(IDE) 為 FPGA 設(shè)計(jì)。新版本提供 SmartDesign, 使用戶設(shè)計(jì)在一個(gè)更高的水平抽象。新工具隨員支持所有Actel 的FPGAs, 包括并且基于閃光的, 低功率ProASIC3 和5 微瓦特Actel 園屋頂?shù)男∥軫PGAs, 單片Actel 融合PSC (可編程序的系統(tǒng)芯片)
上傳時(shí)間: 2013-07-11
上傳用戶:zhichenglu
隨著多媒體技術(shù)的發(fā)展,數(shù)字圖像處理已經(jīng)成為眾多應(yīng)用系統(tǒng)的核心和基礎(chǔ)。它的發(fā)展主要依賴于兩個(gè)性質(zhì)不同、自成體系但又緊密相關(guān)的研究領(lǐng)域:圖像處理算法及其相應(yīng)的電路實(shí)現(xiàn)。圖像處理系統(tǒng)的硬件實(shí)現(xiàn)—般有三種方式:專用的圖像處理器件集成芯片(Application Specific Integrated Circuit)、數(shù)字信號(hào)處理器(Digital Signal Process)和現(xiàn)場(chǎng)可編程門陣列(Field Programmable Gate Array)以及相關(guān)電路組成。它們可以實(shí)時(shí)高速完成各種圖像處理算法。圖像處理中,低層的圖像預(yù)處理的數(shù)據(jù)量很大,要求處理速度快,但運(yùn)算結(jié)果相對(duì)比較簡(jiǎn)單。相對(duì)于其他兩種方式,基于FPGA的圖像處理方式的系統(tǒng)更適合于圖像的預(yù)處理。本文設(shè)計(jì)了—種基于FPGA的小波域圖像去噪系統(tǒng)。首先,闡述了基于小波變換的圖像去噪算法原理,重點(diǎn)討論了小波鄰域閾值(NeighShrink)去噪算法,并給出了該算法相應(yīng)的Matlab 仿真;然后,為了改進(jìn)鄰域閾值去噪算法中對(duì)每個(gè)分解子帶都采用相同鄰域和閾值的缺點(diǎn),本文提出了基于最小二乘支持向量機(jī)(LS-SVM)分類的鄰域閾值去噪算法和以斯坦無偏估計(jì) (SURE)為準(zhǔn)則同時(shí)結(jié)合小波系數(shù)尺度間關(guān)系的鄰域閾值去噪算法。經(jīng)Matlab實(shí)驗(yàn)表明,相比于其他幾種經(jīng)典算法,本文提出的兩種改進(jìn)算法在濾除噪聲的同時(shí)能更好地保護(hù)圖像細(xì)節(jié),并在較高噪聲情況下能獲得更高的峰值信噪比。在此基礎(chǔ)上本文將提出的改進(jìn)小波鄰域閾值去噪算法進(jìn)行了相應(yīng)的簡(jiǎn)化,以滿足低噪聲處理要求且易于在FPGA上實(shí)現(xiàn);最后,給出了基于 FPGA的小波鄰域閾值去噪系統(tǒng)的總體結(jié)構(gòu)和FPGA內(nèi)部各功能模塊的具體實(shí)現(xiàn)方案,包括二維離散小波變換模塊、二維離散小波逆變換模塊、SDRAM存儲(chǔ)器控制模塊、去噪計(jì)算模塊和系統(tǒng)核心控制模塊,并對(duì)各個(gè)系統(tǒng)模塊和整體進(jìn)行了仿真驗(yàn)證,結(jié)果表明本文設(shè)計(jì)的基于FPGA 的小波鄰域閾值去噪系統(tǒng)能滿足實(shí)際的圖像處理要求,具有一定的理論和實(shí)際應(yīng)用價(jià)值。關(guān)鍵詞:圖像處理系統(tǒng),F(xiàn)PGA,圖像去噪算法,小波變換
上傳時(shí)間: 2013-05-16
上傳用戶:450976175
DS2438智能電池監(jiān)視器為電池組提供了若干很有價(jià)值的功能:可用于標(biāo)識(shí)電池組的唯一序列號(hào);直接數(shù)字化的溫度傳感器省掉了電池組內(nèi)的熱敏電阻;可測(cè)量電池電壓和電流的A/D轉(zhuǎn)換器;集成電流累積器用于記錄進(jìn)入和流出電池的電流總量;一個(gè)經(jīng)歷時(shí)間紀(jì)錄器;以及40字節(jié)的非易失EEPROM存儲(chǔ)器,可用于存儲(chǔ)重要的電池參數(shù)例如化學(xué)類型、電池容量、充電方式和組裝日期等。
標(biāo)簽: 2438 DS 智能電池 監(jiān)視
上傳時(shí)間: 2013-08-03
上傳用戶:wangrijun
近年來,GPS技術(shù)迅速發(fā)展,并隨著3G時(shí)代的到來,其應(yīng)用領(lǐng)域日益廣闊,需求量與日俱增。與此同時(shí),隨著電路系統(tǒng)設(shè)計(jì)越來越復(fù)雜,上市時(shí)間日益縮短,集成電路設(shè)計(jì)方法面臨重大變革。因此采用新型方法學(xué)來設(shè)計(jì)GPS接收系統(tǒng)是必要的。 本文基于GPS原理,采用可復(fù)用的IP技術(shù)和軟硬協(xié)同設(shè)計(jì)技術(shù),設(shè)計(jì)了一種高性能的GPS SOC接收系統(tǒng)。論文首先分析了GPS信號(hào)解調(diào)的原理,提出了一種高性能的捕獲和跟蹤系統(tǒng)結(jié)構(gòu),詳細(xì)說明了其工作流程和設(shè)計(jì)原理。其次,基于高性能總線的選取提出了整個(gè)基帶系統(tǒng)地結(jié)構(gòu),并闡明了總線上的各個(gè)模塊設(shè)計(jì)方法。采用了直接復(fù)用的測(cè)試手段和FPGA的測(cè)試平臺(tái),縮短開發(fā)周期,而且保證了對(duì)整個(gè)系統(tǒng)測(cè)試的覆蓋率。本文所設(shè)計(jì)的系統(tǒng)最大特色在于易于集成到其它系統(tǒng)中,并且僅占用10個(gè)芯片端口,實(shí)現(xiàn)了IP化的設(shè)計(jì)目的。 最后本文介紹了測(cè)試過程中所采用的基于FPGA平臺(tái)的仿真驗(yàn)證方案和測(cè)試方法,并給出了最終的測(cè)試結(jié)果,達(dá)到了對(duì)衛(wèi)星信號(hào)搜索定位的目的。
標(biāo)簽: FPGA GPS 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-04-24
上傳用戶:starlet007
400KHz 42V 2A 開關(guān)升壓芯片
上傳時(shí)間: 2013-06-23
上傳用戶:qb1993225
網(wǎng)卡芯片RTL8019AS中文資料,不想看英文的可以參考一下這個(gè)文檔^_^
標(biāo)簽: 8019 RTL AS 網(wǎng)卡芯片
上傳時(shí)間: 2013-08-05
上傳用戶:as275944189
數(shù)字信號(hào)處理是信息科學(xué)中近幾十年來發(fā)展最為迅速的學(xué)科之一.目前,數(shù)字信號(hào)處理廣泛應(yīng)用于通信、雷達(dá)、聲納、語音與圖像處理等領(lǐng)域.而數(shù)字信號(hào)處理算法的硬件實(shí)現(xiàn)一般來講有三種方式:用于通用目的的可編程DSP芯片;用于特定目的的固定功能DSP芯片組和ASIC;可以由用戶編程的FPGA芯片.隨著微電子技術(shù)的發(fā)展,采用現(xiàn)場(chǎng)可編程門陣列FPGA進(jìn)行數(shù)字信號(hào)處理得到了飛速發(fā)展,FPGA正在越來越多地代替ASIC和PDSP用作前端數(shù)字信號(hào)處理的運(yùn)算.該文主要探討了基于FPGA數(shù)字信號(hào)處理的實(shí)現(xiàn).首先詳細(xì)闡述了數(shù)字信號(hào)處理的理論基礎(chǔ),重點(diǎn)討論了離散傅立葉變換算法原理,由于快速傅立葉變換算法在實(shí)際中得到了廣泛的應(yīng)用,該文給出了基-2FFT算法原理、討論了按時(shí)間抽取FFT算法的特點(diǎn).該論文對(duì)硬件描述語言的描述方法和風(fēng)格做了一定的探討,介紹了硬件描述語言的開發(fā)環(huán)境MAXPLUSII.在此基礎(chǔ)上,該論文詳細(xì)闡述了數(shù)字集成系統(tǒng)的高層次設(shè)計(jì)方法,討論了數(shù)字系統(tǒng)設(shè)計(jì)層次的劃分和數(shù)字系統(tǒng)的自頂向下的設(shè)計(jì)方法,探討了數(shù)字集成系統(tǒng)的系統(tǒng)級(jí)設(shè)計(jì)和寄存器傳輸級(jí)設(shè)計(jì),描述了數(shù)字集成系統(tǒng)的高層次綜合方法.最后該文描述了數(shù)字信號(hào)處理系統(tǒng)結(jié)構(gòu)的實(shí)現(xiàn)方法,指出常見的高速、實(shí)時(shí)信號(hào)處理系統(tǒng)的四種結(jié)構(gòu);由于FFT算法在數(shù)字信號(hào)處理中占有重要的地位,所以該文提出了用FPGA實(shí)現(xiàn)FFT的一種設(shè)計(jì)思想,給出了總體實(shí)現(xiàn)框圖;重點(diǎn)設(shè)計(jì)實(shí)現(xiàn)了FFT算法中的蝶形處理單元,采用了一種高效乘法器算法設(shè)計(jì)實(shí)現(xiàn)了蝶形處理單元中的旋轉(zhuǎn)因子乘法器,從而提高了蝶形處理器的運(yùn)算速度,降低了運(yùn)算復(fù)雜度.
標(biāo)簽: FPGA 數(shù)字信號(hào)處理 中的應(yīng)用
上傳時(shí)間: 2013-05-23
上傳用戶:Divine
·《DSP集成開發(fā)環(huán)境-CCS及DSP/BIOS的原理與應(yīng)用》目錄名 對(duì)應(yīng)的例子volume1 §2.1小節(jié)中有關(guān)CCS的基本操作的例子maxminmath §2.2小節(jié)中有關(guān)工程的高級(jí)管理的例子d
標(biāo)簽: DSP BIOS CCS 集成開發(fā)環(huán)境
上傳時(shí)間: 2013-04-24
上傳用戶:tyler
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1