反激式開關電源變壓器設計的詳細步驟85W反激變壓器設計的詳細步驟 1. 確定電源規格. 1).輸入電壓范圍Vin=90—265Vac; 2).輸出電壓/負載電流:Vout1=42V/2A, Pout=84W 3).轉換的效率=0.80 Pin=84/0.8=105W 2. 工作頻率,匝比, 最低輸入電壓和最大占空比確定. Vmos*0.8>Vinmax+n(Vo+Vf)600*0.8>373+n(42+1)得n<2.5Vd*0.8>Vinmax/n+Vo400*0.8>373/n+42得n>1.34 所以n取1.6最低輸入電壓Vinmin=√[(Vacmin√2)* (Vacmin√2)-2Pin(T/2-tc)/Cin=(90√2*90√2-2*105*(20/2-3)/0.00015=80V取:工作頻率fosc=60KHz, 最大占空比Dmax=n(Vo+Vf)/[n(Vo+Vf)+Vinmin]= 1.6(42+1)/[1.6(42+1)+80]=0.45 Ton(max)=1/f*Dmax=0.45/60000=7.5us 3. 變壓器初級峰值電流的計算. Iin-avg=1/3Pin/Vinmin=1/3*105/80=0.4AΔIp1=2Iin-avg/D=2*0.4/0.45=1.78AIpk1=Pout/?/Vinmin*D+ΔIp1=84/0.8/80/0.45=2.79A 4. 變壓器初級電感量的計算. 由式子Vdc=Lp*dip/dt,得: Lp= Vinmin*Ton(max)/ΔIp1 =80*0.0000075/1.78 =337uH 取Lp=337 uH 5.變壓器鐵芯的選擇. 根據式子Aw*Ae=Pt*1000000/[2*ko*kc*fosc*Bm*j*?],其中: Pt(標稱輸出功率)= Pout=84W Ko(窗口的銅填充系數)=0.4 Kc(磁芯填充系數)=1(對于鐵氧體), 變壓器磁通密度Bm=1500Gs j(電流密度): j=4A/mm2;Aw*Ae=84*1000000/[2*0.4*1*60*103*1500Gs*4*0.80]=0.7cm4 考慮到繞線空間,選擇窗口面積大的磁芯,查表: ER40/45鐵氧體磁芯的有效截面積Ae=1.51cm2 ER40/45的功率容量乘積為 Ap = 3.7cm4 >0.7cm4 故選擇ER40/45鐵氧體磁芯. 6.變壓器初級匝數 1).由Np=Vinmin*Ton/[Ae*Bm],得: Np=80*7.5*10n-6/[1.52*10n-4*0.15] =26.31 取 Np =27T 7. 變壓器次級匝數的計算. Ns1(42v)=Np/n=27/1.6=16.875 取Ns1 = 17T Ns2(15v)=(15+1)* Ns1/(42+1)=6.3T 取Ns2 = 7T
上傳時間: 2022-04-15
上傳用戶:
STC8H STC8G STC8A STC15W STC15F 系列原理圖PCB器件封裝庫文件。包含了 STC15 系列和 STC8A、8F、8G、8H 系列 MCU 的電路圖符號 庫和 pcb 封裝庫。提供 protel/altium designer、pads/powerpcb 和 orcad capture 格式Protel/Altim designer: 庫文件是用 Altium designer 20.1.10 build 176 版制作的,同時另存為 4.0 和 5.0 版 本;用 protel99se 打開 4.0 版本后再另存為 3.0 版本。以便低版本的 altium 軟件可以打 開或者導入,如 protel 99se。同樣更高版本的 altium designer 請嘗試直接打開或者導入。 盡管 3.0 版本的 PCB 庫文件已經是用 protel99se 另存為得到的,但是反過來打開 3.0 版本的庫還是可能偶爾出錯,原因不明。建議直接打開 4.0 版本(protel99 所用的版本) 的庫文件。 Pads/powerpcb: 庫文件是用 pads 9.5 版制作的,如果使用不同版本的軟件,請嘗試導入 txt 和 asc 文件。電路圖導出的文件是 3.0 格式的 txt 文件;pcb 封裝導出的是 powerpcb2005.2 版本 的 asc 文件。其他版本的 pads 軟件可以導入 txt(電路圖)和 asc(pcb 板圖)文件后, 選中全部器件,然后另存為庫文件即可。 用 powerpcb5.0 實測可行。 Orcad capture: 用 orcad capture 16.3 版制作的,只提供電路圖符號庫文件。2020.05.30 Version:1.0 1、修改了 protel/Altium designer 中 DFN8 封裝的焊盤為多層的問題,改為 top 層。 2、調整了 protel/Altium designer 的 pcb 封裝中心位置,統一為 pin 1。 3、修復了 pads/powerPCB 中 STC15W10x 和 STC15W201Sx 系列電路圖符號不能 顯示的問題。 4、pads/powerPCB 的電路圖和 PCB 庫不再提供導出文件*.ld,*.ln 等文件,改為包 含所有符號的電路圖文件和所有封裝的 PCB 電路板文件,并導出為低版本的 *.txt(電路圖)和*.asc(電路板圖)文件。以解決不同版本的兼容問題。
標簽: stc8h stc8g stc8a stc15w stc15f
上傳時間: 2022-04-16
上傳用戶:d1997wayne
SHT20, 新一代 Sensirion 濕度和溫度傳感器在尺寸與智能方面建立了新的標準:它嵌入了適于回流焊的雙列扁平無引腳 DFN 封裝, 底面 3 x3mm ,高度 1.1mm。傳感器輸出經過標定的數字信號,標準 I 2 C 格式。SHT20 配有一個全新設計的 CMOSens?芯片、一個經過改進的電容式濕度傳感元件和一個標準的能隙溫度傳感元件,其性能已經大大提升甚至超出了前一代傳感器(SHT1x 和 SHT7x)的可靠性水平。例如,新一代濕度傳感器,已經經過改進使其在高濕環境下的性能更穩定。
標簽: sht20
上傳時間: 2022-04-24
上傳用戶:d1997wayne
費恩曼(R.P.Feynman)1918年生于布魯克林區,1942年在普林斯頓獲得博士學位。第二次世界大戰期間在洛斯阿拉莫斯,盡管當時他還很年輕,但已在曼哈頓計劃中發揮了重要作用。以后,他在康奈爾大學和加利福尼亞理工學院任教。1965年,因他在量子電動力學方面的工作和朝永振一郎及施溫格(J.Schwinger)同獲諾貝爾物理學獎。費因曼博士獲得諾貝爾獎是由于成功地解決了量子電動力學理論問題,他也創立了說是液氦中起流動性現象的數學理論。此后,他和蓋爾曼(M.Gell-Mann)在B衰變等弱相互作用領域內做出了奠基性的工作。在以后的幾年里,他在夸克理論的發展中起了關鍵性的作用,提出了他的高能質子碰撞過程的部分子模型。除了這些成就之外,費恩曼博士將新的基本計算技術及記號法引時物理學,首先是無處不在的費恩曼圖,在近代科學歷史中,它比任何其他數學形式描述都更大地改變了對基本物理過程形成概念及進行計算的方法。費恩曼是一位卓越的教育家。在他區得的許多獎項中,他對1972年獲得的奧斯特教學獎章特別感到自豪。在1963年第一次出版的《費恩曼物理學講義》被《科學叛國人》雜志的一位評論員描寫為“咬不動但富于營養并且津津有味。25年后它仍是教師和最好的初學學生的指導書”。為了使外行的公眾增加對物理學的了解,費恩曼博士寫了《物理定律和量子電動力學的性質:光和物質的奇特理論》。他還是許多高級出版物的作者,這些都成為研究人員和學生的經典參考書和教科書。費恩曼是一個活躍的公眾人物。他在挑戰者號調查委員會里的工作是從所周知的,特別是他的著名的O型環對寒冷的敏感性的演示,這是一個優美的實驗,除了一杯冰水以外其他什么也不需要。費恩曼博士1960年在加利福尼亞州課程促進會中的工作卻很少人知道,他在會上抨擊了教材的平庸。僅僅羅列費恩曼的科學和教育成就并沒有恰當抓信這個人的本質。即使是他 最最技術性的出版物的讀者都知識道,費恩曼活躍的多面的人格在他所有的工作中都閃閃發光。除了作為物理學家,在各種不同的場合下他變成不同的人物:有進是無線電修理工,有時是鎖具收藏家,藝術家、舞蹈家、邦戈(bongo)鼓手,甚至瑪雅象形文字的解釋者。對他的世界人們永遠好奇,他是一個典型的經驗主義者。費恩曼于1998年2月15日在洛杉磯逝世。
標簽: 物理學
上傳時間: 2022-04-24
上傳用戶:得之我幸78
主要內容介紹 Allegro 如何載入 Netlist,進而認識新式轉法和舊式轉法有何不同及優缺點的分析,透過本章學習可以對 Allegro 和 Capture 之間的互動關係,同時也能體驗出 Allegro 和 Capture 同步變更屬性等強大功能。Netlist 是連接線路圖和 Allegro Layout 圖檔的橋樑。在這裏所介紹的 Netlist 資料的轉入動作只是針對由 Capture(線路圖部分)產生的 Netlist 轉入 Allegro(Layout部分)1. 在 OrCAD Capture 中設計好線路圖。2. 然後由 OrCAD Capture 產生 Netlist(annotate 是在進行線路圖根據第五步產生的資料進行編改)。 3. 把產生的 Netlist 轉入 Allegro(layout 工作系統)。 4. 在 Allegro 中進行 PCB 的 layout。 5. 把在 Allegro 中產生的 back annotate(Logic)轉出(在實際 layout 時可能對原有的 Netlist 有改動過),並轉入 OrCAD Capture 裏進行回編。
上傳時間: 2022-04-28
上傳用戶:kingwide
宏晶 STC15F2K60S2開發板配套軟件源碼 基礎例程30例/**********************基于STC15F2K60S2系列單片機C語言編程實現使用如下頭文件,不用另外再包含"REG51.H"#include <STC15F2K60S2.h>***********************/#include "STC15F2K60S2.H"//#include "REG51.H" //sfr P4 = 0xC0;#define uint unsigned int #define uchar unsigned char /**********************引腳別名定義***********************/sbit SEL=P4^3; // LED和數碼管選擇引腳 高:LED有效 低:數碼管有效 // SEL連接的單片機引腳必須為帶有上拉電阻的引腳 或將其直接連接VCC#define data P2 // 數據輸入定義 /**********************函數名稱:Delay_1ms功能描述:延時入口參數:unsigned int t 表示要延時t個1ms 出口參數:無備注:通過參數t,控制延時的時間長短***********************/void Delay_1ms(uint t){ uchar j; for(;t>0;t--) for(j=110;j>0;j--) ;}/**********************函數名稱:Led_test功能描述:對8個二極管進行測試,依次輪流點亮8個二極管入口參數:無出口參數:無備注: ***********************/void Led_test(){ uchar G_value=0x01; // 給變量賦初值 SEL=1; //高電平LED有效 while(1) { data=G_value; Delay_1ms(10000); G_value=G_value<<1; if(G_value==0x00) { data=G_value; Delay_1ms(10000); G_value=0x01; } }}/***********************主函數************************/void main(){ ///////////////////////////////////////////////// //注意: STC15W4K32S4系列的芯片,上電后所有與PWM相關的IO口均為 // 高阻態,需將這些口設置為準雙向口或強推挽模式方可正常使用 //相關IO: P0.6/P0.7/P1.6/P1.7/P2.1/P2.2 // P2.3/P2.7/P3.7/P4.2/P4.4/P4.5 ///////////////////////////////////////////////// P4M1=0x00; P4M0=0x00; P2M0=0xff; P2M1=0x00; //將P2設為推挽 Led_test(); }
標簽: STC15F2K60S2
上傳時間: 2022-05-03
上傳用戶:
常用4000系列標準數字電路的中文名稱資料 型號 器件名稱 廠牌 備注 CD4000 雙3輸入端或非門+單非門 TI CD4001 四2輸入端或非門 HIT/NSC/TI/GOL CD4002 雙4輸入端或非門 NSC CD4006 18位串入/串出移位寄存器 NSC CD4007 雙互補對加反相器 NSC CD4008 4位超前進位全加器 NSC CD4009 六反相緩沖/變換器 NSC CD4010 六同相緩沖/變換器 NSC CD4011 四2輸入端與非門 HIT/TI CD4012 雙4輸入端與非門 NSC CD4013 雙主-從D型觸發器 FSC/NSC/TOS CD4014 8位串入/并入-串出移位寄存器 NSC CD4015 雙4位串入/并出移位寄存器 TI CD4016 四傳輸門 FSC/TI CD4017 十進制計數/分配器 FSC/TI/MOT CD4018 可預制1/N計數器 NSC/MOT CD4019 四與或選擇器 PHI CD4020 14級串行二進制計數/分頻器 FSC CD4021 08位串入/并入-串出移位寄存器 PHI/NSC CD4022 八進制計數/分配器 NSC/MOT CD4023 三3輸入端與非門 NSC/MOT/TI CD4024 7級二進制串行計數/分頻器 NSC/MOT/TI CD4025 三3輸入端或非門 NSC/MOT/TI CD4026 十進制計數/7段譯碼器 NSC/MOT/TI CD4027 雙J-K觸發器 NSC/MOT/TI CD4028 BCD碼十進制譯碼器 NSC/MOT/TI CD4029 可預置可逆計數器 NSC/MOT/TI CD4030 四異或門 NSC/MOT/TI/GOL CD4031 64位串入/串出移位存儲器 NSC/MOT/TI CD4032 三串行加法器 NSC/TI CD4033 十進制計數/7段譯碼器 NSC/TI CD4034 8位通用總線寄存器 NSC/MOT/TI CD4035 4位并入/串入-并出/串出移位寄存 NSC/MOT/TI CD4038 三串行加法器 NSC/TI CD4040 12級二進制串行計數/分頻器 NSC/MOT/TI CD4041 四同相/反相緩沖器 NSC/MOT/TI CD4042 四鎖存D型觸發器 NSC/MOT/TI CD4043 4三態R-S鎖存觸發器("1"觸發) NSC/MOT/TI CD4044 四三態R-S鎖存觸發器("0"觸發) NSC/MOT/TI CD4046 鎖相環 NSC/MOT/TI/PHI CD4047 無穩態/單穩態多諧振蕩器 NSC/MOT/TI CD4048 4輸入端可擴展多功能門 NSC/HIT/TI CD4049 六反相緩沖/變換器 NSC/HIT/TI CD4050 六同相緩沖/變換器 NSC/MOT/TI CD4051 八選一模擬開關 NSC/MOT/TI
上傳時間: 2022-05-05
上傳用戶:
第一章 概述第一節 硬件開發過程簡介§1.1.1 硬件開發的基本過程產品硬件項目的開發,首先是要明確硬件總體需求情況,如 CPU 處理能力、存儲容量及速度,I/O 端口的分配、接口要求、電平要求、特殊電路(厚膜等)要求等等。其次,根據需求分析制定硬件總體方案,尋求關鍵器件及電咱的技術資料、技術途徑、技術支持,要比較充分地考慮技術可能性、可靠性以及成本控制,并對開發調試工具提出明確的要求。關鍵器件索取樣品。第三、總體方案確定后,作硬件和單板軟件的詳細設計,包括繪制硬件原理圖、單板軟件功能框圖及編碼、PCB 布線,同時完成開發物料清單、新器件編碼申請、物料申領。第四,領回 PCB 板及物料后由焊工焊好 1~2 塊單板,作單板調試,對原理設計中的各功能進行調測,必要時修改原理圖并作記錄。第五,軟硬件系統聯調,一般的單板需硬件人員、單板軟件人員的配合,特殊的單板(如主機板)需比較大型軟件的開發,參與聯調的軟件人員更多。一般地,經過單板調試后在原理及 PCB布線方面有些調整,需第二次投板。第六,內部驗收及轉中試,硬件項目完成開發過程。§1.1.2 硬件開發的規范化上節硬件開發的基本過程應遵循硬件開發流程規范文件執行,不僅如此,硬件開發涉及到技術的應用、器件的選擇等,必須遵照相應的規范化措施才能達到質量保障的要求。這主要表現在,技術的采用要經過總體組的評審,器件和廠家的選擇要參照物料認證部的相關文件,開發過程完成相應的規定文檔,另外,常用的硬件電路(如 ID.WDT)要采用通用的標準設計。第二節 硬件工程師職責與基本技能
標簽:
上傳時間: 2022-05-17
上傳用戶:canderile
本書是PrintedCircuitsHandbook第6版的英文版。由來自世界各地的印制電路領域的專家團隊撰寫,內容包含設計方法、材料、制造技術、焊接和組裝技術、測試技術、質量和可接受性、可焊性、可靠性、廢物處理,也涵蓋高密度互連(HDI)技術、撓性和剛撓結合印制電路板技術,還包括無鉛印制電路板的設計、制造及焊接技術,無鉛材料和無鉛可靠性模型的**信息等,為印制電路各個相關的方面都提供**的指導,是印制電路學術界和行業內**研究成果與**工程實踐經驗的總結。
標簽: 印制電路
上傳時間: 2022-05-19
上傳用戶:shjgzh
JLink_V9.5 固件生成工具復制最新的JLinkARM.dll到這個目錄,然后運行makev9fw.exe,完成之后J-Link V9 ALL.bin就是最新的固件了,這個固件需要寫入mcu的0x08000000地址
標簽: jlink
上傳時間: 2022-05-22
上傳用戶:shjgzh