亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

通用存儲器

  • 微機實現異步通信是依靠適配器來完成的

    微機實現異步通信是依靠適配器來完成的,而后者又是以UART芯片,即通用異步收發器芯片為核心構成的。 IBM PC的異步通信適配器使用的UART芯片為INS 8250。

    標簽: 微機 異步通信 適配器

    上傳時間: 2016-09-20

    上傳用戶:a3318966

  • 中式財務欄 表格式錄入 運行時設置可顯示列、列名、列寬

    中式財務欄 表格式錄入 運行時設置可顯示列、列名、列寬,設置后可自動保存,下次即按此格式顯示,也可以恢復到默認格式 運行時自定義多條件進行萬能數據篩選 運行時根據用戶選擇的條件進行數據的分組統計,方便用戶進行第二次的數據挖掘,產生大量有益的智能報表 支持包括EXCEL、文本、網頁等多種格式的數據導出功能 支持柱形、餅形等多種格式的三維立體數據圖形分析 所見即所得的即時報表 2. 通用報表設計器 ------------------------------------------------------------------------------ 功能: 1.支持在程序運行時用戶自定義設計報表格式 2.所有報表都以長二進制類型保存進數據表中,方便對報表格式進行權限控制。 比如某種報表格式上面打印有進價,這種格式只有采購部的員工才有權限打印。 3.支持一種單據對應多個報表格式,用戶選擇哪種報表格式就打印哪種報表格式

    標簽: 財務 表格 運行

    上傳時間: 2014-01-24

    上傳用戶:璇珠官人

  • 經典UART程序

    經典UART程序,通用異步收發器設計的vhdl語言,幫助大家學習UART知識

    標簽: UART 程序

    上傳時間: 2013-12-21

    上傳用戶:qq1604324866

  • 學習UART知識

    學習UART知識,經典UART程序,通用異步收發器設計的vhdl語言

    標簽: UART

    上傳時間: 2014-01-03

    上傳用戶:jhksyghr

  • 基于DSP技術模數兼容的多通道數字電話系統設計方案。設計中采用了DSP

    基于DSP技術模數兼容的多通道數字電話系統設計方案。設計中采用了DSP,低比特率語音壓縮編解碼,信道復用,FLASH MEMORY,DSP和調制解調器通信等技術。在通用調制解調器構成的點對點通信平臺上實現了兩路語音的復用,傳輸及交換。

    標簽: DSP 模數 兼容 多通道

    上傳時間: 2017-05-13

    上傳用戶:sunjet

  • CTM8251應用實例

    CTM8251應用實例,CTM8251是一款帶隔離的通用CAN收發器模塊,該模塊內部集成了所有必需的CAN隔離及CAN收、發器件,這些都被集成在不到3平方厘米的模塊上。模塊的主要功能是將CAN控制器的邏輯電平轉換為CAN總線的差分電平并且具有DC 2500V的隔離功能。

    標簽: 8251 CTM 應用實例

    上傳時間: 2017-07-09

    上傳用戶:bibirnovis

  • AM7960 DATA_SHEET

    AM7960數據手冊,英文; AMD公司的曼切斯特編碼/解碼器,通用網絡收發器。

    標簽: AM7960

    上傳時間: 2016-01-04

    上傳用戶:zzh0206102

  • lingo11

    常用的數學工具,LINGO是Linear Interactive and General Optimizer的縮寫,即“交互式的線性和通用優化求解器”,

    標簽: 數學

    上傳時間: 2016-02-12

    上傳用戶:曹永鵬1

  • 一博科技PCB設計指導書VER1.0. 66頁

    一博科技PCB設計指導書VER1.0. 66頁常見信號介紹  1.1 數字信號  1.1.1 CPU 常稱處理器,系統通過數據總線、地址總線、控制總線實現處理器、控制芯片、存 儲器之間的數據交換。  地址總線:ADD* (如:ADDR1)  數據總線:D* (如:SDDATA0)  控制總線:讀寫信號(如:WE_N),片選信號(如:SDCS0_N),地址行列選擇信 號(如:SDRAS_N),時鐘信號(如:CLK),時鐘使能信號(如:SDCKE)等。  與CPU對應的存儲器是SDRAM,以及速率較高的DDR存儲器:  SDRAM:是目前主推的PC100和PC133規范所廣泛使用的內存類型,它的帶寬為64位, 支持3.3V電壓的LVTTL,目前產品的最高速度可達5ns。它與CPU使用相同的時鐘頻 率進行數據交換,它的工作頻率是與CPU的外頻同步的,不存在延遲或等待時間。 SDRAM與時鐘完全同步。  DDR:速率比SDRAM高的內存器,可達到800M,它在時鐘觸發沿的上、下沿都能進行 數據傳輸,所以即使在133MHz的總線頻率下的帶寬也能達到2.128GB/s。它的地址 與其它控制界面與SDRAM相同,支持2.5V/1.8V的SSTL2標準. 阻抗控制在50Ω±10 %. 利用時鐘的邊緣進行數據傳送的,速率是SDRAM的兩倍. 其時鐘是采用差分方 式。  1.1.2 PCI  PCI總線:PCI總線是一種高速的、32/64位的多地址/數據線,用于控制器件、外圍 接口、處理器/存儲系統之間進行互聯。PCI 的信號定義包括兩部份(如下圖):必 須的(左半部份)與可選的(右半部份)。其中“# ”代表低電平有效。

    標簽: pcb設計

    上傳時間: 2022-02-06

    上傳用戶:得之我幸78

  • DS1302實時時鐘芯片的中文資料詳細概述

    DS1302包括時鐘/日歷寄存器和31字節(8位)的數據暫存寄存器,數據通信僅通過一條串行輸入輸出口。實時時鐘/日歷提供包括秒、分、時、日期、月份和年份信息。閏年可自行調整,可選擇12小時制和24小時制,可以設置AM、PM。  主要工作原理圖如Figure 1 所示:移位寄存器,控制邏輯,晶振,時鐘和RAM。在進行任何數據傳輸時,必須被制高電平(注意雖然將它置為高電平,內部時鐘還是在晶振作用下走時的,此時,允許外部讀寫數據),在每個SCLK上升沿時數據被輸入,下降沿時數據被輸出,一次只能讀寫一位,適度還是寫需要通過串行輸入控制指令來實現(也是一個字節),通過8個脈沖便可讀取一個字節從而實現串行輸入與輸出。最初通過8個時鐘周期載入控制字節到移位寄存器。如果控制指令選擇的是單字節模式,連續的8個時鐘脈沖可以進行8位數據的寫和8位數據的讀操作,SCLK時鐘的上升沿時,數據被寫入DS1302,SCLK脈沖的下降沿讀出DS1302的數據。8個脈沖便可讀寫一個字節。在突發模式,通過連續的脈沖一次性讀寫完7個字節的時鐘/日歷寄存器(注意時鐘/日歷寄存器要讀寫完),也可以一次性讀寫8~328位RAM數據(可按實際情況讀寫一定數量的位,不必全部讀寫, 兩者的區別)。

    標簽: ds1302 實時時鐘

    上傳時間: 2022-06-24

    上傳用戶:默默

主站蜘蛛池模板: 项城市| 岑巩县| 称多县| 遂宁市| 武穴市| 巴东县| 丹棱县| 阳山县| 日照市| 泸定县| 南投县| 龙泉市| 永昌县| 温泉县| 安多县| 繁昌县| 乐亭县| 泸州市| 扎囊县| 讷河市| 于都县| 中山市| 达孜县| 东乡族自治县| 桐城市| 安龙县| 利辛县| 灵武市| 崇文区| 永顺县| 仙游县| 长春市| 资讯 | 额尔古纳市| 进贤县| 寻甸| 惠来县| 长子县| 淅川县| 宜阳县| 辽源市|