本文論述了在整個無線收發系統中用軟件的方法實現信道編譯碼系統的功能。實現了一種基于FPGA的信道編譯碼方法,并給出了VHDL語言的實現方法及仿真波形。信道編譯碼系統包括發射端的信道編碼和接收端的信道譯碼兩大部分。信道編碼部分包括漢明編碼、基帶信號調制本次設計采用DPSK調制方式和并串轉換連接模塊。譯碼部分包括漢明譯碼、DPSK解調和鏈接模塊。本系統的實現過程是:先通過軟件編程實現各部分的功能模塊,然后編程連接各模塊,系統編譯仿真通過以后載入FPGA(現場可編程門陣列) 芯片,驗證結果。實驗表明,該系統結果符合了設計的要求。由于FPGA具有重復可編程的特點,因而靈活性高,調試方便,且開發成本低,運行穩定可靠。
標簽:
FPGA
信道
編譯碼
無線收發系統
上傳時間:
2013-12-25
上傳用戶:saharawalker