《從算法設計到硬件邏輯的實現》
·本書是《從算法設計到硬線邏輯的實現——復雜數字邏輯系統的Verilog HDL設計技術和方法》的配套用書。主要內容包括12個實驗練習和Verilog的語法手冊。各個實驗由淺入深,從簡單到復雜,介紹了用Verilog語言設計數字電路系統的實用方法與技術,有較強的實踐性與指導意義。語法部分包括標志符的...
·本書是《從算法設計到硬線邏輯的實現——復雜數字邏輯系統的Verilog HDL設計技術和方法》的配套用書。主要內容包括12個實驗練習和Verilog的語法手冊。各個實驗由淺入深,從簡單到復雜,介紹了用Verilog語言設計數字電路系統的實用方法與技術,有較強的實踐性與指導意義。語法部分包括標志符的...
·摘要: 對10kV單元串聯式高壓變頻器的主電路拓撲結構及功率單元電路進行了研究,分析了控制電路構成原理.重點對模擬量控制電路進行了設計及仿真,其功能是對高壓變頻器系統內各類模擬信號進行運算處理,以滿足DSP的ADC部分的物理和邏輯要求.設計電路用于實際的10 kV單元串聯式高壓變頻器,...
利用一塊芯片完成除時鐘源、按鍵、揚聲器和顯示器(數碼管)之外的所有數字電路功能。所有數字邏輯功能都在CPLD器件上用VHDL語言實現。這樣設計具有體積小、設計周期短(設計過程中即可實現時序仿真)、調試方便、故障率低、修改升級容易等特點...
為了實現時序電路狀態驗證和故障檢測,需要事先設計一個輸入測試序列。基于二叉樹節點和樹枝的特性,建立時序電路狀態二叉樹,按照電路二叉樹節點(狀態)與樹枝(輸入)的層次邏輯關系,可以直觀和便捷地設計出時序電路測試序列。用測試序列激勵待測電路,可以驗證電路是否具有全部預定狀態,是否能夠實現預定狀態...
基于探索仿真三態門總線傳輸電路的目的,采用Multisim10仿真軟件對總線連接的三態門分時輪流工作時的波形進行了仿真實驗測試,給出了仿真實驗方案,即用Multisim仿真軟件構成環形計數器產生各個三態門的控制信號、用脈沖信號源產生各個三態門不同輸入數據信號,用Multisim仿真軟件中的邏輯分析儀...