LCS 是一個能從輸入兩串字串當中找出最長的由左而右的順序的字元
標簽: LCS
上傳時間: 2013-12-16
上傳用戶:410805624
bascom 的AVR mega88 3路ADC 其中兩路結果 通過4路PWM輸送出(分成互補的兩組)
標簽: bascom mega AVR ADC
上傳時間: 2017-03-04
上傳用戶:chenbhdt
主要是模擬8051電路板上LED顯示器.透過vb程式.經由RS232去傳送信號到電路板上.模擬出與VB介面顯示地動作相同
標簽: 8051 232 LED 模
上傳時間: 2017-04-05
上傳用戶:jkhjkh1982
S3C6410 線路設計時一定要參考的文件,尤其是DDR Layout guide一定要看.以免開發出的板子不能動.
標簽: S3C6410 Layout guide DDR
上傳時間: 2017-05-01
上傳用戶:lacsx
功能: 1、作為主機通訊采集兩路下位機數據并將此數據通過8255送出(十路水位值) 并計算水頭送STC板 2、采集數據為BCD碼制,先轉換成二進制,處理后再轉換成BCD 3、通訊采用方式3,多機通訊,上位機發地址時TB8=1,其他TB8=0 下位機SM2=1,RB8=1時產生中斷后使SM2=0收發數據,結束后SM2=1 在此系統中本機硬件地址要設為0
標簽: 8255 STC BCD 數據
上傳時間: 2017-06-10
上傳用戶:2467478207
網路流視頻的一些基礎概念 包含基礎視頻介紹 流視頻傳輸概念等
標簽:
上傳時間: 2017-06-18
上傳用戶:qq21508895
這是測試SEED-VPM642系統中兩路串口及開入與開出的程序
標簽: SEED-VPM 642 測試 串口
上傳時間: 2013-12-24
上傳用戶:sxdtlqqjl
本文設計了基于USB 端口的多路語音信號實時采集系統。在詳細分析其硬件電路的功用與組成的基礎上,給出了軟件的流程圖及部 分關鍵程序代碼。通過在實驗室環境下的系統測試可以得出,該系統具有采集速度快、支持熱插拔、多路同時采集與存儲、實時顯示等優點,可作為對輸入信號要求較高的語音信號處理系統輸入端
標簽: USB 分 端口
上傳時間: 2017-07-11
上傳用戶:GavinNeko
并入串出移位寄存器和8路并行輸出串行移位寄存器的VHDL代碼,經Quartus II 5.1驗證可用
標簽: VHDL 移位寄存器 8路 并行
上傳時間: 2013-12-26
上傳用戶:D&L37
在團簇與激光相互作用的研究中和在團簇與加速器離子束的碰撞研究中,需要對加速器束流或者激光束進行脈沖化與時序同步,同時用于測量作用產物的探測系統如飛行時間譜儀(TOF)等要求各加速電場的控制具有一定的時序匹配。在整個實驗中,需要用到符合要求的多路脈沖時序信號控制器,而且要求各脈沖序列的周期、占空比、重復頻率等方便可調。為此,本論文基于FPGA設計完成了一款多路脈沖時序控制電路。 本文基于Altera公司的Cyclone系列FPGA芯片EPlC3T100C8,設計出了一款可以同時輸出8路脈沖序列、各脈沖序列之間具有可調高精度延遲、可調脈沖寬度及占空比等。論文討論了FPGA芯片結構及開發流程,著重討論了較高頻率脈沖電路的可編程實現方法,以及如何利用VHDL語言實現硬件電路軟件化設計的技巧與方法,給出了整個系統設計的原理與實現。討論了高精密電源的PWM技術原理及實現,并由此設計了FPGA所需電源系統。給出了配置電路設計、數據通信及接口電路的實現。開發了上層控制軟件來控制各路脈沖時序及屬性。 該電路工作頻率200MHz,輸出脈沖最小寬度可達到10ns,最大寬度可達到us甚至ms量級。可以同時提供l路同步脈沖和7路脈沖,并且7路脈沖相對于同步脈沖的延遲時間可調,調節步長為5ns。
標簽: FPGA 多路 脈沖
上傳時間: 2013-06-15
上傳用戶:ZJX5201314
蟲蟲下載站版權所有 京ICP備2021023401號-1