亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

霧化器

  • plc仿真軟件S7200漢化版.rar

    西門子模擬器 仿真軟件 中文漢化版 s7-200

    標(biāo)簽: S7200 plc 仿真軟件

    上傳時間: 2013-04-24

    上傳用戶:yph853211

  • 基于ARM9無線圖像采集系統(tǒng)的研究與開發(fā).rar

    上海交通大學(xué)工程碩士學(xué)位論文 本文首先對視頻監(jiān)控系統(tǒng)的現(xiàn)狀做了簡單分析, 并介紹了本系統(tǒng) 中主要涉及到的相關(guān)技術(shù),包括嵌入式技術(shù)、圖像壓縮技術(shù)、視頻壓 縮技術(shù)和移動數(shù)據(jù)通信技術(shù)。具備了一定的理論基礎(chǔ)后,提出本系統(tǒng) 的總體設(shè)計(jì)方案,明確需要實(shí)現(xiàn)的目標(biāo)功能。然后,圍繞目標(biāo)方案詳 細(xì)介紹了具體實(shí)現(xiàn)方法,包括硬件總體結(jié)構(gòu)、嵌入式 Linux的移植、 USB 攝像頭驅(qū)動移植、Video4Linux 編程方法、網(wǎng)絡(luò)傳輸模塊的開發(fā)、 流媒體系統(tǒng)建立、WAP 程序的開發(fā)等。最后給出了在現(xiàn)網(wǎng)測試環(huán)境中 調(diào)測結(jié)果。 本系統(tǒng)通過嵌入式芯片實(shí)現(xiàn)靜態(tài)圖像及視頻的采集、編碼,并將 采集壓縮編碼后的數(shù)據(jù)傳送到視頻中心服務(wù)器, 在2G/3G 移動終端中 以 WAP 或流媒體客戶端方式直接查看遠(yuǎn)程圖像。 系統(tǒng)最大的特點(diǎn)是采 用了分布式架構(gòu)的 C/S(采集端至視頻中心服務(wù)器)和 B/S(WAP 服 務(wù)器至移動終端)結(jié)構(gòu)便于系統(tǒng)的動態(tài)擴(kuò)展;同時也借助了 WAP 技術(shù) 實(shí)現(xiàn)了傳統(tǒng)視頻監(jiān)控的無線化。

    標(biāo)簽: ARM9 無線圖像 采集系統(tǒng)

    上傳時間: 2013-07-05

    上傳用戶:cuibaigao

  • 基于ARM920T和Linux的具有轉(zhuǎn)儲功能的MP4播放器的設(shè)計(jì)與實(shí)現(xiàn).rar

    河北工業(yè)大學(xué)碩士學(xué)位論文 論文研究在 ARM920T硬件平臺以及Linux軟件平臺上, 通過構(gòu)建完整的嵌入式Linux系統(tǒng)并移植多媒體播放器MPlayer,完成一款具有轉(zhuǎn)儲功能的MP4播放器。在這個過程中研究了Linux系統(tǒng)移植、探索了USB驅(qū)動程序、學(xué)習(xí)了文件系統(tǒng)的構(gòu)建并完成了多媒體播 放器 MPlayer 的移植,最終實(shí)現(xiàn)了一款基于嵌入式 Linux 軟件平臺具有轉(zhuǎn)儲功能的 MP4 播放器,使得 MP4 播放器可以通過 USB 接口對可移動硬盤上的信息進(jìn)行操作。通過該研究過程構(gòu)建了嵌入式軟件系統(tǒng),以實(shí)現(xiàn)更好的系統(tǒng)性能,最重要的是可以在實(shí)踐基礎(chǔ)上增加對系統(tǒng)移植和驅(qū)動開發(fā)理論的理解并積累豐富的系統(tǒng)移植經(jīng)驗(yàn),以促進(jìn)我們?nèi)ダ斫廛浖_ 發(fā)項(xiàng)目及其與目標(biāo)硬件移植和優(yōu)化的關(guān)系。

    標(biāo)簽: Linux 920T ARM 920

    上傳時間: 2013-07-08

    上傳用戶:sclyutian

  • SVPWM算法優(yōu)化及其FPGACPLD實(shí)現(xiàn).rar

    電壓空間矢量脈沖寬度調(diào)制技術(shù)是一種性能優(yōu)越、易于數(shù)字化實(shí)現(xiàn)的脈沖寬度調(diào)制方案。在常規(guī)SVPWM算法中,判定等效電壓空間矢量所處扇區(qū)位置時需要進(jìn)行坐標(biāo)旋轉(zhuǎn)和反正切三角函數(shù)的運(yùn)算,計(jì)算特定電壓空間矢量作用時間時需要進(jìn)行正弦、余弦三角函數(shù)的運(yùn)算以及過飽和情況下的歸一化處理過程,同時,在整個SVPWM算法中還包含了無理數(shù)的運(yùn)算,這些復(fù)雜計(jì)算不可避免地會產(chǎn)生大量計(jì)算誤差,對高精度實(shí)時控制產(chǎn)生不可忽視的影響,而且這些復(fù)雜運(yùn)算的計(jì)算量大,對系統(tǒng)的處理速度要求高,程序設(shè)計(jì)復(fù)雜,系統(tǒng)運(yùn)行時間長,占用系統(tǒng)資源多。因此,從工程實(shí)際應(yīng)用的角度出發(fā),需要對常規(guī)SVPWM算法進(jìn)行優(yōu)化設(shè)計(jì)。 本文提出的優(yōu)化SVPWM算法,只需進(jìn)行普通的四則運(yùn)算,計(jì)算非常簡單,克服了上述常規(guī)SVPWM算法中的缺點(diǎn),同時,采用交叉分配零電壓空間矢量,并將零電壓空間矢量的切換點(diǎn)置于各扇區(qū)中點(diǎn)的方法,達(dá)到降低三相橋式逆變電路中開關(guān)器件開關(guān)損耗的目的。SVPWM算法要求高速的數(shù)據(jù)處理能力,傳統(tǒng)的MCU、DSP都難以滿足其要求,而具有高速數(shù)據(jù)處理能力的FPGA/CPLD則可以很好的實(shí)現(xiàn)SVPWM的控制功能,在實(shí)時性、靈活性等方面有著MCU、DSP無法比擬的優(yōu)越性。本文利用MATLAB/Simulink軟件對優(yōu)化的SVPWM系統(tǒng)原型進(jìn)行建模和仿真,當(dāng)仿真效果達(dá)到SVPWM系統(tǒng)控制要求后,在XilinxISE環(huán)境下采用硬件描述語言設(shè)計(jì)輸入方法與原理圖設(shè)計(jì)輸入方法相結(jié)合的混合設(shè)計(jì)輸入方法進(jìn)行FPGA/CPLD的電路設(shè)計(jì)與輸入,建立相同功能的SVPWM系統(tǒng)模型,然后利用ISESimulator(VHDL/Verilog)仿真器進(jìn)行功能仿真和性能分析,驗(yàn)證了本文提出的SVPWM優(yōu)化設(shè)計(jì)方案的可行性和有效性。

    標(biāo)簽: FPGACPLD SVPWM 算法優(yōu)化

    上傳時間: 2013-07-30

    上傳用戶:15953929477

  • 基于ARMDSP架構(gòu)的太陽能光伏智能并網(wǎng)逆變器.rar

    隨著世界能源危機(jī)的到來,太陽能光伏發(fā)電在能源結(jié)構(gòu)中正在發(fā)揮著越來越大的作用。而太陽能光伏發(fā)電系統(tǒng)的核心部件并網(wǎng)逆變器的性能還需要進(jìn)一步提高。為了迎合市場上對高品質(zhì)、高性能、智能化并網(wǎng)逆變器的需求,我們將ARM+DSP架構(gòu)作為并網(wǎng)逆變器的控制系統(tǒng)。本系統(tǒng)集成了ARM和DSP的各自的強(qiáng)大功能,使并網(wǎng)逆變器的性能和智能化水平得到了顯著提高。本論文是基于山東大學(xué)魯能實(shí)習(xí)基地“光伏并網(wǎng)逆變器項(xiàng)目”,目前已經(jīng)試制出樣機(jī)。本人主要負(fù)責(zé)并網(wǎng)逆變器控制系統(tǒng)的軟硬件設(shè)計(jì)工作。本文主要研究內(nèi)容有: @@ 1.本并網(wǎng)逆變器采用了內(nèi)高頻環(huán)逆變技術(shù)。文中詳細(xì)分析了這種逆變器的優(yōu)缺點(diǎn),進(jìn)行了充分的系統(tǒng)分析和論證。 @@ 2.采用MATLAB/Simulink軟件對并網(wǎng)逆變器的控制算法進(jìn)行仿真,包括前級DC-DC變換的控制算法以及后級DC-AC逆變的控制算法。通過仿真驗(yàn)證了所設(shè)計(jì)算法的可行性,對DSP程序開發(fā)提供了很好的指導(dǎo)意義。 @@ 3.本文將ARM+DSP架構(gòu)作為逆變器的控制系統(tǒng),并設(shè)計(jì)了相應(yīng)的硬件控制系統(tǒng)。DSP控制板硬件系統(tǒng)包括AD數(shù)據(jù)采集、硬件電流保護(hù)、電源、eCAN總線,SPI總線等硬件電路。ARM板硬件系統(tǒng)包括SPI總線、RS232總線、RS480總線、以太網(wǎng)總線、LCD顯示、實(shí)時時鐘、鍵盤等硬件電路。 @@ 4.本文設(shè)計(jì)和實(shí)現(xiàn)了兩種最大功率點(diǎn)跟蹤控制算法:功率擾動觀察法或增量電導(dǎo)法;孤島檢測方法采用被動式和主動式兩種檢測方式,被動式所采用的方法是將過/欠電壓和電壓相位突變檢測相結(jié)合的方式,主動式采用正反饋頻率偏移法;為了實(shí)現(xiàn)并網(wǎng)逆變器的輸出電流與電網(wǎng)電壓同頻同相,使用了軟件鎖相環(huán)控制技術(shù)。本文分別給出了以上各種算法的控制程序流程圖。 @@ 5.本文也給出了AD數(shù)據(jù)采集、eCAN總線、RS232、RS485、以太網(wǎng)、PWM輸出等程序流程圖,以及DSP和ARM之間的SPI總線通信程序流程圖。并且分別給出了ARM管理機(jī)控制系統(tǒng)主程序流程圖和DSP控制機(jī)控制系統(tǒng)主程序流程圖。 @@ 6.最后對并網(wǎng)逆變器樣機(jī)進(jìn)行實(shí)驗(yàn)結(jié)果分析。結(jié)果顯示:該樣機(jī)基本上實(shí)現(xiàn)了本文提出的設(shè)計(jì)方案所應(yīng)完成的各項(xiàng)功能,樣機(jī)的性能比較理想。 @@關(guān)鍵詞:太陽能光伏;并網(wǎng)逆變器;SPWM; DSP; ARM

    標(biāo)簽: ARMDSP 架構(gòu) 太陽能光伏

    上傳時間: 2013-07-09

    上傳用戶:趙安qw

  • 基于嵌入式Linux的多媒體播放器設(shè)計(jì).rar

    隨著二十一世紀(jì)的到來,人類進(jìn)入了后PC時代。在這一階段,嵌入式技術(shù)得到了飛速發(fā)展和廣泛應(yīng)用。目前,嵌入式技術(shù)及其產(chǎn)品已廣泛應(yīng)用于智能家用電器、智能建筑、儀器儀表、通訊產(chǎn)品、工業(yè)控制、掌上型電腦、各種智能IC卡的應(yīng)用等等。將嵌入式系統(tǒng)應(yīng)用于多媒體移動終端,充分發(fā)揮了嵌入式系統(tǒng)的低功耗、集成度高、可擴(kuò)充能力強(qiáng)等特點(diǎn),可以達(dá)到集移動、語音、圖像等各種功能于一身的效果?;谝陨媳尘埃疚奶岢隽艘环N基于嵌入式Linux的多媒體播放器設(shè)計(jì)方案。 本文首先詳細(xì)分析了ARM體系結(jié)構(gòu),研究了嵌入式Linux操作系統(tǒng)在ARM9微處理器的移植技術(shù),包括交叉編譯環(huán)境的建立、引導(dǎo)裝載程序應(yīng)用、移植嵌入式Linux內(nèi)核及建立根文件系統(tǒng),并且實(shí)現(xiàn)了嵌入式Linux到EP9315開發(fā)板的移植。 由于嵌入式系統(tǒng)本身硬件條件的限制,常用在PC機(jī)的圖形用戶界面GUI系統(tǒng)不適合在其上運(yùn)行。為此,本文選擇了Qt/Embedded作為研究對象,在對其體系結(jié)構(gòu)等方面進(jìn)行研究基礎(chǔ)上,實(shí)現(xiàn)了Qt/Embedded到EP9315開發(fā)板的移植,完成了嵌入式圖形用戶界面開發(fā),使得系統(tǒng)擁有良好的操作界面。 針對現(xiàn)今MP3文件格式廣泛流行的特點(diǎn),本文設(shè)計(jì)了MP3播放器。在深入研究了MP3文件編碼原理的基礎(chǔ)上,詳細(xì)論述了播放器的設(shè)計(jì)過程,沒有使用硬件解碼方案,采用了軟件解碼,降低了系統(tǒng)開發(fā)成本:在視頻播放方面,本文實(shí)現(xiàn)了Linux系統(tǒng)下的通用媒體播放器——Mplayer到EP9315開發(fā)板的移植。通過對音頻數(shù)據(jù)輸出的研究,解決了Mplayer播放聲音不正常的問題,實(shí)現(xiàn)了一個集音樂和視頻播放于一體的嵌入式多媒體播放系統(tǒng)。 最后,總結(jié)了論文所做的工作,指出了嵌入式多媒體播放器所需要進(jìn)一步解決和完善的問題。

    標(biāo)簽: Linux 嵌入式 多媒體播放器

    上傳時間: 2013-04-24

    上傳用戶:梧桐

  • 運(yùn)算放大器、比較器設(shè)計(jì)指南.rar

    運(yùn)算放大器、比較器設(shè)計(jì)指南,運(yùn)算放大器、比較器設(shè)計(jì)指南

    標(biāo)簽: 運(yùn)算放大器 比較器 設(shè)計(jì)指南

    上傳時間: 2013-07-19

    上傳用戶:a673761058

  • 數(shù)字邏輯電路的ASIC設(shè)計(jì).pdf.rar

    書名:數(shù)字邏輯電路的ASIC設(shè)計(jì)/實(shí)用電子電路設(shè)計(jì)叢書 作者:(日)小林芳直 著,蔣民 譯,趙寶瑛 校 出版社:科學(xué)出版社 原價(jià):30.00 出版日期:2004-9-1 ISBN:9787030133960 字?jǐn)?shù):348000 頁數(shù):293 印次: 版次:1 紙張:膠版紙 開本: 商品標(biāo)識:8901735 編輯推薦 -------------------------------------------------------------------------------- 內(nèi)容提要 -------------------------------------------------------------------------------- 本書是“實(shí)用電子電路設(shè)計(jì)叢書”之一。本書以實(shí)現(xiàn)高速高可靠性的數(shù)字系統(tǒng)設(shè)計(jì)為目標(biāo),以完全同步式電路為基礎(chǔ),從技術(shù)實(shí)現(xiàn)的角度介紹ASIC邏輯電路設(shè)計(jì)技術(shù)。內(nèi)容包括:邏輯門電路、邏輯壓縮、組合電路、Johnson計(jì)數(shù)器、定序器設(shè)計(jì)及應(yīng)用等,并介紹了實(shí)現(xiàn)最佳設(shè)計(jì)的各種工程設(shè)計(jì)方法。 本書可供信息工程、電子工程、微電子技術(shù)、計(jì)算技術(shù)、控制工程等領(lǐng)域的高等院校師生及工程技術(shù)人員、研制開發(fā)人員學(xué)習(xí)參考。 目錄 -------------------------------------------------------------------------------- 第1章 ASIC=同步式設(shè)計(jì)=更高可靠性設(shè)計(jì)方法的實(shí)現(xiàn) 1.1 面向高性能系統(tǒng)的設(shè)計(jì) 1.2 同步電路的不足 1.3 同步電路設(shè)計(jì) 1.4 ASIC機(jī)能設(shè)計(jì)方法有待思考的地方 第2章 邏輯門電路詳解 2.1 邏輯門電路的最基本的知識 2.2 加法電路及其構(gòu)成方法 2.3 其他輸入信號為3位的邏輯單元 2.4 復(fù)合邏輯門電路的調(diào)整 第3章 邏輯壓縮與奎恩·麥克拉斯基法 3.1 除去玻色項(xiàng)的方法 3.2 奎恩·麥克拉斯基法 第4章 組合電路設(shè)計(jì) 4.1 選擇器、解碼器、編碼器 4.2 比較和運(yùn)算電路的設(shè)計(jì) 第5章 計(jì)數(shù)器電路的設(shè)計(jì) 5.1 計(jì)數(shù)器設(shè)計(jì)的基礎(chǔ) 5.2 各種各樣的計(jì)數(shù)器設(shè)計(jì) 5.3 LFSR(M系列發(fā)生器)的設(shè)計(jì) 第6章 江遜計(jì)數(shù)器 6.1 設(shè)計(jì)高可靠性的江遜計(jì)數(shù)器 6.2 沖刷順序的組成 第7章 定序器設(shè)計(jì) 7.1 定序器電路設(shè)計(jì)的基礎(chǔ)知識 7.2 把江遜計(jì)數(shù)器制作成狀態(tài)機(jī) 7.3 一比特?zé)嵛粻顟B(tài)機(jī)與江遜狀態(tài)機(jī) 7.4 跳躍動作的設(shè)計(jì) 第8章 定序器的高可靠化技術(shù) 8.1 高可靠性定序器概述 8.2 關(guān)注高可靠性江遜狀態(tài)機(jī) 第9章 定序器的應(yīng)用設(shè)計(jì) 9.1 軟件處理與硬件處理 9.2 自動扶梯的設(shè)計(jì) 9.3 信號機(jī)的設(shè)計(jì) 9.4 數(shù)碼存錢箱的設(shè)計(jì) 9.5 數(shù)字鎖相環(huán)的設(shè)計(jì) 第10章 實(shí)現(xiàn)最佳設(shè)計(jì)的方法 10.1 如何杜絕運(yùn)行錯誤的產(chǎn)生 10.2 16位乘法器的電路整定 10.3 冒泡分類器(bubble sorter)的電路設(shè)定 參考文獻(xiàn)

    標(biāo)簽: ASIC 數(shù)字邏輯電路

    上傳時間: 2013-06-15

    上傳用戶:龍飛艇

  • 正弦波逆變器.rar

    正弦波逆變器理論基礎(chǔ)知識,劉鳳君老師作品,對初學(xué)者和正在進(jìn)行逆變器設(shè)計(jì)及改進(jìn)會有幫助

    標(biāo)簽: 正弦波逆變器

    上傳時間: 2013-07-06

    上傳用戶:liber

  • 基于FPGA的ADC并行測試方法研究.rar

    高性能ADC產(chǎn)品的出現(xiàn),給混合信號測試領(lǐng)域帶來前所未有的挑戰(zhàn)。并行ADC測試方案實(shí)現(xiàn)了多個ADC測試過程的并行化和實(shí)時化,減少了單個ADC的平均測試時間,從而降低ADC測試成本。 本文實(shí)現(xiàn)了基于FPGA的ADC并行測試方法。在閱讀相關(guān)文獻(xiàn)的基礎(chǔ)上,總結(jié)了常用ADC參數(shù)測試方法和測試流程。使用FPGA實(shí)現(xiàn)時域參數(shù)評估算法和頻域參數(shù)評估算法,并對2個ADC在不同樣本數(shù)條件下進(jìn)行并行測試。 通過在FPGA內(nèi)部實(shí)現(xiàn)ADC測試時域算法和頻域算法相結(jié)合的方法來搭建測試系統(tǒng),完成音頻編解碼器WM8731L的控制模式接口、音頻數(shù)據(jù)接口、ADC測試時域算法和頻域算法的FPGA實(shí)現(xiàn)。整個測試系統(tǒng)使用Angilent 33220A任意信號發(fā)生器提供模擬激勵信號,共用一個FPGA內(nèi)部實(shí)現(xiàn)的采樣時鐘控制模塊。并行測試系統(tǒng)將WM8731.L片內(nèi)的兩個獨(dú)立ADC的串行輸出數(shù)據(jù)分流成左右兩通道,并對其進(jìn)行串并轉(zhuǎn)換。然后對左右兩個通道分別配置一個FFT算法模塊和時域算法模塊,并行地實(shí)現(xiàn)了ADC參數(shù)的評估算法。 在樣本數(shù)分別為128和4096的實(shí)驗(yàn)條件下,對WM8731L片內(nèi)2個被測.ADC并行地進(jìn)行參數(shù)評估,被測參數(shù)包括增益GAIN、偏移量OFFSET、信噪比SNR、信號與噪聲諧波失真比SINAD、總諧波失真THD等5個常用參數(shù)。實(shí)驗(yàn)結(jié)果表明,通過在FPGA內(nèi)配置2個獨(dú)立的參數(shù)計(jì)算模塊,可并行地實(shí)現(xiàn)對2個相同ADC的參數(shù)評估,減小單個ADC的平均測試時間。 FPGA片內(nèi)實(shí)時評估算法的實(shí)現(xiàn)節(jié)省了測試樣本傳輸至自動測試機(jī)PC端的時間。而且只需將HDL代碼多次復(fù)制,就可實(shí)現(xiàn)多個被測ADC在同一時刻并行地被評估,配置靈活?;贔PGA的ADC并行測試方法易于實(shí)現(xiàn),具有可行性,但由于噪聲的影響,測試精度有待進(jìn)一步提高。該方法可用于自動測試機(jī)的混合信號選項(xiàng)卡或測試子系統(tǒng)。 關(guān)鍵詞:ADC測試;并行;參數(shù)評估;FPGA;FFT

    標(biāo)簽: FPGA ADC 并行測試

    上傳時間: 2013-07-11

    上傳用戶:tdyoung

主站蜘蛛池模板: 城口县| 唐河县| 墨竹工卡县| 四子王旗| 大兴区| 湟中县| 赤壁市| 伊春市| 万盛区| 都昌县| 策勒县| 石渠县| 都江堰市| 尚义县| 弋阳县| 苏尼特右旗| 岐山县| 三门县| 罗源县| 清水县| 灵丘县| 南漳县| 襄城县| 刚察县| 大埔区| 乌兰浩特市| 原平市| 平武县| 岑巩县| 绍兴市| 封开县| 永新县| 漠河县| 读书| 旬邑县| 云阳县| 富裕县| 贺兰县| 布拖县| 礼泉县| 阿坝县|