亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

頻率特性

  • 無線擴頻集成電路開發(fā)中信道編解碼技術(shù)研究與FPGA實現(xiàn)

    本論文主要對無線擴頻集成電路設(shè)計中的信道編解碼算法進行研究并對其FPGA實現(xiàn)思路和方法進行相關(guān)研究。 近年來無線局域網(wǎng)IEEE802.11b標(biāo)準(zhǔn)建議物理層采用無線擴頻技術(shù),所以開發(fā)一套擴頻通信芯片具有重大的現(xiàn)實意義。無線擴頻通信系統(tǒng)與常規(guī)通信相比,具有很強的抗干擾能力,并具有信息蔭蔽、多址保密通信等特點。無線信道的特性較復(fù)雜,因此在無線擴頻集成電路設(shè)計中,加入信道編碼是提高芯片穩(wěn)定性的重要方法。 在了解擴頻通信基本原理的基礎(chǔ)上,本文提出了“串聯(lián)級聯(lián)碼+兩次交織”的信道編碼方案。串聯(lián)的級聯(lián)碼由外碼——(15,9,4)里德-所羅門(Reed-Solomon)碼,和內(nèi)碼-(2,1,3)卷積碼構(gòu)成,交織則采用交織深度為4的塊交織。重點對RS碼的時域迭代譯碼算法和卷積碼的維特比譯碼算法進行了詳細的討論,并完成信道編譯碼方案的性能仿真及用FPGA實現(xiàn)的方法。 計算機仿真的結(jié)果表明,采用此信道編碼方案可以較好的改善現(xiàn)有仿真系統(tǒng)的誤符號率。 本論文的內(nèi)容安排如下:第一章介紹了無線擴頻通信技術(shù)的發(fā)展?fàn)顟B(tài)以及國內(nèi)外開發(fā)擴頻通信芯片的現(xiàn)狀,并給出了本論文的研究內(nèi)容和安排。第二章主要介紹了擴頻通信的基本原理,主要包括擴頻通信的定義、理論基礎(chǔ)和分類,直接序列擴頻通信方式的數(shù)學(xué)模型。第三章介紹了基本的信道編碼原理,信道編碼的分類和各自的特點。第四章給出了本課題選擇的信道編碼方案——“串聯(lián)級聯(lián)碼+兩次交織”,詳細討論了方案中里德-所羅門(Reed-Solomon)碼和卷積碼的基本原理、編碼算法和譯碼算法。最后給出編碼方案的實際參數(shù)。第五章對第四章提出的編碼方案進行了性能仿真。第六章結(jié)合項目實際,討論了FPGA開發(fā)基帶擴頻通信系統(tǒng)的設(shè)計思路和方法。首先對FPGA開發(fā)流程以及實際開發(fā)的工具進行了簡要的介紹,然后給出了擴頻通信系統(tǒng)的總體設(shè)計。對發(fā)射和接收子系統(tǒng)中信道編碼、解碼等相關(guān)功能模塊的實現(xiàn)原理和方法進行分析。第七章對論文的工作進行總結(jié)。

    標(biāo)簽: FPGA 無線擴頻 信道編解 技術(shù)研究

    上傳時間: 2013-07-07

    上傳用戶:時代電子小智

  • 基于ARM和USB2.0的瞬變電磁數(shù)據(jù)采集系統(tǒng)的研究與設(shè)計

    瞬變電磁法作為一種重要的地球物理探測方法,由于它在時間和空間上的可分性,使得這種方法簡單易行,信息豐富,精度較高,低成本,見效快,從而在礦藏勘探、鉆井和海洋勘探等領(lǐng)域得到了廣泛的應(yīng)用。隨著接收儀器的數(shù)字化和智能化,發(fā)射功率的增大,數(shù)字模型計算正反演的應(yīng)用,解釋水平的提高,瞬變電磁法可解決的地質(zhì)問題不斷擴大,幾乎涉及了物探工作的各個領(lǐng)域:礦產(chǎn)勘探,構(gòu)造探測,水文與工程、地質(zhì)調(diào)查,環(huán)境調(diào)查與監(jiān)測以及考古等。近年來,在找水、市政工程、土壤鹽堿化和污染調(diào)查、淺層石油構(gòu)造填圖,以及礦井突水預(yù)測等領(lǐng)域都取得了良好效果。 瞬變電磁法探測系統(tǒng)包括發(fā)射機和接收機兩部分。接收機用作在噪聲中提取由發(fā)射機發(fā)射的一次場信號在地下導(dǎo)體中感應(yīng)出的二次場信息,其信息反映了地下導(dǎo)體的電阻率差異,通過對該信息數(shù)據(jù)的處理了解探測目標(biāo)的特性從而達到探測的目的。 瞬變電磁信號具有早期信號幅度大、衰減快,而中晚期信號幅度小、衰減慢的大動態(tài)范圍的特點。因此,必須設(shè)計出能適應(yīng)這種瞬時變化快、動態(tài)范圍大數(shù)據(jù)信號要求的高性能數(shù)據(jù)采集系統(tǒng)。同時,瞬變電磁探測系統(tǒng)的工作環(huán)境大都是在野外,因此,為適應(yīng)野外工作的需要,數(shù)據(jù)采集卡尤其要有較低的功耗。 本論文在總結(jié)其他數(shù)據(jù)采集系統(tǒng)設(shè)計的基礎(chǔ)上,提高采樣速率和采樣精度、采用分段放大技術(shù)避免放大飽和和實現(xiàn)對小信號的有效識別、改用ARM作為核心處理器實現(xiàn)對接收機的有效控制、改進USB2.0的實際傳輸速度、改用自適應(yīng)濾波法等噪聲抑制方法組合實現(xiàn)抗干擾和噪聲濾除設(shè)計,成功設(shè)計和實現(xiàn)了一套基于ARM和USB2.0的瞬變電磁數(shù)據(jù)采集系統(tǒng),該系統(tǒng)具有高性能,低功耗,抗干擾能力強,低成本的特點,已成功應(yīng)用于瞬變電磁探測實踐,并取得良好效果,極大的滿足了瞬變電磁探測系統(tǒng)的需要。同時,該系統(tǒng)對于其他數(shù)據(jù)采集系統(tǒng)的設(shè)計具有一定的借鑒意義。

    標(biāo)簽: ARM 2.0 USB 瞬變電磁

    上傳時間: 2013-06-21

    上傳用戶:txfyddz

  • 基于ARM和WindowsCE的H264解碼器的研究及優(yōu)化

    隨著通信產(chǎn)業(yè)的發(fā)展,尤其是今年3G牌照的發(fā)放,視頻業(yè)務(wù)在移動多媒體方面將會有更加重要的地位,所以在移動終端上實現(xiàn)支持高效視頻編碼標(biāo)準(zhǔn)的解碼功能就成為一項非常有實際意義的工作。 H.264作為新一代的高壓縮率的視頻標(biāo)準(zhǔn),憑借其較高的壓縮率和優(yōu)秀圖像質(zhì)量,使得H.264只要利用較小的空間就能存儲更多的視頻數(shù)據(jù),在更低的網(wǎng)絡(luò)帶寬條件下提供更優(yōu)質(zhì)量的視頻。然而高度的壓縮必然付出較高的硬件代價。如何能完成視頻良好解碼并能節(jié)約硬件資源成為研究熱點。 考慮到H.264視頻編解碼的計算復(fù)雜度,在硬件選擇上一般比較注重高性能處理器的選擇。計算目前主流的實現(xiàn)方式包括ASIC的專用集成芯片實現(xiàn)或者是DSP的軟件實現(xiàn)。ARM處理器伴隨技術(shù)的進步,尤其是對支持?jǐn)?shù)字信號處理的功能加強后,在視頻編解碼領(lǐng)域的應(yīng)用也越來越廣泛。 本文以WindowsCE5.0和S3C2440A嵌入式平臺作為H.264解碼器的載體,研究的代碼版本是t264-src-0.14,主要進行了以下幾個方面的工作: 研究了H.264視頻壓縮標(biāo)準(zhǔn)和它的體系結(jié)構(gòu),尤其是對解碼器部分進行了硬件要求的分析。 深入研究了WINCE5.0和ARM結(jié)合的平臺特性,根據(jù)實際的硬件平臺需要,定制了相應(yīng)的操作系統(tǒng)。 完成了基于T264代碼的解碼庫在WINCE5.0下的移植,并進行了相應(yīng)的代碼和算法的優(yōu)化并完成了基于WINCE5.0操作系統(tǒng)下播放程序的編寫。 通過實驗數(shù)據(jù)證明,在基于單核的ARM芯片中,主要靠軟件進行QCIF格式的H.264視頻解碼從而獲得良好播放效果的方法是有效的。

    標(biāo)簽: WindowsCE H264 ARM 解碼器

    上傳時間: 2013-07-24

    上傳用戶:myworkpost

  • 基于H.264的無線傳輸差錯控制及解碼器的ARM實現(xiàn)

    信息化社會的到來以及IP技術(shù)的興起,正深刻的改變著電信網(wǎng)絡(luò)的面貌以及未來技術(shù)發(fā)展的走向。無線通信技術(shù)的發(fā)展為實現(xiàn)數(shù)字化社區(qū)提供了有力的保證。而視頻通信則成為多媒體業(yè)務(wù)的核心。如何在環(huán)境惡劣的無線環(huán)境中,實時傳輸高質(zhì)量的視頻面臨著巨大的挑戰(zhàn),因此這也成為人們的研究熱點。 對于無線移動信道來說,網(wǎng)絡(luò)的可用帶寬是有限的。由于多徑、衰落、時延擴展、噪聲影響和信道干擾等原因,無線移動通信不僅具有帶寬波動的特點,而且信道誤碼率高,經(jīng)常會出現(xiàn)連續(xù)的、突發(fā)性的傳輸錯誤。無線信道可用帶寬與傳輸速率的時變特性,使得傳輸?shù)目煽啃源鬄榻档汀?視頻播放具有嚴(yán)格的實時性要求,這就要求網(wǎng)絡(luò)為視頻的傳輸提供足夠的帶寬.有保障的延時和誤碼率。為了獲得可接受的重建視頻質(zhì)量,視頻傳輸至少需要28Kbps左右的帶寬。而且視頻傳輸對時延非常敏感。然而無線移動網(wǎng)絡(luò)卻無法提供可靠的服務(wù)質(zhì)量。 基于無線視頻通信面臨的挑戰(zhàn),本文在對新一代視頻編碼國際標(biāo)準(zhǔn)H.264/AVC研究的基礎(chǔ)上,主要在提高其編碼效率和H.264的無線傳輸抗誤碼性能,以及如何在嵌入式環(huán)境下實現(xiàn)H.264解碼器進行了研究。 結(jié)合低碼率和幀內(nèi)刷新,提出一種針對感興趣區(qū)的可變幀內(nèi)刷新方法。實驗表明該方法可以使用較少的碼率對感興趣區(qū)域進行更好的錯誤控制,以提高區(qū)域圖像質(zhì)量,同時能根據(jù)感興趣區(qū)及信道的狀況自動調(diào)整宏塊刷新數(shù)量,充分利用有限的碼率。 為了有效的平衡編碼效率和抗誤碼能力的之間的矛盾,筆者提出了一種自適應(yīng)FMO(Flexible Macroblock Order)編碼方法,可根據(jù)圖像的復(fù)雜度自適應(yīng)地選擇編碼所需的FMO模式。仿真結(jié)果表明這種FMO編碼方式完全可行,且在運動復(fù)雜度頻繁變化時效果更加明顯,完全可應(yīng)用在環(huán)境惡劣的無線信道中。 在對嵌入式PXA270硬件結(jié)構(gòu)和X264研究的基礎(chǔ)上,基本實現(xiàn)了基于H.264的嵌入式解碼,在PXA270基礎(chǔ)上進行環(huán)境的配置,定制WirtCE操作系統(tǒng),并編譯、產(chǎn)生開發(fā)所用的SDK和下載內(nèi)核到目標(biāo)機。利用開發(fā)工具EVC實現(xiàn)在PC機上的實時開發(fā)和在線仿真調(diào)試,最終實現(xiàn)了對無差錯H.264碼流實時解碼。

    標(biāo)簽: 264 ARM 無線傳輸 差錯控制

    上傳時間: 2013-06-18

    上傳用戶:也一樣請求

  • 橫店東磁功率磁芯特性參數(shù).pdf

    介紹了橫店東磁有限公司的各種功率磁芯特性參數(shù),其性能可與TDK相比,是設(shè)計開關(guān)電源的好資料

    標(biāo)簽: 功率 磁芯特性 參數(shù)

    上傳時間: 2013-04-24

    上傳用戶:a673761058

  • DVBT信道編解碼算法研究及FPGA實現(xiàn)

    數(shù)字通信系統(tǒng)中,在實際信道上傳輸數(shù)字信號時,由于信道傳輸特性不理想及噪聲的影響,接收端所收到的數(shù)字信號不可避免地會發(fā)生錯誤。為了減小誤碼率,提高接收質(zhì)量,必須采用差錯控制編碼。對于數(shù)字視頻通信系統(tǒng)這類高碼率,高要求的系統(tǒng),為了提供優(yōu)良的圖象質(zhì)量,采用差錯控制編碼尤為重要。 本文采用的DVB-T系統(tǒng)差錯控制技術(shù)是針對于數(shù)字視頻通信而設(shè)計的,提出了糾錯編碼結(jié)合交織技術(shù)的實現(xiàn)方案,即RS(204,188,8)截短碼、卷積交織、卷積碼三種技術(shù)的級聯(lián)。各技術(shù)中的參數(shù)設(shè)計為輸入的MPEG-2傳輸流(TS流)提供了便利,在編碼后可以保持傳輸流的幀結(jié)構(gòu)和同步字節(jié)不改變,使接收端的同步捕獲和同步跟蹤成為可能。 本文首先簡要介紹了差錯控制技術(shù),DVB-T系統(tǒng),以及硬件實現(xiàn)所用到的FPGA實現(xiàn)方法。然后分別研究RS碼、卷積交織、卷積碼的編解碼原理,并提出了三類技術(shù)的硬件實現(xiàn)方案。其中,重點論述了RS碼解碼的硬件實現(xiàn)。將RS碼解碼分為四個模塊:伴隨式計算,BM迭代,錢搜索和錯誤值計算,分別講述每個模塊的電路設(shè)計方案并給出仿真結(jié)果。最后,將該差錯控制系統(tǒng)應(yīng)用于一個輸出速率恒定的實際數(shù)字視頻通信系統(tǒng)中,按系統(tǒng)需要,加入了接口電路和速率控制的設(shè)計。

    標(biāo)簽: DVBT FPGA 信道 編解碼

    上傳時間: 2013-04-24

    上傳用戶:gcs333

  • 卷積碼在CDMA2000中的應(yīng)用及其譯碼器FPGA實現(xiàn)

    數(shù)字信息在有噪聲的信道中傳輸時,受到噪聲的影響,誤碼總是不可避免的。根據(jù)香農(nóng)信息理論,只要使Es/N0足夠大,就可以達到任意小的誤碼率。采用差錯控制編碼,即信道編碼技術(shù),可以在一定的Es/N0條件下有效地降低誤碼率。按照對信息元處理方式不同,信道編碼分為分組碼與卷積碼兩類。卷積碼的k0和n0較小,實現(xiàn)最佳譯碼與準(zhǔn)最佳譯碼更加容易。卷積碼運用廣泛,被ITU選入第三代移動通信系統(tǒng),作為包括WCDMA,CDMA2000和TD-SCDMA在內(nèi)的信道編碼的標(biāo)準(zhǔn)方案。 本文研究了CDMA2000業(yè)務(wù)通道中的幀結(jié)構(gòu),對CDMA2000系統(tǒng)中的卷積碼特性及維特比譯碼的性能限進行了分析,并基于MATLAB平臺做了相應(yīng)的譯碼性能仿真。我們設(shè)計了一種可用于CDMA2000通信系統(tǒng)的通用、高速維特比譯碼器。該譯碼器在設(shè)計上具有以下創(chuàng)新之處:(1)采用通用碼表結(jié)構(gòu),支持可變碼率;幀控制模塊和頻率控制器模塊的設(shè)計中采用計數(shù)器、定時器等器件實現(xiàn)了可變幀長、可變數(shù)據(jù)速率的數(shù)據(jù)幀處理方式。(2)結(jié)合流水線結(jié)構(gòu)思想,利用四個ACS模塊并行運行,加快數(shù)據(jù)處理速度;在ACS模塊中,將路徑度量值存貯器的存儲結(jié)構(gòu)進行優(yōu)化,防止數(shù)據(jù)讀寫的阻塞,縮短存儲器讀寫時間,使譯碼器的處理速度更快。(3)為了防止路徑度量值和幸存路徑長度的溢出,提出了保護處理策略。我們還將設(shè)計結(jié)果在APEXEP20K30E芯片上進行了硬件實現(xiàn)。該譯碼器芯片具有可變的碼率和幀長處理能力,可以運行于40MHZ系統(tǒng)時鐘下,內(nèi)部最高譯碼速度可達625kbps。本文所提出的維特比譯碼器硬件結(jié)構(gòu)具有很強的通用性和高速性,可以方便地應(yīng)用于CDMA2000移動通信系統(tǒng)。

    標(biāo)簽: CDMA 2000 FPGA 卷積碼

    上傳時間: 2013-06-24

    上傳用戶:lingduhanya

  • 寬帶射頻數(shù)字接收機實驗平臺的FPGA實現(xiàn)

    該文利用FPGA技術(shù),設(shè)計了全概率寬帶數(shù)字接收機的實驗平臺,并在其上提出了數(shù)字接收機實現(xiàn)的可行性方法,以及對這些方法的驗證.該文的主要貢獻和創(chuàng)新有以下幾個方面.提出了并行結(jié)構(gòu)算法的工程實現(xiàn),討論了解決前端采樣的高速數(shù)據(jù)流遠遠超過后端DSP處理能力問題的可行性方法.利用多相濾波下變頻的并行結(jié)構(gòu)特點,使濾波器能夠以高效的形式實現(xiàn),也使得后端的混頻能夠工作在一個較低的速率上.經(jīng)過多相濾波下變頻處理后的數(shù)據(jù),在速率和數(shù)量上都有大幅減少,達到了現(xiàn)有通用DSP器件的處理能力的要求.針對多相濾波下變頻與短數(shù)據(jù)快速測頻算法的特點,用FPGA搭建了其實驗?zāi)P?并利用微機EPP接口,對實驗?zāi)繕?biāo)板進行控制并與其進行數(shù)據(jù)交換.利用FPGA的在線編程特性,可以方便靈活對各種實現(xiàn)方法加以驗證、比較.同時也給調(diào)試帶來了方便,可以每個模塊單獨調(diào)試而不用改變硬件結(jié)構(gòu),使調(diào)試效率大大提高.該平臺也可用來對其他數(shù)字處理算法進行實現(xiàn)性分析與實驗.參考軟件無線電設(shè)計的概念和國內(nèi)外相關(guān)文獻,提出了多項濾波下變頻結(jié)構(gòu)的FPGA實現(xiàn).傳統(tǒng)的DDC通過數(shù)字混頻、濾波、抽取實現(xiàn)數(shù)字下變頻,在高速A/D和電子偵察環(huán)境條件下商用DDC不能使用.該文采用濾波器多相分解方法,按數(shù)字混頻序列劃分調(diào)諧信道,使用先抽取,后低通濾波,再混頻的數(shù)字下變頻結(jié)構(gòu),高效實現(xiàn)了變載頻帶通信號數(shù)字下變頻.結(jié)合多相濾波下變頻結(jié)構(gòu)、算法對測頻精度及速度的要求,提出了短數(shù)據(jù)快速測頻算法的具體實現(xiàn),使用流水線的設(shè)計方法,提高了系統(tǒng)的數(shù)據(jù)吞吐率,在盡可能短的時間內(nèi)提供多相濾波下變頻所需的載頻位置信息.以上兩部分的FPGA實現(xiàn)除了純粹的算法模塊外,還包括測試用的外圍模塊,以及運行于實驗平臺上的控制模塊、緩存、數(shù)據(jù)控制等.這些模塊也用FPGA來實現(xiàn).

    標(biāo)簽: FPGA 寬帶 實驗 射頻

    上傳時間: 2013-06-22

    上傳用戶:haoxiyizhong

  • 無線擴頻集成電路開發(fā)中信道編解碼技術(shù)研究與FPGA實現(xiàn)

    本論文主要對無線擴頻集成電路設(shè)計中的信道編解碼算法進行研究并對其FPGA實現(xiàn)思路和方法進行相關(guān)研究。 近年來無線局域網(wǎng)IEEE802.11b標(biāo)準(zhǔn)建議物理層采用無線擴頻技術(shù),所以開發(fā)一套擴頻通信芯片具有重大的現(xiàn)實意義。無線擴頻通信系統(tǒng)與常規(guī)通信相比,具有很強的抗干擾能力,并具有信息蔭蔽、多址保密通信等特點。無線信道的特性較復(fù)雜,因此在無線擴頻集成電路設(shè)計中,加入信道編碼是提高芯片穩(wěn)定性的重要方法。 在了解擴頻通信基本原理的基礎(chǔ)上,本文提出了“串聯(lián)級聯(lián)碼+兩次交織”的信道編碼方案。串聯(lián)的級聯(lián)碼由外碼——(15,9,4)里德-所羅門(Reed-Solomon)碼,和內(nèi)碼-(2,1,3)卷積碼構(gòu)成,交織則采用交織深度為4的塊交織。重點對RS碼的時域迭代譯碼算法和卷積碼的維特比譯碼算法進行了詳細的討論,并完成信道編譯碼方案的性能仿真及用FPGA實現(xiàn)的方法。 計算機仿真的結(jié)果表明,采用此信道編碼方案可以較好的改善現(xiàn)有仿真系統(tǒng)的誤符號率。 本論文的內(nèi)容安排如下:第一章介紹了無線擴頻通信技術(shù)的發(fā)展?fàn)顟B(tài)以及國內(nèi)外開發(fā)擴頻通信芯片的現(xiàn)狀,并給出了本論文的研究內(nèi)容和安排。第二章主要介紹了擴頻通信的基本原理,主要包括擴頻通信的定義、理論基礎(chǔ)和分類,直接序列擴頻通信方式的數(shù)學(xué)模型。第三章介紹了基本的信道編碼原理,信道編碼的分類和各自的特點。第四章給出了本課題選擇的信道編碼方案——“串聯(lián)級聯(lián)碼+兩次交織”,詳細討論了方案中里德-所羅門(Reed-Solomon)碼和卷積碼的基本原理、編碼算法和譯碼算法。最后給出編碼方案的實際參數(shù)。第五章對第四章提出的編碼方案進行了性能仿真。第六章結(jié)合項目實際,討論了FPGA開發(fā)基帶擴頻通信系統(tǒng)的設(shè)計思路和方法。首先對FPGA開發(fā)流程以及實際開發(fā)的工具進行了簡要的介紹,然后給出了擴頻通信系統(tǒng)的總體設(shè)計。對發(fā)射和接收子系統(tǒng)中信道編碼、解碼等相關(guān)功能模塊的實現(xiàn)原理和方法進行分析。第七章對論文的工作進行總結(jié)。

    標(biāo)簽: FPGA 無線擴頻 信道編解 技術(shù)研究

    上傳時間: 2013-07-18

    上傳用戶:hbsunhui

  • 星載SAR高速FPGA預(yù)處理板的研制

    合成孔徑雷達的實時信號處理系統(tǒng),可以分成相對獨立的幾個階段,即A/D變換和緩存、距離向預(yù)處理器、方位向預(yù)處理器、距離向壓縮處理、轉(zhuǎn)置存儲器、方位向壓縮處理、逆轉(zhuǎn)置存儲器.合成孔徑雷達預(yù)處理的目的,就是緩解高處理數(shù)據(jù)率和低傳輸數(shù)據(jù)率的矛盾,使得在不太影響成像質(zhì)量的前提下,盡量減少傳輸?shù)臄?shù)據(jù)率,有利于后續(xù)處理的硬件實現(xiàn),做到實時處理.論文結(jié)合電子所合成孔徑雷達實時成像處理系統(tǒng),設(shè)計開發(fā)了基于Xilinx Virtex-E FPGA的星載SAR高速預(yù)處理板,該信號處理板處理能力強,結(jié)構(gòu)緊湊,運行效率高;其硬件電路的設(shè)計思路和結(jié)構(gòu)形式有很強的通用性和使用價值.論文重點研究了預(yù)處理的核心部分—固定系數(shù)FIR濾波器的設(shè)計問題.而固定系數(shù)FIR濾波器的實現(xiàn)問題的重點又是FPGA內(nèi)部的固定系數(shù)FIP濾波器實現(xiàn)問題,針對FPGA內(nèi)部的查找表資源,我們選擇目前流行的分布式算法來實現(xiàn)FIR濾波器的設(shè)計.對比于預(yù)處理器中其他濾波器設(shè)計方案,基于FPGA分布式算法的FIR濾波器的設(shè)計,避免了乘累加運算,提高了系統(tǒng)運行的速度并且節(jié)省了大量的FPGA資源.并且由于FPGA可編程的特性,所以可以靈活的改變?yōu)V波器的系數(shù)和階數(shù).所設(shè)計的電路簡單高速,工作正常、可靠,完全滿足了預(yù)處理器設(shè)計的技術(shù)要求.隨著超大規(guī)模集成電路技術(shù),高密度存儲器技術(shù),計算機技術(shù)的發(fā)展,一個全數(shù)字化的機載實時成像處理系統(tǒng)的研制,已經(jīng)不是非常困難的事情了.而在現(xiàn)有條件下,全數(shù)字化的高分辨率星載實時成像處理系統(tǒng)的研制,將是一個非常具有挑戰(zhàn)意義的課題,論文以星載SAR的預(yù)處理器設(shè)計為例,拋磚引玉,希望對未來全數(shù)字化星載實時成像處理系統(tǒng)的研制起到一定參考價值.

    標(biāo)簽: FPGA SAR 星載 預(yù)處理

    上傳時間: 2013-07-03

    上傳用戶:lanhuaying

主站蜘蛛池模板: 全椒县| 吉林市| 金湖县| 海安县| 个旧市| 中卫市| 合山市| 林口县| 崇州市| 长武县| 登封市| 沁源县| 承德县| 巴中市| 澄江县| 普宁市| 阜南县| 福海县| 桃江县| 普洱| 德昌县| 扶沟县| 时尚| 杭锦旗| 通河县| 广水市| 大荔县| 正定县| 中超| 苗栗市| 垣曲县| 卢湾区| 乡宁县| 广平县| 都江堰市| 星子县| 昌都县| 鄂尔多斯市| 唐海县| 栖霞市| 昆明市|