亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

顯示殼的工具

  • 基于FPGA的多功能電子測量系統(tǒng)的研究與實現(xiàn).rar

    隨著計算機和微電子技術(shù)的飛速發(fā)展,基于數(shù)字信號處理的示波器、信號發(fā)生器、邏輯分析儀和頻譜分析儀等測量儀器已經(jīng)應(yīng)用到各個領(lǐng)域并且發(fā)揮著重要作用,但這些儀器昂貴的價格阻礙了它們的普遍使用。 本文針對電子測量儀器技術(shù)發(fā)展和普及的情況,結(jié)合用FPGA實現(xiàn)數(shù)字信號處理的優(yōu)勢,研究一種基于FPGA的輔助性獨立電予測量儀器的軟件系統(tǒng)。這種儀器可以作為數(shù)模混合電路測試和驗證的工具,用來觀察模擬信號波形、數(shù)字信號時序波形、模擬信號的幅度頻譜,也可以用來產(chǎn)生DDS信號。在硬件選擇上,使用具有Altera公司CycloneⅡ器件的平臺來實現(xiàn)單片DSP系統(tǒng),這種芯片成本低廉、工作速度快、技術(shù)兼容性好;在軟件設(shè)計上,采用基于FPGA的可編程數(shù)字邏輯設(shè)計方法,這種方法具有開發(fā)難度小、功能擴展簡單等優(yōu)點。設(shè)計中采用的關(guān)鍵技術(shù)包括:基于FPGA和IP Core的Verilog HDL設(shè)計、數(shù)據(jù)采集、數(shù)據(jù)存儲、數(shù)據(jù)處理以及數(shù)據(jù)波形的實時顯示。對這些技術(shù)的研究探討不僅有理論研究價值,在科學(xué)實驗和產(chǎn)品設(shè)計中同樣具有重要的實用價值。系統(tǒng)的設(shè)計以低資源、高性能為目標(biāo),設(shè)計中采用了科學(xué)的模塊劃分、設(shè)計與集成的方法,在保持原四種信號處理功能不變的前提下,盡量多的節(jié)約各種FPGA資源,為實現(xiàn)低成本的輔助電子測量儀器提供了可能。

    標(biāo)簽: FPGA 多功能電子 測量系統(tǒng)

    上傳時間: 2013-06-05

    上傳用戶:love_stanford

  • 基于FPGA的PCI總線接口橋接邏輯設(shè)計.rar

    隨著信息技術(shù)的發(fā)展,數(shù)字信號的采集與處理在科學(xué)研究、工業(yè)生產(chǎn)、航空航天、醫(yī)療衛(wèi)生等部門得到越來越廣泛的應(yīng)用,這些應(yīng)用中對數(shù)字信號的傳輸速度提出了比較高的要求。傳統(tǒng)的基于ISA總線的信號傳輸效率低,嚴重制約著系統(tǒng)性能的提高。 PCI總線以其高性能、低成本、開放性、軟件兼容性等眾多優(yōu)點成為當(dāng)今最流行的計算機局部總線。但是,由于PCI總線硬件接口復(fù)雜、不易于接入、協(xié)議規(guī)范比較繁瑣等缺點,常常需要專用的接口芯片作為橋接,為了解決這一系列問題,本文提出了一種基于FPGA的PCI總線接口橋接邏輯的實現(xiàn)方案,支持PCI突發(fā)訪問方式,突發(fā)長度為8至128個雙字長度,核心FPGA芯片采用ALTERA公司的CYCLONE FPGA系列的EP1C6Q240C8,容量為6000個邏輯宏單元,速度為-8,編譯后系統(tǒng)速度可以達到80MHz,取得了良好的效果。 基于FPGA的PCI總線接口橋接邏輯的核心是PCI接口模塊。在硬件方面,特別討論了PCI接口模塊、地址轉(zhuǎn)換模塊、數(shù)據(jù)緩沖模塊、外部接口模塊和SRAM DMA控制模塊等五個功能模塊的設(shè)計方案和硬件電路實現(xiàn)方法,著重分析了PCI接口模塊的數(shù)據(jù)傳輸方式,采用模塊化的方法設(shè)計了內(nèi)部控制邏輯,并進行了相關(guān)的時序仿真和邏輯驗證,硬件需要軟件的配合才能實現(xiàn)其功能,因此設(shè)備驅(qū)動程序的設(shè)計是一個重要部分,論文研究了Windows XP體系結(jié)構(gòu)下的WDM驅(qū)動模式的組成、開發(fā)設(shè)備驅(qū)動程序的工具以及開發(fā)系統(tǒng)實際硬件的設(shè)備驅(qū)動程序時的一些關(guān)鍵技術(shù)。 本文最后利用基于FPGA的PCI總線接口橋接邏輯中的關(guān)鍵技術(shù),對PCI數(shù)據(jù)采集卡進行了整體方案的設(shè)計。該系統(tǒng)采用Altera公司的cyclone Ⅱ系列FPGA實現(xiàn)。

    標(biāo)簽: FPGA PCI 總線接口

    上傳時間: 2013-07-24

    上傳用戶:ca05991270

  • G.729語音編碼算法及其關(guān)鍵部分FPGA設(shè)計的研究

    本文對G.729語音編碼算法的基本原理和實現(xiàn)系統(tǒng)開發(fā)方面進行了深入研究。針對G.729語音編碼算法在實際應(yīng)用中存在的一些問題,在大量分析和實驗的基礎(chǔ)上,提出了新的改進算法。G.729語音編碼算法硬件實現(xiàn)方面,國內(nèi)外現(xiàn)在主要以DSP為實現(xiàn)平臺,這是由于DSP以其卓越的運算能力為數(shù)字語音信號處理領(lǐng)域的研究及開發(fā)提供了有力的工具。但G.729語音編碼算法具有計算復(fù)雜和數(shù)據(jù)存儲量大的固有缺陷,隨著通信量的不斷增加和服務(wù)的擴展,對G.729語音編碼實時性的要求也越來越高。隨著微電子制造工藝的發(fā)展,越來越多的語音編碼平臺采用DSP與FPGA或MCU相互結(jié)合的系統(tǒng),通過進行軟硬件協(xié)同設(shè)計提高編碼效率。

    標(biāo)簽: FPGA 729 語音編碼 算法

    上傳時間: 2013-06-30

    上傳用戶:ccclll

  • 對基于ARM Cortex-M3嵌入式系統(tǒng)的仿真.txt

    現(xiàn)在,下一代嵌入式微處理器和軟件面臨著不斷減小的產(chǎn)品壽命。而由此產(chǎn)生的縮短的研發(fā)周期則要求設(shè)計者能夠在更短的時間內(nèi)開發(fā)出更為復(fù)雜的處理器和軟件。為了解決這個問題,嵌入式系統(tǒng)的仿真逐漸成為在新的可編程結(jié)構(gòu)的開發(fā)中必不可少的工具。對于嵌入式系統(tǒng)仿真核心的指令集仿真器,由于普遍使用的解釋型仿真器的性能較低,從十幾年前開始,人們就開始了對編譯型指令集仿真器的研究。但是,由于編譯技術(shù)的限制,它從來沒有能夠在商業(yè)產(chǎn)品中推廣。 ARM公司06年新推出的Cortex-M3系列芯片已經(jīng)廣泛應(yīng)用在無線傳感器網(wǎng)絡(luò)等領(lǐng)域。本文將針對基于ARM Cortex-M3的嵌入式系統(tǒng)設(shè)計出一個仿真平臺,以ARM Cortex-M3 所采用最新的Thumb-2 指令集作為目標(biāo)指令集,設(shè)計了其仿真器,給出了一種優(yōu)化的解釋型指令仿真機。 1.首先介紹了Thumb-2 指令集的編程模型,包括目標(biāo)指令集支持的處理器的模式、寄存器和存儲器的組織。 2.其次建立了仿真平臺。在平臺的建立過程中,設(shè)計了結(jié)合編譯技術(shù)速度和解釋技術(shù)靈活性的仿真機;完成了Thumb-2 指令集體系結(jié)構(gòu)的描述;實現(xiàn)了存儲器接口,從而可以滿足目標(biāo)指令集對存儲器的訪問要求;介紹了ELF 文件格式,并設(shè)計了將ELF 文件中的指令和數(shù)據(jù)裝入存儲器的裝載程序。 3.最后以一個基于ARM Cortex-M3 處理器的機器小車嵌入式系統(tǒng)為例,對仿真平臺進行功能上的驗證。

    標(biāo)簽: Cortex-M ARM txt 嵌入式系統(tǒng)

    上傳時間: 2013-07-19

    上傳用戶:111111112

  • 基于ARM和GPRS電力負荷管理系統(tǒng)的研究與設(shè)計

    國內(nèi)電力市場的開放給電力公司帶來了新的挑戰(zhàn)。各家電力公司都在尋求提高公司效率,增加客戶、改善服務(wù)的方案。在此競爭的舞臺上,采用先進技術(shù)的自動抄表和負荷管理系統(tǒng)就成為一個強有力的工具。它可以加強企業(yè)內(nèi)部管理,加強對電網(wǎng)負載能力的控制。集軟硬件于一體的一整套電力負荷控制系統(tǒng)就成為滿足當(dāng)前市場需求、順應(yīng)國家電力改革的解決方案。 論文是基于ARM和GPRS電力負荷管理系統(tǒng)的研究與設(shè)計,主要工作是研制應(yīng)用于電力負荷管理系統(tǒng)的GPRS終端,包括終端的軟硬件系統(tǒng)的設(shè)計和調(diào)試。自主開發(fā)了PPP協(xié)議,成功地將PPP協(xié)議應(yīng)用于GPRS終端,所以此終端具有很強的后續(xù)擴展性和移植性。 論文首先介紹了電力負荷管理系統(tǒng)的研究背景、目的及意義,結(jié)合國內(nèi)外發(fā)展情況,指出了現(xiàn)有系統(tǒng)的不足,伴隨GPRS、CDMA等新一代無線通信技術(shù)的發(fā)展對其進行改進。 其次對GPRS無線通信技術(shù)進行研究,了解GPRS終端數(shù)據(jù)傳輸協(xié)議——TCP/IP、PPP協(xié)議的基本原理。并對電力負荷系統(tǒng)的整體架構(gòu)和通信方式進行了研究分析。 再次是對GPRS終端硬件的設(shè)計,主要包括ARM微處理器硬件系統(tǒng)的設(shè)計、串行擴展電路以及GPRS模塊的電路的設(shè)計。 最后本文著重對PPP協(xié)議做重點研究和設(shè)計。按照自身狀態(tài)機機制,從PPP的協(xié)議結(jié)構(gòu)、運行機制、協(xié)商分析過程來展開,對PPP協(xié)議的實現(xiàn)進行詳細設(shè)計說明。同樣也對GPRS終端撥號上網(wǎng)程序進行了設(shè)計與實現(xiàn)。 經(jīng)測試,GPRS終端能夠順利地進行撥號,并發(fā)送數(shù)據(jù)。證明了GPRS終端運行穩(wěn)定可靠,達到了預(yù)期的效果和設(shè)計要求,有利于配電網(wǎng)絡(luò)運行的安全性和經(jīng)濟性管理,對加強用電管理和提高電網(wǎng)供電質(zhì)量起到了積極的作用。

    標(biāo)簽: GPRS ARM 電力負荷 管理系統(tǒng)

    上傳時間: 2013-04-24

    上傳用戶:cee16

  • 使用FPGA模擬實現(xiàn)8051單片機及其外設(shè)的功能

    隨著電子技術(shù)的發(fā)展,當(dāng)前數(shù)字系統(tǒng)的設(shè)計正朝著速度快、容量大、體積小、重量輕的方向發(fā)展.FPGA以其功能強大,開發(fā)過程投資少、周期短,可反復(fù)修改,保密性能好,開發(fā)工具智能化等特點成為當(dāng)今硬件設(shè)計的首選方式之一.由于Intel公司的MCS-51系列單片機被公認為8位機的工業(yè)標(biāo)準(zhǔn),因此,使用FPGA模擬實現(xiàn)8051單片機及其外設(shè)的功能便成為大規(guī)模復(fù)雜數(shù)字系統(tǒng)設(shè)計中的重要課題.該文首先介紹了FPGA及Xilinx公司關(guān)于硬件設(shè)計開發(fā)的工具ISE系統(tǒng),繼而用VHDL語言編寫了8051單片機功能實現(xiàn)的源代碼,然后為其設(shè)計了與部分外設(shè)連接的接口模塊,包括8255并行接口、SCI串行接口和KBC鍵盤接口模塊.并將它們封裝到一塊FPGA之中,最終實現(xiàn)了8051單片機的大部分功能.

    標(biāo)簽: FPGA 8051 模擬 單片機

    上傳時間: 2013-07-28

    上傳用戶:erkuizhang

  • 嵌入式調(diào)試系統(tǒng)的研究與實現(xiàn)

    近年來,隨著計算機、微電子、通信及網(wǎng)絡(luò)技術(shù)、信息技術(shù)的發(fā)展、數(shù)字化產(chǎn)品的普及,嵌入式系統(tǒng)滲透到了各個領(lǐng)域,已經(jīng)成為計算機領(lǐng)域的一個重要組成部分,成為新興的研究熱點,嵌入式軟件也在整個軟件產(chǎn)業(yè)中占據(jù)了重要地位。一個好的調(diào)試工具對軟件產(chǎn)品質(zhì)量和開發(fā)周期的促進作用是不言而喻的,使得嵌入式調(diào)試工具成為了人們關(guān)注的重點。目前使用集成開發(fā)環(huán)境配合JTAG調(diào)試器進行開發(fā)是目前采用最多的一種嵌入式軟件開發(fā)調(diào)試方式。國內(nèi)在JTAG調(diào)試器開發(fā)領(lǐng)域中相對落后,普遍采用的是國外的工具產(chǎn)品。因此開發(fā)功能強大的嵌入式調(diào)試系統(tǒng)具有重要的實際意義。 當(dāng)前嵌入式系統(tǒng)中尤其流行和值得關(guān)注的是ARM系列的嵌入式處理器。為此本課題的目標(biāo)就是設(shè)計并實現(xiàn)一個應(yīng)用于ARM平臺的JTAG調(diào)試系統(tǒng)。GDB是一個源碼開放的功能強大的調(diào)試器,可以調(diào)試各種程序,包括 C、C++、JAvA、PASCAL、FORAN和一些其它的語言,還包括GNU所支持的所有微處理器的匯編語言。此外GDB同目標(biāo)板交換信息的能力相當(dāng)強,勝過絕大多數(shù)的商業(yè)調(diào)試內(nèi)核,因此使用GDB不僅能夠保證強大的調(diào)試功能,同時可以降低調(diào)試系統(tǒng)的開發(fā)成本。為此本課題在對邊界掃描協(xié)議、ARM7TDMI片上仿真器Embedded-ICE和GDB遠程調(diào)試協(xié)議RSP做了深入研究的基礎(chǔ)上,實現(xiàn)了GDB調(diào)試器對嵌入式JTAG調(diào)試的支持。此外設(shè)計中還把可重夠計算技術(shù)引入到硬件JTAG協(xié)議轉(zhuǎn)換器的開發(fā)設(shè)計中,使調(diào)試器硬件資源可復(fù)用、易于升級,并大大提高了數(shù)據(jù)的傳輸速度。從而實現(xiàn)了一個低成本的、高效的、支持源代碼級調(diào)試的JTAG調(diào)試系統(tǒng)。

    標(biāo)簽: 嵌入式 調(diào)試系統(tǒng)

    上傳時間: 2013-08-04

    上傳用戶:huangld

  • 基于FPGA的PCI總線接口橋接邏輯

    隨著信息技術(shù)的發(fā)展,數(shù)字信號的采集與處理在科學(xué)研究、工業(yè)生產(chǎn)、航空航天、醫(yī)療衛(wèi)生等部門得到越來越廣泛的應(yīng)用,這些應(yīng)用中對數(shù)字信號的傳輸速度提出了比較高的要求。傳統(tǒng)的基于ISA總線的信號傳輸效率低,嚴重制約著系統(tǒng)性能的提高。 PCI總線以其高性能、低成本、開放性、軟件兼容性等眾多優(yōu)點成為當(dāng)今最流行的計算機局部總線。但是,由于PCI總線硬件接口復(fù)雜、不易于接入、協(xié)議規(guī)范比較繁瑣等缺點,常常需要專用的接口芯片作為橋接,為了解決這一系列問題,本文提出了一種基于FPGA的PCI總線接口橋接邏輯的實現(xiàn)方案,支持PCI突發(fā)訪問方式,突發(fā)長度為8至128個雙字長度,核心FPGA芯片采用ALTERA公司的CYCLONE FPGA系列的EP1C6Q240C8,容量為6000個邏輯宏單元,速度為-8,編譯后系統(tǒng)速度可以達到80MHz,取得了良好的效果。 基于FPGA的PCI總線接口橋接邏輯的核心是PCI接口模塊。在硬件方面,特別討論了PCI接口模塊、地址轉(zhuǎn)換模塊、數(shù)據(jù)緩沖模塊、外部接口模塊和SRAM DMA控制模塊等五個功能模塊的設(shè)計方案和硬件電路實現(xiàn)方法,著重分析了PCI接口模塊的數(shù)據(jù)傳輸方式,采用模塊化的方法設(shè)計了內(nèi)部控制邏輯,并進行了相關(guān)的時序仿真和邏輯驗證,硬件需要軟件的配合才能實現(xiàn)其功能,因此設(shè)備驅(qū)動程序的設(shè)計是一個重要部分,論文研究了Windows XP體系結(jié)構(gòu)下的WDM驅(qū)動模式的組成、開發(fā)設(shè)備驅(qū)動程序的工具以及開發(fā)系統(tǒng)實際硬件的設(shè)備驅(qū)動程序時的一些關(guān)鍵技術(shù)。 本文最后利用基于FPGA的PCI總線接口橋接邏輯中的關(guān)鍵技術(shù),對PCI數(shù)據(jù)采集卡進行了整體方案的設(shè)計。該系統(tǒng)采用Altera公司的cyclone Ⅱ系列FPGA實現(xiàn)。

    標(biāo)簽: FPGA PCI 總線接口 橋接

    上傳時間: 2013-05-22

    上傳用戶:彭玖華

  • 基于MATLAB的B樣條小波程序的實現(xiàn)

    · 摘要:  MATLAB是一種建立在向量、數(shù)組、矩陣基礎(chǔ)上,面向科學(xué)和工程計算的高級語言,為科學(xué)研究和工程計算提供了一個方便有效的工具.該文簡要介紹了B樣條和B樣條小波的構(gòu)成,并利用MATLAB語言編寫了繪制任意階B樣條和B樣條小波圖形的程序.  

    標(biāo)簽: MATLAB 程序

    上傳時間: 2013-04-24

    上傳用戶:sqq

  • 算法FPGA實現(xiàn)的直接數(shù)字頻率合成器

    高精度的信號源是各種測試和實驗過程中不可缺少的工具,在通信、雷達、測量、控制、教學(xué)等領(lǐng)域應(yīng)用十分廣泛。傳統(tǒng)的頻率合成方法設(shè)計的信號源在功能、精度、成本等方面均存在缺陷和不足,不能滿足電子技術(shù)的發(fā)展要求,直接數(shù)字合成(Direct Digital Synthesis)DDS技術(shù)可以提供高性能、高頻高精度的信號源,方便地獲得分辨率高且相位連續(xù)的信號,基于FPGA的DDS技術(shù)提供了升級方便并且成本低廉的解決方案。    本文對DDS的基本原理和輸出頻譜特性進行理論分析,總結(jié)出雜散分布規(guī)律。同時以DDS的頻譜分析為基礎(chǔ),給出了幾種改善雜散的方法。本文結(jié)合相關(guān)文獻資料采用傅立葉變換的方法對相位截斷時DDS雜散信號的頻譜特性進行了研究,得到了雜散分布的規(guī)律性結(jié)論,并應(yīng)用在程序設(shè)計程中;DDS技術(shù)的實現(xiàn)依賴于高速、高性能的數(shù)字器件,本文將FPGA器件和DDS技術(shù)相結(jié)合,確定了FPGA器件的整體設(shè)計方案,詳細說明了各個模塊的功能和設(shè)計方法,并對其關(guān)鍵部分進行了優(yōu)化設(shè)計,從而實現(xiàn)了波形發(fā)生器數(shù)字電路部分的功能。軟件部分采用模塊設(shè)計方法,十分方便調(diào)試。為了得到滿足設(shè)計要求的模擬波形,本文還設(shè)計了幅度調(diào)節(jié)、D/A轉(zhuǎn)換和低通濾波等外圍硬件電路。    實驗結(jié)果表明,本文設(shè)計的基于DDS技術(shù)的多波形信號源基本能夠滿足普通學(xué)生實驗室的要求。

    標(biāo)簽: FPGA 算法 數(shù)字頻率合成器

    上傳時間: 2013-06-11

    上傳用戶:woshiayin

主站蜘蛛池模板: 肥城市| 天台县| 白山市| 丹凤县| 阳城县| 安图县| 怀仁县| 读书| 叶城县| 林周县| 延庆县| 长顺县| 鸡西市| 林西县| 灵武市| 新野县| 九江县| 永德县| 达日县| 盘锦市| 枞阳县| 昭苏县| 烟台市| 泊头市| 获嘉县| 安宁市| 平潭县| 定结县| 华安县| 泸西县| 怀宁县| 浙江省| 澄城县| 开江县| 北京市| 武隆县| 当阳市| 兴城市| 昌宁县| 花垣县| 阿城市|