繼電保護裝置是保證電力系統安全穩定運行的重要裝置之一,近幾年來,隨著變電站綜合自動化技術的發展及其在全國變電站的推廣,研究和開發集保護、測量、控制和通訊于一體的微機測控保護裝置已成為各國電力部門的普遍要求。 本文首先對研究丌發的35kV線路微機測控保護裝置的軟硬件做了簡述,介紹了本裝置所采用的保護算法,并給出了保護的流程圖和邏輯框圖。隨后介紹了我國變電站自動化通信系統中正在應用的幾種常用電力遠動規約,詳細介紹了目前使用比較廣泛的繼電保護通信規約IEC 60870-5-103,對規約的應用層功能、鏈路傳輸規則、103規約三層參考模型及通訊幀格式進行了詳細的分析,并給出了103規約在35kV線路微機測控保護裝置上的實現,上位機軟件基于Visual C++6.0編程,采用SQLServer作為數據庫服務器軟件。 最后,本文對裝置進行了專業測試,測試結果表明,本裝置能實現基本的保護功能以及實現遙控、遙信、遙測等通信功能,與傳統微機保護裝置相對比本裝置具有測量精度高、動作迅速可靠、可以進行遠程通信等優點。
上傳時間: 2013-04-24
上傳用戶:huyanju
在當今的廣播系統中,絕大部分的視頻信號是隔行采樣的。采用這種掃描格式,能夠大幅度地減少視頻的帶寬,但也會引起彩色爬行、畫面閃爍、邊緣模糊及鋸齒等現象。這種缺陷經人尺寸屏幕放大后就更加明顯。為改善畫面的視覺效果,去隔行技術應運而生。同時,視頻信號本身的低幀頻也會導致行抖動、線爬行以及大面積閃爍等視覺效果上的缺陷。增加掃描頻率會把這些視覺缺陷搬移到人眼不敏感的高頻區域上去從而產生較好的主觀圖象質量。而為了適應不同顯示終端以及對圖像大小變化的要求就必須對原始信號分辨率即每幀行數和每行像素數進行變換。因此去隔行、幀頻轉換、分辨率變換成為視頻格式轉換的基本內容。 FPGA 的出現是VLSI技術和EDA技術發展的結果。FPGA器件集成度高、體積小,具有通過用戶編程實現專門應用的功能。它允許電路設計者利用基于計算機的開發平臺,經過設計輸入、仿真、測試和校驗,直到達到預期的結果。使用FPGA器件可以大大縮短系統的研制周期,減少資金投入。另外采用FPGA器件可以將原來的電路板級產品集成芯片級產品,從而降低了功耗,提高了可靠性,同時還可以很方便的對設計進行在線修改。 該文在介紹了視頻格式轉換中的主要算法后,重點對去隔行、幀頻轉換、分辨率變換的FPGA綜合實現方案進行了由簡單到復雜的深入研究,分別給出了最簡解決方案、基于非線性算法的解決方案和基于運動補償的解決方案。最簡解決方案利用線性算法將去隔行,幀頻轉換,分辨率變換三項處理同時實現,達到FPGA內部資源和外部RAM耗用量都為最小的要求,是后續復雜方案的基礎。其中去隔行采用場合并方式,幀頻轉換采用幀重復方式,分辨率變換采用均勻插值方式。基于非線性算法的解決方案中加入了對靜止區域的判斷,靜止區域的輸出像素值直接選用相應位置的已存輸入數據,非靜止區域的輸出像素值通過對已存輸入數據進行非線性運算得出。基于運動補償的解決方案在對靜止區域進行判斷和處理的基礎上,對欲生成的變頻后的場間插值幀進行運動估計,根據運動矢量得出非靜止區域的輸出像素值。其中為求得輸入場間相應時間位置上的插值幀輸出數據,該方案采用了自定義的前后向塊匹配運動估計方式,通過對三步搜索算法的高效實現,將SAD 值進行比較得出運動矢量。
上傳時間: 2013-07-19
上傳用戶:米卡
正交頻分復用(OFDM)技術是一種多載波數字調制技術,具有頻譜利用率高、抗多徑干擾能力強、成本低等特點,適合無線通信的高速化、寬帶化及移動化的需求,將成為下一代無線通信系統(4G)的核心調制傳輸技術。 本文首先描述了OFDM技術的基本原理。對OFDM的調制解調以及其中涉及的特性和關鍵技術等做了理論上的分析,指出了OFDM區別于其他調制技術的巨大優勢;然后針對OFDM中的信道估計技術,深入分析了基于FFT級聯的信道估計理論和基于聯合最大似然函數的半盲分組估計理論,在此基礎上詳細研究描述了用于OFDM系統的迭代的最大似然估計算法,并利用Matlab做了相應的仿真比較,驗證了它們的有效性。 而后,在Matlab中應用Simulink工具構建OFDM系統仿真平臺。在此平臺上,對OFDM系統在多徑衰落、高斯白噪聲等多種不同的模型參數下進行了仿真,并給出了數據曲線,通過分析結果可正確評價OFDM系統在多個方面的性能。 在綜合了OFDM的系統架構和仿真分析之后,設計并實現了基于FPGA的OFDM調制解調系統。首先根據802.16協議和OFDM系統的具體要求,設定了合理的參數;然后從調制器和解調器的具體組成模塊入手,對串/并轉換,QPSK映射,過采樣處理,插入導頻,添加循環前綴,IFFT/FFT,幀同步檢測等各個模塊進行硬件設計,詳細介紹了各個模塊的設計和實現過程,并給出了相應的仿真波形和參數說明。其中,針對定點運算的局限性,為系統設計并自定義了24位的浮點運算格式,參與傅立葉反變換和傅立葉變換的運算,在系統參數允許的范圍內,充分利用了有限資源,提高了系統運算精度;然后重點描述了基于FPGA的快速傅立葉變換算法的改進、優化和設計實現,針對原始快速傅立葉變換FPGA實現算法運算空閑時間過多,資源占用較大的問題,提出了帶有流水作業功能、資源占用較少的快速傅立葉變換優化算法設計方案,使之運用于OFDM基帶處理系統當中并加以實現,結果滿足系統參數的需求。最后以理論分析為依據,對整個OFDM的基帶處理系統進行了系統調試與性能分析,證明了設計的可行性。 綜上所述,本文完成了一個基于FPGA的OFDM基帶處理系統的設計、仿真和實現。本設計為OFDM通信系統的進一步改進提供了大量有用的數據。
上傳時間: 2013-07-25
上傳用戶:14786697487
發電機是電力系統的關鍵設備,如何有效監測發電機的工作狀態一直是電力部門研究的重要課題之一。發電機可以正常工作,其中絕緣體部分起著不可或缺的作用,以前的發電機絕緣體監測系統都存在著一些不足,比如精度低,適用范圍窄等。基于此原因,本文介紹了FJR裝置,它可以用來監測發電機絕緣體是否出現過熱或老化的情況,為發電機的安全運行提供了保障。該裝置具有很高的靈敏度,可適合于空冷、水冷等不同發電機。整個檢測系統分為氣路和電路兩部分,氣路部分負責將發電機絕緣體的狀況轉化成電流信號,而電路部分負責對這些電流信號進行處理。文中將FJR系統的氣路部分等效為一個黑盒子,而重點介紹其電路部分。電路部分主要的功能是采集從氣路傳送過來的兩路電流信號,并進行計算和分析,決定是否報警,同時將采集到的數據和分析的結果定性地顯示給工作人員。 本文第一章介紹了課題的研究背景,并在此基礎上提出了課題的必要性和研究方向;第二章從整體入手,對監測系統的功能進行了分析,明確了要實現的功能和目標,并提出了使用ARM做上位機,負責系統控制和界面顯示,DSP做下位機負責信號的采集和計算;后面幾章則分別介紹了系統的各個模塊;第三章主要介紹嵌入式系統及其軟件開發,包括系統的設計以及各個功能的實現,比如串口通信、CF卡存儲等等,從本章中可以了解到系統的界面顯示內容和鍵盤操作步驟;第四章介紹了負責信號采集和計算的DSP系統,并且詳細介紹了實現各項功能時所用到的外部設備,包括RTC時鐘,AD采樣芯片等;本章接下來闡述了DSP和ARM兩個模塊如何通過雙口RAM實現通信以及通信幀的格式;第五章介紹了系統中的一些硬件電路,包括模擬放大器等,使得讀者可以更全面地了解本系統,同時在本章作者還總結了一些電路板設計的心得和體會。論文最后一章對本文所做的工作進行了總結,指出了需要改進之處,也指明了以后進一步研究的任務和方向。
上傳時間: 2013-04-24
上傳用戶:Pzj
無線電子點菜系統是餐館實行信息化管理的一個重要組成部分,該系統的應用不僅會給餐飲企業帶來良好的經濟效益,而且有利于先進的科學技術在國民經濟中的推廣應用,產生良好的社會效益。目前國內點菜系統高、低檔產品繁多,但推廣速度十分緩慢,究其原因是缺少適合中國國情的中檔適用產品。本文通過分析國內市場現有的各種點菜系統的優缺點,指出點菜系統的區別關鍵在于點菜終端和通訊方式的選擇上,在此基礎上提出了一種適合具體應用場合的中檔無線點菜終端解決方案:運用嵌入式系統開發無線點菜終端,運用短距離無線通信技術進行數據傳輸。 文章首先分析了無線點菜機的系統組成及功能分配,并在此基礎上對系統各個組成模塊的硬件進行設計。接著分析了觸摸屏數據采集的全過程,探討了影響觸摸屏數據精度的各種因素,提出了一種“三步法”進行數據的校正的方法。然后文章對幾種常用的小范圍無線通訊方式進行比較,確定采用無線射頻單芯片實現短距離無線通訊,并詳細闡述了數據幀格式和分層次通訊協議的設計,通訊系統的模型采、用主站論詢,從站監聽的方式。最后是軟件的具體開發,首先研究了μC/OS-Ⅱ操作系統的移植和Boot Loader啟動代碼的設計,并成功移植下載到S3C44BOX中,然后在此操作系統的基礎上進行點菜界面、通訊協議及關鍵驅動的設計。 本設計對基于嵌入式μC/OS-Ⅱ操作系統進行終端開發,具有一定的借鑒指導意義,對自助式餐飲業具有商業實用價值。同時,作為一款手持式產品,可以隨身攜帶,可以使用于多種支持無線上網的場合,具有一定的市場應用前景和商業實用價值。
上傳時間: 2013-07-30
上傳用戶:acon
H.264/AVC是ITU-T和ISO聯合推出的新標準,采用了近幾年視頻編碼方面的先進技術,以較高編碼效率和網絡友好性成為新一代國際視頻編碼標準。 本文以實現D1格式的H.264/AVC實時編碼器為目標,作者負責系統架構設計,軟硬件劃分以及部分模塊的硬件算法設計與實現。通過對H.264/AVC編碼器中主要模塊的算法復雜度的評估,算法特點的分析,同時考慮到編碼器系統的可伸縮性,可擴展性,本文采用了DSP+FPGA的系統架構。DSP充當核心處理器,而FPGA作為協處理器,針對編碼器中最復雜耗時的模塊一運動估計模塊,設計相應的硬件加速引擎,以提供編碼器所需要的實時性能。 H.264/AVC仍基于以前視頻編碼標準的運動補償混合編碼方案,其中一個主要的不同在于幀間預測采用了可變塊尺寸的運動估計,同時運動向量精度提高到1/4像素。更小和更多形狀的塊分割模式的采用,以及更加精確的亞像素位置的預測,可以改善運動補償精度,提高圖像質量和編碼效率,但同時也大大增加了編碼器的復雜度,因此需要設計專門的硬件加速引擎。 本文給出了1/4像素精度的運動估計基于FPGA的硬件算法設計與實現,包括整像素搜索,像素插值,亞像素(1/2,1/4)搜索以及多模式選擇(支持全部七種塊分割模式)。設計中,將多處理器技術和流水線技術相結合,提供高性能的并行計算能力,同時,采用合理的存儲器組織結構以提供高數據吞吐量,滿足運算的帶寬要求,并使編碼器具有較好的可伸縮性。最后,在Modelsim環境下建立測試平臺,完成了對整個設計的RTL級的仿真驗證,并針對Altera公司的FPGA芯片stratixⅡ系列的EP2S60-4器件進行優化,從而使工作頻率最終達到134MHz,分析數據表明該模塊能夠滿足編碼器的實時性要求。
上傳時間: 2013-07-24
上傳用戶:sn2080395
正交頻分復用(OFDM)技術是一種多載波數字調制技術,具有頻譜利用率高、抗多徑干擾能力強、成本低等特點,適合無線通信的高速化、寬帶化及移動化的需求,將成為下一代無線通信系統(4G)的核心調制傳輸技術。 本文首先描述了OFDM技術的基本原理。對OFDM的調制解調以及其中涉及的特性和關鍵技術等做了理論上的分析,指出了OFDM區別于其他調制技術的巨大優勢;然后針對OFDM中的信道估計技術,深入分析了基于FFT級聯的信道估計理論和基于聯合最大似然函數的半盲分組估計理論,在此基礎上詳細研究描述了用于OFDM系統的迭代的最大似然估計算法,并利用Matlab做了相應的仿真比較,驗證了它們的有效性。 而后,在Matlab中應用Simulink工具構建OFDM系統仿真平臺。在此平臺上,對OFDM系統在多徑衰落、高斯白噪聲等多種不同的模型參數下進行了仿真,并給出了數據曲線,通過分析結果可正確評價OFDM系統在多個方面的性能。 在綜合了OFDM的系統架構和仿真分析之后,設計并實現了基于FPGA的OFDM調制解調系統。首先根據802.16協議和OFDM系統的具體要求,設定了合理的參數;然后從調制器和解調器的具體組成模塊入手,對串/并轉換,QPSK映射,過采樣處理,插入導頻,添加循環前綴,IFFT/FFT,幀同步檢測等各個模塊進行硬件設計,詳細介紹了各個模塊的設計和實現過程,并給出了相應的仿真波形和參數說明。其中,針對定點運算的局限性,為系統設計并自定義了24位的浮點運算格式,參與傅立葉反變換和傅立葉變換的運算,在系統參數允許的范圍內,充分利用了有限資源,提高了系統運算精度;然后重點描述了基于FPGA的快速傅立葉變換算法的改進、優化和設計實現,針對原始快速傅立葉變換FPGA實現算法運算空閑時間過多,資源占用較大的問題,提出了帶有流水作業功能、資源占用較少的快速傅立葉變換優化算法設計方案,使之運用于OFDM基帶處理系統當中并加以實現,結果滿足系統參數的需求。最后以理論分析為依據,對整個OFDM的基帶處理系統進行了系統調試與性能分析,證明了設計的可行性。 綜上所述,本文完成了一個基于FPGA的OFDM基帶處理系統的設計、仿真和實現。本設計為OFDM通信系統的進一步改進提供了大量有用的數據。
上傳時間: 2013-04-24
上傳用戶:vaidya1bond007b1
本文完成了一種高速高性能數字脈沖壓縮處理器的設計和FPGA實現,包括系統架構設計、方案論證及仿真、算法實現、結果的測試等。 緒論部分首先闡明了本課題研究的背景和意義,概述了雷達數字脈沖壓縮系統的主要研究內容,關鍵技術及其發展趨勢,然后介紹了數字脈沖壓縮系統設計與實現的要求,最后給出了本文的主要研究內容。 第二章敘述了線性調頻信號脈沖壓縮的基本原理,對系統設計的實現方法進行了實時性方面的論證,并基于MATLAB做了仿真分析。 第三章從數字系統結構化設計方面將本系統劃分為三個部分:輸入部分、脈壓計算部分、輸出部分,并在流程圖中對各部分所要實現的功能做了介紹。 第四章首先總結了數字脈沖壓縮的實現途徑;提出了基于自定制浮點數據格式和分時復用蝶型結構的數字脈沖壓縮系統設計思想,對其關鍵技術進行了深入的研究。 第五章對輸入輸出模塊的功能做了詳細的描述,設計了具體的結構和電路。 第六章針對系統的測試驗證,提出面向SOC的模塊驗證和系統軟硬協同驗證的驗證策略。通過Link for Modelsim工具,實現MATAB與Modelsim之間對VHDL代碼的聯合仿真測試,通過在線邏輯分析工具ChipScope,完成系統的片上測試,并分析系統的性能,證明系統的可實用性。滿足設計的要求。 本文研制的數字脈沖壓縮處理器具有動態范圍大、處理精度高、處理能力強、體積小、重量輕、實時性好的優點,為設計高性能的現代雷達信號處理系統提供了可靠的保證。
上傳時間: 2013-07-01
上傳用戶:lingduhanya
時間間隔測量在導航定位、航空航天、通訊、電子儀器、天文、計量、電子技術等眾多領域有著廣泛的應用。隨著這些領域技術的發展,對時間間隔測量的精度提出了更高的要求。 本文基于脈沖計數法的基礎上提出了等效脈沖計數...
上傳時間: 2013-05-26
上傳用戶:iswlkje
由于遙感器的空間分辨力的限制以及自然界地物的復雜性,混合像元普遍存在于遙感圖像中,為了提高遙感應用的精度,就必須解決混合像元的分解問題。而端元提取,則是光譜解混合的重要組成部分。然而,高光譜圖像巨大的數據量和...
上傳時間: 2013-06-07
上傳用戶:維子哥哥