基于FPGA的調(diào)頻高斯濾波器介紹了用FPGA實現(xiàn)的調(diào)頻高斯濾波器。
標簽: FPGA 調(diào)頻 濾波器 高斯
上傳時間: 2013-08-17
上傳用戶:x4587
一種計算高階矩陣奇異值分解的FPGA實現(xiàn)方法。
標簽: FPGA 計算 矩陣 奇異值分解
上傳時間: 2013-08-21
上傳用戶:253189838
基于FPGA的高分辨率VGA顯示控制器的設計
標簽: FPGA VGA 高分辨率 顯示控制器
上傳時間: 2013-08-23
上傳用戶:lizhen9880
數(shù)據(jù)采集 基于DSP和FPGA的高精度數(shù)據(jù)采集卡設計
標簽: FPGA DSP 高精度 數(shù)據(jù)采集卡
上傳時間: 2013-08-29
上傳用戶:2728460838
此代碼是我們在單片機來控制CPLD記數(shù),然后讀出并轉(zhuǎn)換數(shù)據(jù),精度很高,在我們學校的電子設計大賽上還獲的了二等獎
標簽: CPLD 電子設計大賽 用單片機 控制
上傳用戶:chengxin
提出了一種基于FPGA的高階高速F IR濾波器的設計與實現(xiàn)方法。通過一個169階的均方根\r\n升余弦滾降濾波器的設計,介紹了如何應用流水線技術(shù)來設計高階高速F IR濾波器,并且對所設計的\r\nFIR濾波器性能、資源占用進行了分析。
標簽: FPGA 濾波器 實現(xiàn)方法
上傳時間: 2013-08-31
上傳用戶:小火車啦啦啦
本文:采用了FPGA方法來模擬高動態(tài)(Global Position System GPS)信號源中的C/A碼產(chǎn)生器。C/A碼在GPS中實現(xiàn)分址、衛(wèi)星信號粗捕和精碼(P碼)引導捕獲起著重要的作用,通過硬件描述語言VERILOG在ISE中實現(xiàn)電路生成,采用MODELSIM、SYNPLIFY工具分別進行仿真和綜合。
標簽: FPGA GPS 模擬 動態(tài)
上傳用戶:pwcsoft
DDS技術(shù)應用于FPGA實現(xiàn)正弦波(周期信號)的產(chǎn)生
標簽: FPGA DDS 技術(shù)應用 周期信號
上傳用戶:風為裳的風
FPGAadvantage61Crack.rar is for MentorGraphics高端設計工具FPGAAdvantage
標簽: FPGAAdvantage 高端 設計工具
上傳時間: 2013-09-03
上傳用戶:黃蛋的蛋黃
1、 利用FLEX10的片內(nèi)RAM資源,根據(jù)DDS原理,設計產(chǎn)生正弦信號的各功能模塊和頂層原理圖; 2、 利用實驗板上的TLC7259轉(zhuǎn)換器,將1中得到的正弦信號,通過D/A轉(zhuǎn)換,通過ME5534濾波后在示波器上觀察; 3、 輸出波形要求: 在輸入時鐘頻率為16KHz時,輸出正弦波分辨率達到1Hz; 在輸入時鐘頻率為4MHz時,輸出正弦波分辨率達到256Hz; 4、 通過RS232C通信,實現(xiàn)FPGA和PC機之間串行通信,從而實現(xiàn)用PC機改變頻率控制字,實現(xiàn)對輸出正弦波頻率的控制。
標簽: FPGA PC機 串行通信 輸出
上傳時間: 2013-09-06
上傳用戶:zhuimenghuadie
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1