亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

優(yōu)(yōu)化算法

  • 射頻功放數(shù)字預(yù)失真技術(shù)研究及其FPGA實(shí)現(xiàn).rar

    隨著無線通信技術(shù)的不斷發(fā)展和社會(huì)需求的日益增長,對通信系統(tǒng)的傳輸質(zhì)量和容量的要求也越來越大。現(xiàn)代通信系統(tǒng)為了追求更高的數(shù)據(jù)速率和頻譜效率,更趨向于采用非恒定包絡(luò)的調(diào)制方式,而非恒定包絡(luò)調(diào)制方式對功率放大器的非線性非常敏感,加上現(xiàn)代通信系統(tǒng)對功率放大器的效率提出了更高的要求,以及功率放大器本身有限的線性度,這就使功率放大器線性化技術(shù)成為無線通信系統(tǒng)的關(guān)鍵技術(shù)之一。 本文對功率放大器的線性化技術(shù)進(jìn)行了系統(tǒng)的研究。首先,介紹功率放大器的非線性特性、記憶效應(yīng)產(chǎn)生原理和常見的各種線性化技術(shù),重點(diǎn)研究了目前流行的自適應(yīng)數(shù)字預(yù)失真技術(shù)原理。其次,介紹了功率放大器的無記憶模型和有記憶模型,以及兩種實(shí)用的預(yù)失真實(shí)現(xiàn)方法--查表法和多項(xiàng)式法,在此基礎(chǔ)上重點(diǎn)研究了基于QRD_RLS自適應(yīng)算法的記憶多項(xiàng)式法預(yù)失真技術(shù),對該算法進(jìn)行了Matlab仿真分析,為后面的FPGA實(shí)現(xiàn)奠定基礎(chǔ)。最后,確定了數(shù)字預(yù)失真實(shí)現(xiàn)的架構(gòu),介紹了與QRD_RLS算法實(shí)現(xiàn)相關(guān)的CORDIC技術(shù)、復(fù)數(shù)Givens旋轉(zhuǎn)及Systolic陣等原理,詳細(xì)闡述了基于CORDIC技術(shù)的復(fù)數(shù)QRD_RLS算法的Systolic實(shí)現(xiàn),從而在FPGA上實(shí)現(xiàn)了數(shù)字預(yù)失真。 在軟件無線電思想的指導(dǎo)下,本文利用System Generator軟件完成了基于QRD_RLS算法的記憶多項(xiàng)式法的數(shù)字預(yù)失真的FPGA設(shè)計(jì),并且在硬件平臺上檢驗(yàn)了預(yù)失真效果。

    標(biāo)簽: FPGA 射頻功放 數(shù)字預(yù)失真

    上傳時(shí)間: 2013-04-24

    上傳用戶:84425894

  • 基于FPGA的電壓波動(dòng)與閃變測量的數(shù)字化實(shí)現(xiàn)研究.rar

    隨著我國工業(yè)和國民經(jīng)濟(jì)的快速發(fā)展,電網(wǎng)負(fù)荷急劇增加,特別是沖擊性、非線性負(fù)荷所占比重不斷加大,使得供電電壓發(fā)生波動(dòng)和閃變,嚴(yán)重影響著電網(wǎng)的電能質(zhì)量。根據(jù)國際電工委員會(huì)(IEC)電磁兼容(EMC)標(biāo)準(zhǔn)IEC61000-3-7以及國標(biāo)GB12326-2000,電壓波動(dòng)和閃變己成為衡量電能質(zhì)量的重要指標(biāo)。 電壓波動(dòng)和閃變作為衡量電能質(zhì)量的重要指標(biāo),能更直接、迅速地反映出電網(wǎng)的供電質(zhì)量。然而,目前國內(nèi)還沒有很好的電壓波動(dòng)與閃變測量的數(shù)字信號處理方法。為此,論文在深入研究電壓波動(dòng)和閃變測量技術(shù)的基礎(chǔ)上,提出一種基于Simulink/DSP Builder的數(shù)字信號處理的FPGA設(shè)計(jì)方法,利用DSP Builder工具將Simulink的模型文件(.mdl)轉(zhuǎn)化成通用的硬件描述語言VHDL文件,避免了VHDL語言手動(dòng)編寫系統(tǒng)的煩瑣過程,從而能夠?qū)⒏嗑杏谙到y(tǒng)算法的優(yōu)化上。該方法充分利用Matlab/Simulink系統(tǒng)建模的優(yōu)勢,同時(shí)也能夠發(fā)揮FPGA并行執(zhí)行速度快、測量精度高的優(yōu)點(diǎn)。 論文首先介紹了電壓波動(dòng)和閃變的基木概念、特征量,闡述了電壓波動(dòng)與閃變的測量原理,分析比較了現(xiàn)有測量方法和裝置的特點(diǎn)和優(yōu)劣。然后依據(jù)電壓波動(dòng)與閃變測量的IEC標(biāo)準(zhǔn)以及國家標(biāo)準(zhǔn),在對電壓波動(dòng)與閃變測量模擬仿真的基礎(chǔ)上研究其數(shù)字化實(shí)現(xiàn)方法,即采用數(shù)字濾波的方式在Simulink/DSP Builder工具下設(shè)計(jì)電壓波動(dòng)與閃變測量系統(tǒng)的數(shù)字模型。同時(shí)在ModelSim SE6.1d軟件下進(jìn)行了系統(tǒng)功能仿真,并且在Altera公司的FPGA設(shè)計(jì)軟件QuartusⅡ6.0下進(jìn)行了系統(tǒng)時(shí)序仿真。 仿真結(jié)果表明,基于Simulink/DSP Builder窗口化的數(shù)字信號處理的FPGA設(shè)計(jì)方案,設(shè)計(jì)簡單、快捷高效,能夠滿足電壓波動(dòng)和閃變測量最初的系統(tǒng)設(shè)計(jì)要求,為進(jìn)一步從事電壓波動(dòng)和閃變測量研究提供了一種全新的設(shè)計(jì)理念,具有一定的理論與現(xiàn)實(shí)意義。

    標(biāo)簽: FPGA 電壓波動(dòng) 測量

    上傳時(shí)間: 2013-07-10

    上傳用戶:笨小孩

  • 基于FPGA的高頻PWM開關(guān)電源控制器設(shè)計(jì).rar

    電力電子裝置的控制技術(shù)隨著電力電子技術(shù)的發(fā)展而愈來愈復(fù)雜。開關(guān)電源是現(xiàn)代電力電子設(shè)備中不可或缺的組成部分,其質(zhì)量的優(yōu)劣以及體積的大小直接影響電子設(shè)備整體性能。高頻化、小型化、數(shù)字化是開關(guān)電源的發(fā)展方向。 在應(yīng)用數(shù)字技術(shù)進(jìn)行控制系統(tǒng)設(shè)計(jì)時(shí),數(shù)字控制器的性能決定了控制系統(tǒng)的整體性能。數(shù)字化電力電子設(shè)備中的控制部分多以MCU/DSP為核心,以軟件實(shí)現(xiàn)離散域的運(yùn)算及控制。在很多高頻應(yīng)用的場合,目前常用的控制器(高性能單片機(jī)或DSP)的速度往往不能完全滿足要求。FPGA具有設(shè)計(jì)靈活、集成度高、速度快、設(shè)計(jì)周期短等優(yōu)點(diǎn),與單片機(jī)和DSP相比,F(xiàn)PGA具有更高的處理速度。同時(shí)FPGA應(yīng)用在數(shù)字化電力電子設(shè)備中,還可以大大簡化控制系統(tǒng)結(jié)構(gòu),并可實(shí)現(xiàn)多種高速算法,具有較高的性價(jià)比。 依據(jù)FPGA的這些突出優(yōu)點(diǎn),本文將FPGA應(yīng)用于直流開關(guān)電源控制器設(shè)計(jì)中,以實(shí)現(xiàn)開關(guān)電源數(shù)字化和高頻化的要求。主要研究工作如下: 介紹了基于FPGA的DC/DC數(shù)字控制器中A/D采樣控制、數(shù)字PI算法的實(shí)現(xiàn);重點(diǎn)描述了采用混合PWM方法實(shí)現(xiàn)高分辨率、高精度數(shù)字PWM的設(shè)計(jì)方案,并對各模塊進(jìn)行了仿真測試;用FPGA開發(fā)板進(jìn)行了一部分系統(tǒng)的仿真和實(shí)際結(jié)果的檢測,驗(yàn)證了文中的分析結(jié)論,證實(shí)了可編程邏輯器件在直流開關(guān)電源控制器設(shè)計(jì)中的應(yīng)用優(yōu)勢。

    標(biāo)簽: FPGA PWM 高頻

    上傳時(shí)間: 2013-07-23

    上傳用戶:qulele

  • H264幀間預(yù)測算法研究與FPGA設(shè)計(jì).rar

    隨著數(shù)字化技術(shù)的飛速發(fā)展,數(shù)字視頻信號的傳輸技術(shù)更是受到人們的關(guān)注。相比較其它類型的信息傳輸如文本和數(shù)據(jù),視頻通信需要占用更多的帶寬資源,因此為了實(shí)現(xiàn)在帶寬受限的條件下的傳輸,視頻源必須經(jīng)過大量壓縮。盡管現(xiàn)在的網(wǎng)絡(luò)狀況不斷地改善,但相對與快速增長的視頻業(yè)務(wù)而言,網(wǎng)絡(luò)帶寬資源仍然是遠(yuǎn)遠(yuǎn)不夠的。2003年3月,新一代視頻壓縮標(biāo)準(zhǔn)H.264/AVC的推出,使視頻壓縮研究進(jìn)入了一個(gè)新的層次。H.264標(biāo)準(zhǔn)中包含了很多先進(jìn)的視頻壓縮編碼方法,與以前的視頻編碼標(biāo)準(zhǔn)相比具有明顯的進(jìn)步。在相同視覺感知質(zhì)量的情況下,H.264的編碼效率比H.263提高了一倍左右,并且有更好的網(wǎng)絡(luò)友好性。然而,高編碼壓縮率是以很高的計(jì)算復(fù)雜度為代價(jià)的,H.264標(biāo)準(zhǔn)的計(jì)算復(fù)雜度約為H.263的3倍,所以在實(shí)際應(yīng)用中必須對其算法進(jìn)行優(yōu)化以減低其計(jì)算復(fù)雜度。 @@ 本文首先介紹了H.264標(biāo)準(zhǔn)的研究背景,分析了國內(nèi)外H.264硬件系統(tǒng)的研究現(xiàn)狀,并介紹了本文的主要工作。 @@ 接著對H.264編碼標(biāo)準(zhǔn)的理論知識、關(guān)鍵技術(shù)分別進(jìn)行了介紹。 @@ 對H.264塊匹配運(yùn)動(dòng)估計(jì)算法進(jìn)行研究,對經(jīng)典的塊匹配運(yùn)動(dòng)估計(jì)算法通過對比分析,三步、二維等算法在搜索效率上優(yōu)于全搜索算法,而全搜索算法在數(shù)據(jù)流的規(guī)則性和均勻性有著自己的優(yōu)越性。 @@ 針對塊匹配運(yùn)動(dòng)估計(jì)全搜索算法的VLSI結(jié)構(gòu)的特點(diǎn),提出改進(jìn)的塊匹配運(yùn)動(dòng)估計(jì)全搜索算法。本文基于對數(shù)據(jù)流的分析,對硬件尋址進(jìn)行了研究。通過一次完整的全搜索數(shù)據(jù)流分析,改進(jìn)的塊匹配運(yùn)動(dòng)估計(jì)算法在時(shí)鐘周期、PE資源消耗方面得到優(yōu)化。 @@ 最后基于FPGA平臺對整像素運(yùn)動(dòng)估計(jì)模塊進(jìn)行了研究。首先對運(yùn)動(dòng)估計(jì)模塊結(jié)構(gòu)進(jìn)行了功能子模塊劃分;然后對每個(gè)子模塊進(jìn)行設(shè)計(jì)和仿真和對整個(gè)運(yùn)動(dòng)估計(jì)模塊進(jìn)行聯(lián)合仿真驗(yàn)證。 @@關(guān)鍵詞:H.264;FPGA;QuartusⅡ;幀間預(yù)測;運(yùn)動(dòng)估計(jì);塊匹配

    標(biāo)簽: H264 FPGA 幀間預(yù)測

    上傳時(shí)間: 2013-04-24

    上傳用戶:zttztt2005

  • 基于FPGA的數(shù)字圖像處理的研究.rar

    圖像是人類智能活動(dòng)重要的信息來源之一,是人類相互交流和認(rèn)識世界的主要媒體。隨著信息高速公路、數(shù)字地球概念的提出,人們對圖像處理技術(shù)的需求與日劇增,同時(shí)VLSI技術(shù)的發(fā)展給圖像處理技術(shù)的應(yīng)用提供了廣闊的平臺。圖像處理技術(shù)是圖像識別和分析的基礎(chǔ),所以圖像處理技術(shù)對整個(gè)圖像工程來說就非常重要,對圖像處理技術(shù)的實(shí)現(xiàn)的研究也就具有重要的理論意義與實(shí)用價(jià)值,包括對傳統(tǒng)算法的改進(jìn)和硬件實(shí)現(xiàn)的研究。仿生算法的興起為圖像處理問題的解決提供了一條十分有效的新途徑;FPGA技術(shù)的發(fā)展為圖像處理的硬件實(shí)現(xiàn)提供了有效的平臺。 @@ 本文在詳細(xì)介紹鄰域圖像處理算法及其數(shù)據(jù)結(jié)構(gòu)、遺傳算法和蟻群算法基本原理的基礎(chǔ)上,將其應(yīng)用于圖像增強(qiáng)和圖像分割的圖像處理問題之中,并將其用FPGA技術(shù)實(shí)現(xiàn)。論文中采用遺傳算法自適應(yīng)的確定非線性變換函數(shù)的參數(shù)對圖像進(jìn)行增強(qiáng),在采用FPGA來實(shí)現(xiàn)的過程中先對系統(tǒng)進(jìn)行模塊劃分,主要分為初始化模塊、選擇模塊、適應(yīng)度模塊、控制模塊等,然后利用VHDL語言描述各個(gè)功能模塊,為了提高設(shè)計(jì)效率,利用IP核進(jìn)行存儲器設(shè)計(jì),利用DSP Builder進(jìn)行數(shù)學(xué)運(yùn)算處理。時(shí)序控制是整個(gè)系統(tǒng)設(shè)計(jì)的核心,為盡量避免毛刺現(xiàn)象,各模塊的時(shí)序控制都是采用單進(jìn)程的Moore狀態(tài)機(jī)實(shí)現(xiàn)的。在圖像分割環(huán)節(jié)中,圖像分割問題轉(zhuǎn)換為求圖像的最大熵問題,采用蟻群算法對改進(jìn)的最大熵確定的適應(yīng)度函數(shù)進(jìn)行優(yōu)化,并對基于FPGA和蟻群算法實(shí)現(xiàn)圖像分割的各個(gè)模塊設(shè)計(jì)進(jìn)行了詳細(xì)介紹。 @@ 對實(shí)驗(yàn)結(jié)果進(jìn)行分析表明遺傳算法和蟻群算法在數(shù)字圖像處理中的使用明顯改善了處理的效果,在利用FPGA實(shí)現(xiàn)遺傳算法和蟻群算法的整個(gè)設(shè)計(jì)過程中由于充分發(fā)揮了FPGA的并行計(jì)算能力及流水線技術(shù)的應(yīng)用,大大提高算法的運(yùn)行速度。 @@關(guān)鍵詞:圖像處理;遺傳算法;蟻群算法;FPGA

    標(biāo)簽: FPGA 數(shù)字圖像處理

    上傳時(shí)間: 2013-06-03

    上傳用戶:小火車?yán)怖怖?/p>

  • 基于FPGA利用FFT算法實(shí)現(xiàn)GPSCA碼捕獲的研究.rar

    隨著中國二代導(dǎo)航系統(tǒng)的建設(shè),衛(wèi)星導(dǎo)航的應(yīng)用將普及到各個(gè)行業(yè),具有自主知識產(chǎn)權(quán)的衛(wèi)星導(dǎo)航接收機(jī)的研究與設(shè)計(jì)是該領(lǐng)域的一個(gè)研究熱點(diǎn)。在接收機(jī)的設(shè)計(jì)中,對于成熟技術(shù)將利用ASIC芯片進(jìn)行批量生產(chǎn),該芯片是專用芯片,一旦制造成型不能改變。但是對于正在研究的接收機(jī)技術(shù),特別是在需要利用接收機(jī)平臺進(jìn)行提高接收機(jī)性能研究時(shí),利用FPGA通用可編程門陣列芯片是非常方便的。在FPGA上的研究成果,一旦成熟可以很方便的移植到ASIC芯片,進(jìn)行批量生產(chǎn)。本課題就是基于FPGA研究GPS并行捕獲技術(shù)的硬件電路,著重進(jìn)行了其中一個(gè)捕獲通道的設(shè)計(jì)和實(shí)現(xiàn)。 GPS信號捕獲時(shí)間是影響GPS接收機(jī)性能的一個(gè)關(guān)鍵因素,尤其是在高動(dòng)態(tài)和實(shí)時(shí)性要求高的應(yīng)用中或者對弱GPS信號的捕獲方面。因此,本文在滑動(dòng)相關(guān)法基礎(chǔ)上引出了基于FFT的并行快速捕獲方法,采用自頂向下的方法對系統(tǒng)進(jìn)行總體功能劃分和結(jié)構(gòu)設(shè)計(jì),并采用自底向上的方法對系統(tǒng)進(jìn)行功能實(shí)現(xiàn)和驗(yàn)證。 本課題以Xilinx公司的Spartan3E開發(fā)板為硬件開發(fā)平臺,以ISE9.2i為軟件開發(fā)平臺,采用Verilog HDL編程實(shí)現(xiàn)該系統(tǒng)。并利用Nemerix公司的GPS射頻芯片NJ1006A設(shè)計(jì)制作了GPS中頻信號產(chǎn)生平臺。該平臺可實(shí)時(shí)地輸出采樣頻率為16.367MHz的GPS數(shù)字中頻信號。 本課題主要是基于采樣率變換和FFT實(shí)現(xiàn)對GPS C/A碼的捕獲。該算法利用平均采樣的方法,將信號的采樣率降低到1.024 MHz,在低采樣率下利用成熟的1024點(diǎn)FFT IP核對C/A碼進(jìn)行粗捕,給出GPS信號的碼相位(精度大約為1/4碼片)和載波的多普勒頻率,符合GPS后續(xù)跟蹤的要求。 同時(shí),由于FFT算法是以資源換取時(shí)間的方法來提高GPS捕獲速度的,所以在設(shè)計(jì)時(shí),合理地采用FPGA設(shè)計(jì)思想與技巧優(yōu)化系統(tǒng)。基于實(shí)用性的要求,詳細(xì)的給出了基于FFT的GPS并行捕獲各個(gè)模塊的實(shí)現(xiàn)原理、實(shí)現(xiàn)結(jié)構(gòu)以及仿真結(jié)果。并達(dá)到降低系統(tǒng)硬件資源,能夠快速、高效地實(shí)現(xiàn)對GPS C/A碼捕獲的要求。 本研究是導(dǎo)航研究所承擔(dān)的國家863課題“利用多徑信號提高GNSS接收機(jī)性能的新技術(shù)研究”中關(guān)于接收機(jī)信號捕獲算法的一部分,對接收機(jī)的設(shè)計(jì)具有一定的參考價(jià)值。

    標(biāo)簽: GPSCA FPGA FFT

    上傳時(shí)間: 2013-07-22

    上傳用戶:user08x

  • 基于FPGA的數(shù)字圖像處理.rar

    數(shù)字圖像處理技術(shù)是信息科學(xué)中近幾十年來發(fā)展最為迅速的學(xué)科之一。目前,數(shù)字圖像處理技術(shù)被廣泛應(yīng)用于航空航天、通信、醫(yī)學(xué)及工業(yè)生產(chǎn)等領(lǐng)域中。數(shù)字圖像處理的特點(diǎn)是處理的數(shù)據(jù)量大,處理非常耗時(shí),本文研究了在FPGA上用硬件描述語言實(shí)現(xiàn)圖像處理算法,通過功能模塊的硬件化,解決了視頻圖像處理的速度問題。隨著微電子技術(shù)的高速發(fā)展,F(xiàn)PGA為數(shù)字圖像信號處理在算法、系統(tǒng)結(jié)構(gòu)上帶來了新的方法和思路。 本文設(shè)計(jì)的基于FPGA的圖像處理系統(tǒng),是一個(gè)具有視頻圖像采集、圖像處理、圖像顯示功能的圖像處理系統(tǒng)。該系統(tǒng)采用Altera公司FPGA芯片作為中央處理器,由視頻解碼模塊、圖像處理模塊、視頻編碼模塊組成。模擬視頻信號由CCD傳感器送入,經(jīng)視頻解碼芯片SAA7113轉(zhuǎn)換成數(shù)字視頻信號后,圖像處理模塊完成中值濾波和邊緣檢測這兩種圖像處理算法,視頻編碼芯片SAA7121將數(shù)字視頻信號轉(zhuǎn)換成模擬視頻信號輸出。 整個(gè)設(shè)計(jì)及各個(gè)模塊都在Altera公司的開發(fā)環(huán)境QuartusⅡ以及第三方仿真軟件Modelsim上進(jìn)行了仿真及邏輯綜合。仿真結(jié)果表明,使用FPGA硬件處理圖像數(shù)據(jù)不僅能夠獲得良好的處理效果,處理速度也遠(yuǎn)遠(yuǎn)高于軟件法處理的方法。

    標(biāo)簽: FPGA 數(shù)字圖像處理

    上傳時(shí)間: 2013-04-24

    上傳用戶:han_zh

  • 基于FPGA的高速矩陣運(yùn)算算法研究.rar

    矩陣運(yùn)算是描述許多工程問題中不可缺少的數(shù)學(xué)關(guān)系,矩陣運(yùn)算具有執(zhí)行效率好、速度快、集成度高等優(yōu)點(diǎn),并且隨著動(dòng)態(tài)可配置技術(shù)的發(fā)展,靈活性也有了很大的提高。因此,尋找矩陣運(yùn)算的高速實(shí)現(xiàn)方法是具有很大的現(xiàn)實(shí)意義,能夠?yàn)楦咚龠\(yùn)算應(yīng)用提供技術(shù)支持。 為了提高研究成果的實(shí)用性與商用性,本文主要針對某種體積小、運(yùn)算速度和性能要求很高的特殊場合設(shè)計(jì)并實(shí)現(xiàn)基于FPGA的矩陣運(yùn)算功能。通過系統(tǒng)地研究FPGA功能結(jié)構(gòu)、設(shè)計(jì)原理、DSP接口、IEEE-754標(biāo)準(zhǔn),深入學(xué)習(xí)浮點(diǎn)數(shù)及矩陣的基礎(chǔ)運(yùn)算以及硬件編程語言等內(nèi)容,根據(jù)矩陣運(yùn)算的特點(diǎn)和原理,討論了硬件設(shè)計(jì)方面重點(diǎn)對具體核心器件結(jié)構(gòu)、特點(diǎn)以及有關(guān)FPGA的設(shè)計(jì)流程和控制器Verilog HDL硬件編程語言代碼方面內(nèi)容,確定了基于FPGA浮點(diǎn)運(yùn)算及矩陣運(yùn)算單元的Verilog HDL設(shè)計(jì)方法,在Quartus II平臺上對其仿真、記錄運(yùn)算結(jié)果,并對采集到的數(shù)據(jù)結(jié)果進(jìn)行了深入分析與總結(jié)。 本設(shè)計(jì)通過幾種矩陣算法利用FPGA和MATLAB分別進(jìn)行了實(shí)現(xiàn)測試,驗(yàn)證了設(shè)計(jì)結(jié)果的正確性,證明了本設(shè)計(jì)中矩陣運(yùn)算速率的實(shí)用性與高效性,提高了系統(tǒng)資源利用率和系統(tǒng)可靠性,為今后在工程、軍事、通訊等生產(chǎn)生活各個(gè)領(lǐng)域應(yīng)用打下良好基礎(chǔ)。

    標(biāo)簽: FPGA 矩陣運(yùn)算 算法研究

    上傳時(shí)間: 2013-07-07

    上傳用戶:xuanjie

  • GPS接收機(jī)捕獲跟蹤算法研究及FPGA設(shè)計(jì).rar

    全球定位系統(tǒng)(Global Positioning System—GPS)是新一代衛(wèi)星導(dǎo)航定位系統(tǒng),具有全球、全天候、連續(xù)、高精度導(dǎo)航與定位功能,能夠?yàn)閺V大用戶提供精確的三維坐標(biāo)、速度和時(shí)間信息。因此,GPS系統(tǒng)被廣泛地應(yīng)用于生活中的各個(gè)領(lǐng)域。GPS系統(tǒng)用戶主要是各種型號的接收機(jī),而捕獲跟蹤技術(shù)是接收機(jī)的關(guān)鍵技術(shù),同時(shí)也是一個(gè)技術(shù)難點(diǎn)。在GPS接收機(jī)中,導(dǎo)航電文是用戶定位和導(dǎo)航的數(shù)據(jù)基礎(chǔ),為了得到導(dǎo)航電文必須要對GPS信號進(jìn)行捕獲跟蹤。本文詳細(xì)研究了GPS信號捕獲跟蹤技術(shù),并進(jìn)行了FPGA設(shè)計(jì)。 @@ 本文首先概述了GPS系統(tǒng)信號結(jié)構(gòu)和GPS接收機(jī)工作原理,對GPS信號調(diào)制機(jī)理進(jìn)行詳細(xì)地闡述,重點(diǎn)分析了C/A碼生成原理和特性。 @@ 其次敘述了GPS信號捕獲的基礎(chǔ)理論,重點(diǎn)研究時(shí)域滑動(dòng)相關(guān)捕獲方法,深入分析其算法和性能。用MATLAB中Simulink軟件包搭建了可自由修改參數(shù)的GPS中頻發(fā)生器,并在此平臺上,對GPS信號時(shí)域滑動(dòng)相關(guān)捕獲算法進(jìn)行仿真與分析。 @@ 接著重點(diǎn)研究了GPS信號跟蹤技術(shù),系統(tǒng)分析碼跟蹤環(huán)路和載波跟蹤環(huán)路結(jié)構(gòu)框圖以及算法。在碼跟蹤環(huán)路方面,選用并分析了能分離載波的非相干超前滯后碼鎖定環(huán)的工作機(jī)理。在載波跟蹤環(huán)路中選用對導(dǎo)航電文數(shù)據(jù)相位翻轉(zhuǎn)不敏感的科斯塔斯環(huán),并用數(shù)學(xué)模型分析GPS信號的解調(diào)過程。之后對整個(gè)跟蹤環(huán)路進(jìn)行MATLAB仿真,結(jié)果表明環(huán)路參數(shù)設(shè)計(jì)滿足要求,并能成功解調(diào)出GPS導(dǎo)航電文。 @@ 最后本文在QuartusII環(huán)境下完成對GPS信號捕獲跟蹤系統(tǒng)的FPGA設(shè)計(jì)。根據(jù)對相關(guān)器硬件結(jié)構(gòu)框架,對算法中各個(gè)模塊的實(shí)現(xiàn)進(jìn)行詳細(xì)的說明,包括頂層設(shè)計(jì)到CA碼、NCO等重要模塊設(shè)計(jì),并給出了仿真結(jié)果。 @@關(guān)鍵詞:GPS接收機(jī);捕獲;跟蹤;MATLAB仿真:FPGA

    標(biāo)簽: FPGA GPS 接收機(jī)

    上傳時(shí)間: 2013-06-16

    上傳用戶:jacking

  • 基于CCSDS標(biāo)準(zhǔn)的幀同步算法研究及其FPGA實(shí)現(xiàn).rar

    隨著航天技術(shù)的發(fā)展,載人飛船、空間站等復(fù)雜航天器對空-地或空-空之間數(shù)據(jù)傳輸速率的要求越來越高。在此情況下,為了提高空間通信中數(shù)據(jù)傳輸?shù)目煽啃裕WC接收端分路系統(tǒng)能和發(fā)送端一致,必須要經(jīng)過幀同步。對衛(wèi)星基帶信號處理來說,幀同步是處理的第一步也是關(guān)鍵的一步。只有正確幀同步才能獲取正確的幀數(shù)據(jù)進(jìn)行數(shù)據(jù)處理。因此,幀同步的效率,將直接影響到整個(gè)衛(wèi)星基帶信號處理的結(jié)果。 @@ 本設(shè)計(jì)在研究CCSDS標(biāo)準(zhǔn)及幀同步算法的基礎(chǔ)上,利用硬件描述語言及ISE9.2i開發(fā)平臺在基于FPGA的硬件平臺上設(shè)計(jì)并實(shí)現(xiàn)了單路數(shù)據(jù)輸入及兩路合路數(shù)據(jù)輸入的幀同步算法,并解決了其中可能存在的幀滑動(dòng)及模糊度問題。在此基礎(chǔ)之上,針對兩路合路輸入時(shí)可能存在的兩路輸入不同步或幀滑動(dòng)在兩路中分布不均勻問題,設(shè)計(jì)實(shí)現(xiàn)了兩路并行幀同步算法,并利用ModelSim SE 6.1f工具對上述算法進(jìn)行了前仿真和后仿真,仿真結(jié)果表明上述算法符合設(shè)計(jì)要求。 @@ 本論文首先介紹了課題研究的背景及國內(nèi)外研究現(xiàn)狀,其次介紹了與本課題相關(guān)的基礎(chǔ)理論及系統(tǒng)的軟硬件結(jié)構(gòu)。然后對單路數(shù)據(jù)輸入幀同步、兩路數(shù)據(jù)合路輸入幀同步和兩路并行幀同步算法的具體設(shè)計(jì)及實(shí)現(xiàn)過程進(jìn)行了詳細(xì)說明,并給出了后仿真結(jié)果及結(jié)果分析。最后,對論文工作進(jìn)行了總結(jié)和展望,分析了其中存在的問題及需要改進(jìn)的地方。 @@關(guān)鍵詞 FPGA;CCSDS;幀同步:模糊度;幀滑動(dòng)

    標(biāo)簽: CCSDS FPGA 標(biāo)準(zhǔn)

    上傳時(shí)間: 2013-06-11

    上傳用戶:liglechongchong

主站蜘蛛池模板: 昌黎县| 习水县| 鹰潭市| 古丈县| 丹寨县| 古蔺县| 靖西县| 砀山县| 洞口县| 广州市| 嵊州市| 介休市| 白玉县| 隆德县| 琼海市| 宾川县| 普格县| 松江区| 固镇县| 阳西县| 韩城市| 岚皋县| 富阳市| 德令哈市| 湘乡市| 南江县| 庐江县| 嵊州市| 晋江市| 积石山| 邢台县| 曲麻莱县| 阿鲁科尔沁旗| 曲松县| 曲靖市| 米易县| 屏东市| 封开县| 荔波县| 陇南市| 和林格尔县|