2代小波示意程序 2維小波變換經(jīng)典程序 Daubechies小波基的構(gòu)造 采用多孔trous算法(undecimated wavelet transform)實(shí)現(xiàn)小波變換 平移變換平移法(cycle_spinning)消除gibbs效應(yīng) 提升法97經(jīng)典程序 消失矩作用的程序 小波插值與小波構(gòu)造 小波濾波器構(gòu)造和消噪程序 小波譜分析mallat算法經(jīng)典程序
標(biāo)簽: undecimated Daubechies transform wavelet
上傳時(shí)間: 2013-12-11
上傳用戶(hù):671145514
新代系統(tǒng)與日本安川驅(qū)動(dòng)器調(diào)試參數(shù)表 本參數(shù)是日本2代安川伺服器
標(biāo)簽: 參數(shù)
上傳時(shí)間: 2016-08-03
上傳用戶(hù):自動(dòng)化X3
目 錄 第一章 概述 3 第一節(jié) 硬件開(kāi)發(fā)過(guò)程簡(jiǎn)介 3 §1.1.1 硬件開(kāi)發(fā)的基本過(guò)程 4 §1.1.2 硬件開(kāi)發(fā)的規(guī)范化 4 第二節(jié) 硬件工程師職責(zé)與基本技能 4 §1.2.1 硬件工程師職責(zé) 4 §1.2.1 硬件工程師基本素質(zhì)與技術(shù) 5 第二章 硬件開(kāi)發(fā)規(guī)范化管理 5 第一節(jié) 硬件開(kāi)發(fā)流程 5 §3.1.1 硬件開(kāi)發(fā)流程文件介紹 5 §3.2.2 硬件開(kāi)發(fā)流程詳解 6 第二節(jié) 硬件開(kāi)發(fā)文檔規(guī)范 9 §2.2.1 硬件開(kāi)發(fā)文檔規(guī)范文件介紹 9 §2.2.2 硬件開(kāi)發(fā)文檔編制規(guī)范詳解 10 第三節(jié) 與硬件開(kāi)發(fā)相關(guān)的流程文件介紹 11 §3.3.1 項(xiàng)目立項(xiàng)流程: 11 §3.3.2 項(xiàng)目實(shí)施管理流程: 12 §3.3.3 軟件開(kāi)發(fā)流程: 12 §3.3.4 系統(tǒng)測(cè)試工作流程: 12 §3.3.5 中試接口流程 12 §3.3.6 內(nèi)部驗(yàn)收流程 13 第三章 硬件EMC設(shè)計(jì)規(guī)范 13 第一節(jié) CAD輔助設(shè)計(jì) 14 第二節(jié) 可編程器件的使用 19 §3.2.1 FPGA產(chǎn)品性能和技術(shù)參數(shù) 19 §3.2.2 FPGA的開(kāi)發(fā)工具的使用: 22 §3.2.3 EPLD產(chǎn)品性能和技術(shù)參數(shù) 23 §3.2.4 MAX + PLUS II開(kāi)發(fā)工具 26 §3.2.5 VHDL語(yǔ)音 33 第三節(jié) 常用的接口及總線設(shè)計(jì) 42 §3.3.1 接口標(biāo)準(zhǔn): 42 §3.3.2 串口設(shè)計(jì): 43 §3.3.3 并口設(shè)計(jì)及總線設(shè)計(jì): 44 §3.3.4 RS-232接口總線 44 §3.3.5 RS-422和RS-423標(biāo)準(zhǔn)接口聯(lián)接方法 45 §3.3.6 RS-485標(biāo)準(zhǔn)接口與聯(lián)接方法 45 §3.3.7 20mA電流環(huán)路串行接口與聯(lián)接方法 47 第四節(jié) 單板硬件設(shè)計(jì)指南 48 §3.4.1 電源濾波: 48 §3.4.2 帶電插拔座: 48 §3.4.3 上下拉電阻: 49 §3.4.4 ID的標(biāo)準(zhǔn)電路 49 §3.4.5 高速時(shí)鐘線設(shè)計(jì) 50 §3.4.6 接口驅(qū)動(dòng)及支持芯片 51 §3.4.7 復(fù)位電路 51 §3.4.8 Watchdog電路 52 §3.4.9 單板調(diào)試端口設(shè)計(jì)及常用儀器 53 第五節(jié) 邏輯電平設(shè)計(jì)與轉(zhuǎn)換 54 §3.5.1 TTL、ECL、PECL、CMOS標(biāo)準(zhǔn) 54 §3.5.2 TTL、ECL、MOS互連與電平轉(zhuǎn)換 66 第六節(jié) 母板設(shè)計(jì)指南 67 §3.6.1 公司常用母板簡(jiǎn)介 67 §3.6.2 高速傳線理論與設(shè)計(jì) 70 §3.6.3 總線阻抗匹配、總線驅(qū)動(dòng)與端接 76 §3.6.4 布線策略與電磁干擾 79 第七節(jié) 單板軟件開(kāi)發(fā) 81 §3.7.1 常用CPU介紹 81 §3.7.2 開(kāi)發(fā)環(huán)境 82 §3.7.3 單板軟件調(diào)試 82 §3.7.4 編程規(guī)范 82 第八節(jié) 硬件整體設(shè)計(jì) 88 §3.8.1 接地設(shè)計(jì) 88 §3.8.2 電源設(shè)計(jì) 91 第九節(jié) 時(shí)鐘、同步與時(shí)鐘分配 95 §3.9.1 時(shí)鐘信號(hào)的作用 95 §3.9.2 時(shí)鐘原理、性能指標(biāo)、測(cè)試 102 第十節(jié) DSP技術(shù) 108 §3.10.1 DSP概述 108 §3.10.2 DSP的特點(diǎn)與應(yīng)用 109 §3.10.3 TMS320 C54X DSP硬件結(jié)構(gòu) 110 §3.10.4 TMS320C54X的軟件編程 114 第四章 常用通信協(xié)議及標(biāo)準(zhǔn) 120 第一節(jié) 國(guó)際標(biāo)準(zhǔn)化組織 120 §4.1.1 ISO 120 §4.1.2 CCITT及ITU-T 121 §4.1.3 IEEE 121 §4.1.4 ETSI 121 §4.1.5 ANSI 122 §4.1.6 TIA/EIA 122 §4.1.7 Bellcore 122 第二節(jié) 硬件開(kāi)發(fā)常用通信標(biāo)準(zhǔn) 122 §4.2.1 ISO開(kāi)放系統(tǒng)互聯(lián)模型 122 §4.2.2 CCITT G系列建議 123 §4.2.3 I系列標(biāo)準(zhǔn) 125 §4.2.4 V系列標(biāo)準(zhǔn) 125 §4.2.5 TIA/EIA 系列接口標(biāo)準(zhǔn) 128 §4.2.5 CCITT X系列建議 130 參考文獻(xiàn) 132 第五章 物料選型與申購(gòu) 132 第一節(jié) 物料選型的基本原則 132 第二節(jié) IC的選型 134 第三節(jié) 阻容器件的選型 137 第四節(jié) 光器件的選用 141 第五節(jié) 物料申購(gòu)流程 144 第六節(jié) 接觸供應(yīng)商須知 145 第七節(jié) MRPII及BOM基礎(chǔ)和使用 146
標(biāo)簽: 硬件工程師
上傳時(shí)間: 2013-05-28
上傳用戶(hù):pscsmon
genesis9.0算號(hào)器提供genesis算號(hào)器使用視頻。安裝文件一定要放在小寫(xiě)英文路徑下,中文不行,有大寫(xiě)字母的英文也不行。1.算號(hào)器的只是算gnd的號(hào),要算get的號(hào),需要參考算號(hào)器的步驟。注意選擇破解有效時(shí)間。2.7天過(guò)期,30天過(guò)期,永不過(guò)期等。注意要用自己機(jī)器識(shí)別號(hào)去算,在get運(yùn)行彈出來(lái)的序號(hào)對(duì)話框里,有機(jī)器識(shí)別號(hào)。3.安裝完成,啟動(dòng)時(shí),填寫(xiě)進(jìn)入用戶(hù)名和密碼時(shí),一定不能用鼠標(biāo)。直接用回車(chē)鍵,否則失效。密碼框內(nèi)的密碼不可見(jiàn),輸完直接回車(chē),即可進(jìn)入genesis界面。
標(biāo)簽: genesis 9.0 算號(hào)器 視頻
上傳時(shí)間: 2014-12-23
上傳用戶(hù):swaylong
•1-1 傳輸線方程式 •1-2 傳輸線問(wèn)題的時(shí)域分析 •1-3 正弦狀的行進(jìn)波 •1-4 傳輸線問(wèn)題的頻域分析 •1-5 駐波和駐波比 •1-6 Smith圖 •1-7 多段傳輸線問(wèn)題的解法 •1-8 傳輸線的阻抗匹配
上傳時(shí)間: 2013-11-21
上傳用戶(hù):laomv123
genesis9.0算號(hào)器提供genesis算號(hào)器使用視頻。安裝文件一定要放在小寫(xiě)英文路徑下,中文不行,有大寫(xiě)字母的英文也不行。1.算號(hào)器的只是算gnd的號(hào),要算get的號(hào),需要參考算號(hào)器的步驟。注意選擇破解有效時(shí)間。2.7天過(guò)期,30天過(guò)期,永不過(guò)期等。注意要用自己機(jī)器識(shí)別號(hào)去算,在get運(yùn)行彈出來(lái)的序號(hào)對(duì)話框里,有機(jī)器識(shí)別號(hào)。3.安裝完成,啟動(dòng)時(shí),填寫(xiě)進(jìn)入用戶(hù)名和密碼時(shí),一定不能用鼠標(biāo)。直接用回車(chē)鍵,否則失效。密碼框內(nèi)的密碼不可見(jiàn),輸完直接回車(chē),即可進(jìn)入genesis界面。
標(biāo)簽: genesis 9.0 算號(hào)器 視頻
上傳時(shí)間: 2015-01-02
上傳用戶(hù):chens000
•1-1 傳輸線方程式 •1-2 傳輸線問(wèn)題的時(shí)域分析 •1-3 正弦狀的行進(jìn)波 •1-4 傳輸線問(wèn)題的頻域分析 •1-5 駐波和駐波比 •1-6 Smith圖 •1-7 多段傳輸線問(wèn)題的解法 •1-8 傳輸線的阻抗匹配
上傳時(shí)間: 2013-10-21
上傳用戶(hù):fhzm5658
產(chǎn)生頻率選擇性衰落的雷利通道,參數(shù)由天線結(jié)構(gòu)、OFDM系統(tǒng)的結(jié)構(gòu)與功率延時(shí)結(jié)構(gòu)來(lái)決定。
標(biāo)簽:
上傳時(shí)間: 2014-12-20
上傳用戶(hù):lizhizheng88
一種帶寬闊展的小行化微帶天線
標(biāo)簽: antenna
上傳時(shí)間: 2015-05-05
上傳用戶(hù):puzzle0612
隨著計(jì)算機(jī)技術(shù)的快速發(fā)展在手機(jī)、汽車(chē)等眾多領(lǐng)域中對(duì)于嵌入式實(shí)時(shí)操作系統(tǒng)的應(yīng)用越來(lái)越廣泛,它的前景在這些領(lǐng)域中也極為廣闊。但是同時(shí),隨著更加苛刻的要求和更廣泛的應(yīng)用對(duì)嵌入式實(shí)時(shí)操作系統(tǒng)的要求也日益增加,實(shí)時(shí)性,可靠性,強(qiáng)移植性等變得更加重要。現(xiàn)在嵌入式實(shí)時(shí)操作系統(tǒng)內(nèi)核已經(jīng)發(fā)展到了第2代微內(nèi)核操作系統(tǒng),例如L4、QNX等,它們主要是解決了微內(nèi)核體系系統(tǒng)中所帶來(lái)的進(jìn)程之間通信的問(wèn)題。微內(nèi)核具有良好的靈活性、移植性,并且可靠性強(qiáng)的優(yōu)點(diǎn),目前已經(jīng)成為廣泛應(yīng)用的一種系統(tǒng)體系。本文在在微內(nèi)核結(jié)構(gòu)基礎(chǔ)上,借鑒了L4、VxWorks等幾個(gè)優(yōu)秀的嵌入式操作系統(tǒng)的思想,來(lái)分析RT-Thread嵌入式實(shí)時(shí)操作系統(tǒng)。RT-Thread操作系統(tǒng)融合了微內(nèi)核的特點(diǎn)并加入了自己的特色,屬于第二代微內(nèi)核操作系統(tǒng)。它使用范圍極其靈活,無(wú)論是在資源緊張的小型系統(tǒng)還是一個(gè)具有內(nèi)存管理、網(wǎng)絡(luò)功能等的基本計(jì)算單元,并且它內(nèi)核可配置、擴(kuò)展性好。這里主要討論了RT-Thread系統(tǒng)的微內(nèi)核的具體實(shí)現(xiàn),詳細(xì)分析了RT-Thread的各個(gè)功能模塊例如內(nèi)核對(duì)象系統(tǒng)、線程調(diào)度、IPC機(jī)制、內(nèi)存管理等,并且分析了各個(gè)模塊在內(nèi)核之間的相互聯(lián)系,最后將其移植到CM3芯片中,并測(cè)試了系統(tǒng)功能。
標(biāo)簽: 嵌入式 操作系統(tǒng) rtthread
上傳時(shí)間: 2022-06-29
上傳用戶(hù):
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1