亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

3軸

  • 手把手教你學(xué)CPLD/FPGA與單片機(jī)聯(lián)合設(shè)計(jì)(前3章)

      手把手教你學(xué)CPLD/FPGA與單片機(jī)聯(lián)合設(shè)計(jì)(前3章)   作者:周興華;出版社: 北京航空航天大學(xué)出版社   內(nèi)容簡(jiǎn)介:本書以實(shí)踐(實(shí)驗(yàn))為主線,以生動(dòng)短小的實(shí)例為靈魂,穿插介紹了Verilog HDL語(yǔ)言的語(yǔ)法及Altera公司的EPM7128S(或Atmel公司的ATFl508A5)設(shè)計(jì)開發(fā)編程。理論與實(shí)踐緊密結(jié)合,由淺入深、循序漸進(jìn)地引導(dǎo)讀者進(jìn)行學(xué)習(xí)、實(shí)驗(yàn),這樣讀者學(xué)得進(jìn)、記得牢,不會(huì)產(chǎn)生畏難情緒,無(wú)形之中就掌握了 CPLD/FPGA的聯(lián)合設(shè)計(jì)。

    標(biāo)簽: CPLD FPGA 手把手 單片機(jī)

    上傳時(shí)間: 2013-10-31

    上傳用戶:zczc

  • Altera可重配置PLL使用手冊(cè)0414-3

    Altera可重配置PLL使用手冊(cè)0414-3。

    標(biāo)簽: Altera 0414 PLL 可重配置

    上傳時(shí)間: 2013-10-17

    上傳用戶:zhqzal1014

  • Cadence SPB16.3 速成教材--龍治銘

    Cadence SPB16.3 速成教材--龍治銘,系統(tǒng)介紹了整個(gè)設(shè)計(jì)流程,從原理圖到PCB。

    標(biāo)簽: Cadence 16.3 SPB 教材

    上傳時(shí)間: 2013-11-16

    上傳用戶:fandeshun

  • Orcad10.3

    此為ORCAD10.3精簡(jiǎn)版本。

    標(biāo)簽: Orcad 10.3

    上傳時(shí)間: 2015-01-02

    上傳用戶:yanming8525826

  • XAPP452-Spartan-3高級(jí)配置架構(gòu)

    This application note provides a detailed description of the Spartan™-3 configurationarchitecture. It explains the composition of the bitstream file and how this bitstream isinterpreted by the configuration logic to program the part. Additionally, a methodology ispresented that will guide the user through the readback process. This information can be usedfor partial reconfiguration or partial readback.

    標(biāo)簽: Spartan XAPP 452 架構(gòu)

    上傳時(shí)間: 2013-11-16

    上傳用戶:qingdou

  • WP200-將Spartan-3 FPGA用作遠(yuǎn)程數(shù)碼相機(jī)的低成本控制器

      The introduction of Spartan-3™ devices has createdmultiple changes in the evolution of embedded controldesigns and pushed processing capabilities to the “almostfreestage.” With these new FPGAs falling under $20, involume, with over 1 million system gates, and under $5for 100K gate-level units, any design with programmablelogic has a readily available 8- or 16-bit processor costingless than 75 cents and 32-bit processor for less than $1.50.

    標(biāo)簽: Spartan FPGA 200 WP

    上傳時(shí)間: 2013-10-21

    上傳用戶:ligi201200

  • XAPP520將符合2.5V和3.3V I/O標(biāo)準(zhǔn)的7系列FPGA高性能I/O Bank進(jìn)行連接

    XAPP520將符合2.5V和3.3V I/O標(biāo)準(zhǔn)的7系列FPGA高性能I/O Bank進(jìn)行連接  The I/Os in Xilinx® 7 series FPGAs are classified as either high range (HR) or high performance (HP) banks. HR I/O banks can be operated from 1.2V to 3.3V, whereas HP I/O banks are optimized for operation between 1.2V and 1.8V. In circumstances that require an HP 1.8V I/O bank to interface with 2.5V or 3.3V logic, a range of options can be deployed. This application note describes methodologies for interfacing 7 series HP I/O banks with 2.5V and 3.3V systems

    標(biāo)簽: XAPP FPGA Bank 520

    上傳時(shí)間: 2013-11-06

    上傳用戶:wentianyou

  • Spartan-3 FPGA 的 3.3V 配置應(yīng)用指南

    摘要:本應(yīng)用指南提供了一種方法可從3.3V接口對(duì)Spartan™-3和Spartan-3L FPGA進(jìn)行配置。它針對(duì)每種配置模式都提供了一組經(jīng)驗(yàn)證的連接框圖。這些框圖是完整且可直接使用的解決方案。

    標(biāo)簽: Spartan FPGA 3.3 應(yīng)用指南

    上傳時(shí)間: 2015-01-02

    上傳用戶:ch3ch2oh

  • Allegro 16.3出GERBER步驟

    Allegro 16.3出GERBER步驟,比較詳細(xì)!!

    標(biāo)簽: Allegro GERBER 16.3

    上傳時(shí)間: 2013-10-13

    上傳用戶:lchjng

  • HITECH觸摸屏軟件ADP_V6.3.1

    HITECH觸摸屏軟件ADP_V6.3.1

    標(biāo)簽: HITECH ADP_V 觸摸屏 軟件

    上傳時(shí)間: 2013-10-27

    上傳用戶:zxc23456789

主站蜘蛛池模板: 新泰市| 铜梁县| 辽源市| 元朗区| 南川市| 亳州市| 蕉岭县| 新乡县| 茌平县| 舒兰市| 东至县| 西平县| 屏南县| 余江县| 英山县| 周宁县| 肇庆市| 中江县| 甘南县| 昆山市| 津南区| 阳曲县| 茶陵县| 清水县| 蒙自县| 凤冈县| 忻州市| 凤阳县| 万荣县| 克山县| 新蔡县| 调兵山市| 攀枝花市| 阿鲁科尔沁旗| 正宁县| 仪陇县| 唐海县| 宝清县| 梁平县| 尼玛县| 保亭|