使用verilog作為CPU設計語言實現單數據通路五級流水線的CPU。具有32個通用寄存器、一個程序計數器PC、一個標志寄存器FLAG,一個堆棧寄存器STACK。存儲器尋址粒度為字節。數據存儲以32位字對準。采用32位定長指令格式,采用Load/Store結構,ALU指令采用三地址格式。支持有符號和無符號整數加、減、乘、除運算,并支持浮點數加、減、乘、除四種運算,支持與、或、異或、非4種邏輯運算,支持邏輯左移、邏輯右移、算術右移、循環右移4種移位運算,支持Load/Store操作,支持地址/立即數加載操作,支持無條件轉移和為0轉移、非0轉移、無符號>轉移、無符號<轉移、有符號>轉移、有符號<轉移等條件轉移。
標簽: CPU verilog FLAG 語言
上傳時間: 2013-12-11
上傳用戶:源弋弋
本段代碼在32位信息安全芯片 HT32A256上實現了 RSA加密算法,對開發USBKEY有幫助
標簽: A256 256 32A RSA
上傳時間: 2016-07-16
上傳用戶:talenthn
集中了大部分matlab基礎經典程序 1-32是:圖形應用篇 33-66是:界面設計篇 67-84是:圖形處理篇 85-100是:數值分析篇
標簽: matlab 100 32 33
上傳時間: 2016-07-18
上傳用戶:h886166
對于比32位還要大的數進行運算,本程序可以實現大整數運算。
標簽: 運算
上傳時間: 2013-12-22
上傳用戶:firstbyte
32位微處理器arm210421052106的數據手冊 包括所有內部電路和硬件結構,完全開發必備
標簽: 210421052106 arm 微處理器 內部電路
上傳時間: 2016-07-20
上傳用戶:愛死愛死
blackfin VisualDSP++ 下的音頻32點IDCT變換匯編代碼,可用于mp3解碼器算法在bf53x系列環境下的優化。
標簽: VisualDSP blackfin IDCT 音頻
上傳時間: 2013-12-30
上傳用戶:shinesyh
uCOS-II V2.51在愛普森的32位處理器S1C33209上的移植,采用C語言嵌入匯編語言。 與硬件無關的代碼放在路徑uCOS-II/source下面。和處理器相關的移植代碼放在uCOS-II/C33209下面OS_CPU_C.c OS_CPU.h
標簽: S1C33209 uCOS-II 2.51 32位處理器
上傳時間: 2016-07-22
上傳用戶:vodssv
windows環境下的32位匯編教程,對了解操作系統很有幫助。
標簽: windows 環境 匯編 教程
上傳時間: 2014-01-21
上傳用戶:gxf2016
matlab仿真用的32采樣點,GMSK調制解調代碼
標簽: matlab GMSK 仿真 代碼
上傳時間: 2016-07-25
上傳用戶:笨小孩
UltraEdit-32 V13.10a+2_簡體中文綠色版
標簽: UltraEdit 13.10 32 簡體中文
上傳時間: 2016-07-30
上傳用戶:1079836864
蟲蟲下載站版權所有 京ICP備2021023401號-1