電子學(xué)名詞1、 電阻率---又叫電阻系數(shù)或叫比電阻。是衡量物質(zhì)導(dǎo)電性能好壞的一個(gè)物理量,以字母ρ表示,單位為歐姆*毫米平方/米。在數(shù)值上等于用那種物質(zhì)做的長(zhǎng)1米截面積為1平方毫米的導(dǎo)線,在溫度20C時(shí)的電阻值,電阻率越大,導(dǎo)電性能越低。則物質(zhì)的電阻率隨溫度而變化的物理量,其數(shù)值等于溫度每升高1C時(shí),電阻率的增加與原來(lái)的電阻電阻率的比值,通常以字母α表示,單位為1/C。2、 電阻的溫度系數(shù)----表示物質(zhì)的電阻率隨溫度而變化的物理量,其數(shù)值等于溫度每升高1C時(shí),電阻率的增加量與原來(lái)的電阻率的比值,通常以字母α表示,單位為1/C。3、 電導(dǎo)----物體傳導(dǎo)電流的本領(lǐng)叫做電導(dǎo)。在直流電路里,電導(dǎo)的數(shù)值就是電阻值的倒數(shù),以字母ɡ表示,單位為歐姆。4、 電導(dǎo)率----又叫電導(dǎo)系數(shù),也是衡量物質(zhì)導(dǎo)電性能好壞的一個(gè)物理量。大小在數(shù)值上是電阻率的倒數(shù),以字母γ表示,單位為米/歐姆*毫米平方。5、 電動(dòng)勢(shì)----電路中因其他形式的能量轉(zhuǎn)換為電能所引起的電位差,叫做電動(dòng)勢(shì)或者簡(jiǎn)稱電勢(shì)。用字母E表示,單位為伏特。6、 自感----當(dāng)閉合回路中的電流發(fā)生變化時(shí),則由這電流所產(chǎn)生的穿過(guò)回路本身磁通也發(fā)生變化,因此在回路中也將感應(yīng)電動(dòng)勢(shì),這現(xiàn)象稱為自感現(xiàn)象,這種感應(yīng)電動(dòng)勢(shì)叫自感電動(dòng)勢(shì)。7、 互感----如果有兩只線圈互相靠近,則其中第一只線圈中電流所產(chǎn)生的磁通有一部分與第二只線圈相環(huán)鏈。當(dāng)?shù)谝痪€圈中電流發(fā)生變化時(shí),則其與第二只線圈環(huán)鏈的磁通也發(fā)生變化,在第二只線圈中產(chǎn)生感應(yīng)電動(dòng)勢(shì)。這種現(xiàn)象叫做互感現(xiàn)象。8、 電感----自感與互感的統(tǒng)稱。9、 感抗----交流電流過(guò)具有電感的電路時(shí),電感有阻礙交流電流過(guò)的作用,這種作用叫做感抗,以Lx表示,Lx=2πfL。10、容抗----交流電流過(guò)具有電容的電路時(shí),電容有阻礙交流電流過(guò)的作用,這種作用叫做容抗,以Cx表示,Cx=1/12πfc。11、脈動(dòng)電流----大小隨時(shí)間變化而方向不變的電流,叫做脈動(dòng)電流。12、振幅----交變電流在一個(gè)周期內(nèi)出現(xiàn)的最大值叫振幅。13、平均值----交變電流的平均值是指在某段時(shí)間內(nèi)流過(guò)電路的總電荷與該段時(shí)間的比值。正弦量的平均值通常指正半周內(nèi)的平均值,它與振幅值的關(guān)系:平均值=0.637*振幅值。14、有效值----在兩個(gè)相同的電阻器件中,分別通過(guò)直流電和交流電,如果經(jīng)過(guò)同一時(shí)間,它們發(fā)出的熱量相等,那么就把此直流電的大小作為此交流電的有效值。正弦電流的有效值等于其最大值的0.707倍。15、有功功率----又叫平均功率。交流電的瞬時(shí)功率不是一個(gè)恒定值,功率在一個(gè)周期內(nèi)的平均值叫做有功功率,它是指在電路中電阻部分所消耗的功率,以字母P表示,單位瓦特。16、視在功率----在具有電阻和電抗的電路內(nèi),電壓與電流的乘積叫做視在功率,用字母Ps來(lái)表示,單位為瓦特。17、無(wú)功功率----在具有電感和電容的電路里,這些儲(chǔ)能元件在半周期的時(shí)間里把電源能量變成磁場(chǎng)(或電場(chǎng))的能量存起來(lái),在另半周期的時(shí)間里對(duì)已存的磁場(chǎng)(或電場(chǎng))能量送還給電源。它們只是與電源進(jìn)行能量交換,并沒(méi)有真正消耗能量。我們把與電源交換能量的速率的振幅值叫做無(wú)功功率。用字母Q表示,單位為芝。
標(biāo)簽: 電子學(xué)
上傳時(shí)間: 2013-11-23
上傳用戶:zhoujunzhen
Construction Strategy of ESD Protection CircuitAbstract: The principles used to construct ESD protection on circuits and the basic conceptions of ESD protection design are presented.Key words:ESD protection/On circuit, ESD design window, ESD current path1 引言靜電放電(ESD,Electrostatic Discharge)給電子器件環(huán)境會(huì)帶來(lái)破壞性的后果。它是造成集成電路失效的主要原因之一。隨著集成電路工藝不斷發(fā)展,互補(bǔ)金屬氧化物半導(dǎo)體(CMOS,Complementary Metal-Oxide Semiconductor)的特征尺寸不斷縮小,金屬氧化物半導(dǎo)體(MOS, Metal-Oxide Semiconductor)的柵氧厚度越來(lái)越薄,MOS 管能承受的電流和電壓也越來(lái)越小,因此要進(jìn)一步優(yōu)化電路的抗ESD 性能,需要從全芯片ESD 保護(hù)結(jié)構(gòu)的設(shè)計(jì)來(lái)進(jìn)行考慮。
標(biāo)簽: Construction Strategy ESD of
上傳時(shí)間: 2013-11-09
上傳用戶:Aidane
EDA (Electronic Design Automation)即“電子設(shè)計(jì)自動(dòng)化”,是指以計(jì)算機(jī)為工作平臺(tái),以EDA軟件為開(kāi)發(fā)環(huán)境,以硬件描述語(yǔ)言為設(shè)計(jì)語(yǔ)言,以可編程器件PLD為實(shí)驗(yàn)載體(包括CPLD、FPGA、EPLD等),以集成電路芯片為目標(biāo)器件的電子產(chǎn)品自動(dòng)化設(shè)計(jì)過(guò)程。“工欲善其事,必先利其器”,因此,EDA工具在電子系統(tǒng)設(shè)計(jì)中所占的份量越來(lái)越高。下面就介紹一些目前較為流行的EDA工具軟件。 PLD 及IC設(shè)計(jì)開(kāi)發(fā)領(lǐng)域的EDA工具,一般至少要包含仿真器(Simulator)、綜合器(Synthesizer)和配置器(Place and Routing, P&R)等幾個(gè)特殊的軟件包中的一個(gè)或多個(gè),因此這一領(lǐng)域的EDA工具就不包括Protel、PSpice、Ewb等原理圖和PCB板設(shè)計(jì)及電路仿真軟件。目前流行的EDA工具軟件有兩種分類(lèi)方法:一種是按公司類(lèi)別進(jìn)行分類(lèi),另一種是按功能進(jìn)行劃分。 若按公司類(lèi)別分,大體可分兩類(lèi):一類(lèi)是EDA 專業(yè)軟件公司,業(yè)內(nèi)最著名的三家公司是Cadence、Synopsys和Mentor Graphics;另一類(lèi)是PLD器件廠商為了銷(xiāo)售其產(chǎn)品而開(kāi)發(fā)的EDA工具,較著名的公司有Altera、Xilinx、lattice等。前者獨(dú)立于半導(dǎo)體器件廠商,具有良好的標(biāo)準(zhǔn)化和兼容性,適合于學(xué)術(shù)研究單位使用,但系統(tǒng)復(fù)雜、難于掌握且價(jià)格昂貴;后者能針對(duì)自己器件的工藝特點(diǎn)作出優(yōu)化設(shè)計(jì),提高資源利用率,降低功耗,改善性能,比較適合產(chǎn)品開(kāi)發(fā)單位使用。 若按功能分,大體可以分為以下三類(lèi)。 (1) 集成的PLD/FPGA開(kāi)發(fā)環(huán)境 由半導(dǎo)體公司提供,基本上可以完成從設(shè)計(jì)輸入(原理圖或HDL)→仿真→綜合→布線→下載到器件等囊括所有PLD開(kāi)發(fā)流程的所有工作。如Altera公司的MaxplusⅡ、QuartusⅡ,Xilinx公司的ISE,Lattice公司的 ispDesignExpert等。其優(yōu)勢(shì)是功能全集成化,可以加快動(dòng)態(tài)調(diào)試,縮短開(kāi)發(fā)周期;缺點(diǎn)是在綜合和仿真環(huán)節(jié)與專業(yè)的軟件相比,都不是非常優(yōu)秀的。 (2) 綜合類(lèi) 這類(lèi)軟件的功能是對(duì)設(shè)計(jì)輸入進(jìn)行邏輯分析、綜合和優(yōu)化,將硬件描述語(yǔ)句(通常是系統(tǒng)級(jí)的行為描述語(yǔ)句)翻譯成最基本的與或非門(mén)的連接關(guān)系(網(wǎng)表),導(dǎo)出給PLD/FPGA廠家的軟件進(jìn)行布局和布線。為了優(yōu)化結(jié)果,在進(jìn)行較復(fù)雜的設(shè)計(jì)時(shí),基本上都使用這些專業(yè)的邏輯綜合軟件,而不采用廠家提供的集成PLD/FPGA開(kāi)發(fā)工具。如Synplicity公司的Synplify、Synopsys公司的FPGAexpress、FPGA Compiler Ⅱ等。 (3) 仿真類(lèi) 這類(lèi)軟件的功能是對(duì)設(shè)計(jì)進(jìn)行模擬仿真,包括布局布線(P&R)前的“功能仿真”(也叫“前仿真”)和P&R后的包含了門(mén)延時(shí)、線延時(shí)等的“時(shí)序仿真”(也叫“后仿真”)。復(fù)雜一些的設(shè)計(jì),一般需要使用這些專業(yè)的仿真軟件。因?yàn)橥瑯拥脑O(shè)計(jì)輸入,專業(yè)軟件的仿真速度比集成環(huán)境的速度快得多。此類(lèi)軟件最著名的要算Model Technology公司的Modelsim,Cadence公司的NC-Verilog/NC-VHDL/NC-SIM等。 以上介紹了一些具代表性的EDA 工具軟件。它們?cè)谛阅苌细饔兴L(zhǎng),有的綜合優(yōu)化能力突出,有的仿真模擬功能強(qiáng),好在多數(shù)工具能相互兼容,具有互操作性。比如Altera公司的 QuartusII集成開(kāi)發(fā)工具,就支持多種第三方的EDA軟件,用戶可以在QuartusII軟件中通過(guò)設(shè)置直接調(diào)用Modelsim和 Synplify進(jìn)行仿真和綜合。 如果設(shè)計(jì)的硬件系統(tǒng)不是很大,對(duì)綜合和仿真的要求不是很高,那么可以在一個(gè)集成的開(kāi)發(fā)環(huán)境中完成整個(gè)設(shè)計(jì)流程。如果要進(jìn)行復(fù)雜系統(tǒng)的設(shè)計(jì),則常規(guī)的方法是多種EDA工具協(xié)調(diào)工作,集各家之所長(zhǎng)來(lái)完成設(shè)計(jì)流程。
上傳時(shí)間: 2013-11-19
上傳用戶:wxqman
在高速數(shù)字電路飛速發(fā)展的今天,信號(hào)的頻率不斷提高, 信號(hào)完整性設(shè)計(jì)在P C B設(shè)計(jì)中顯得日益重要。其中由于傳輸線效應(yīng)所引起的信號(hào)反射問(wèn)題是信號(hào)完整性的一個(gè)重要方面。本文研究分析了高速PCB 設(shè)計(jì)中的反射問(wèn)題的產(chǎn)生原因,并利用HyperLynx 軟件進(jìn)行了仿真,最后提出了相應(yīng)的解決方法。
上傳時(shí)間: 2013-10-16
上傳用戶:2728460838
中望CAD2010體驗(yàn)版正式發(fā)布。作為中望公司的最新年度力作,在繼承以往版本優(yōu)勢(shì)的基礎(chǔ)上,中望CAD2010融入了以“安全漏洞抓取、內(nèi)存池優(yōu)化、位圖和矢量圖混合處理”等多項(xiàng)可以極大提高軟件穩(wěn)定性和效率的中望正在申請(qǐng)全球?qū)@莫?dú)創(chuàng)技術(shù),新增了眾多實(shí)用的新功能,在整體性能上實(shí)現(xiàn)了巨大的飛躍,主要體現(xiàn)在以下幾方面: 大圖紙?zhí)幚砟芰Φ奶嵘? 文字所見(jiàn)即所得、消隱打印等新功能 二次開(kāi)發(fā)接口更加成熟 一、大圖紙?zhí)幚砟芰Φ奶嵘? 中望CAD2010版采用了更先進(jìn)的內(nèi)存管理以及壓縮技術(shù),采用了一些新的優(yōu)化算法,使得中望CAD常用命令執(zhí)行效率和資源占用情況得到進(jìn)一步的提高,特別是在低內(nèi)存配置下大圖紙的處理能力,大大減少了圖紙內(nèi)存資源占用量,提升了大圖紙?zhí)幚硭俣取V饕w現(xiàn)在: 大圖紙內(nèi)存占用量顯著下降,平均下降約30%,地形圖類(lèi)圖紙則平均下降50%; 實(shí)體縮放和平移,zoom\pan\redraw更加順暢; 保存速度更快、數(shù)據(jù)更安全,保存速度平均有40%的提升。 二、新增功能 1、文字所見(jiàn)即所得 文字編輯器有多處改進(jìn),文字編輯時(shí)顯示的樣式為最后在圖面上的樣式,達(dá)到了所見(jiàn)即所得的效果。文字編輯器新加入段落設(shè)置,可進(jìn)行制表位、縮進(jìn)、段落對(duì)齊方式、段落間距和段落行距等項(xiàng)目的調(diào)整。另外,在文字編輯器內(nèi)可直接改變文字傾斜、高度、寬度等特征。 2、消隱打印 中望CAD2010版本支持二維和三維對(duì)象的消隱打印,在打印對(duì)象時(shí)消除隱藏線,不考慮其在屏幕上的顯示方式。此次消隱打印功能主要體現(xiàn)在以下兩個(gè)方面: (一)、平臺(tái)相關(guān)命令和功能的調(diào)整 視口的“屬性”:增加“著色打印”選項(xiàng)(“線框”和“消隱”兩種著色打印項(xiàng)) 選擇視口后,右鍵菜單支持“著色打印”項(xiàng)( “線框”和“隱藏”兩種模式) 命令mview增加了“著色打印”功能項(xiàng),可以方便用戶設(shè)置視口的“著色打印屬性”(線框和消隱兩種模式) 打印”對(duì)話框調(diào)整:在布局空間,激活“打印”對(duì)話框,以前的“消隱打印”選項(xiàng)顯示為“隱藏圖紙空間對(duì)象”。 頁(yè)面設(shè)置管理器啟動(dòng)的“打印設(shè)置”對(duì)話框調(diào)整:圖紙空間中,通過(guò)頁(yè)面設(shè)置管理器激活的“打印設(shè)置”對(duì)話框,以前的“消隱打印”選項(xiàng)顯示為“隱藏圖紙空間對(duì)象” (二)、消隱打印使用方法的調(diào)整 模型空間: 可通過(guò)“打印”或“頁(yè)面設(shè)置管理器”打開(kāi)的“打印設(shè)置”對(duì)話框中的“消隱打印”選項(xiàng)來(lái)控制模型空間的對(duì)象是否消隱打印,同時(shí)包含消隱打印預(yù)覽,若勾選“消隱打印”按鈕,模型空間的對(duì)象將被消隱打印出來(lái)。 布局空間: 若要在布局空間消隱打印對(duì)象,分為兩種情況: 1) 布局空間視口外的對(duì)象是否消隱,直接取決于“打印設(shè)置”對(duì)話框中“隱藏圖紙空間對(duì)象”按鈕是否被勾選; 2)布局空間視口中的對(duì)象是否消隱,取決于視口本身的屬性,即“著色打印”特性選項(xiàng),必須確保該選項(xiàng)為“消隱”才可消隱打印或預(yù)覽 3、圖層狀態(tài)管理器 可以創(chuàng)建多個(gè)命名圖層狀態(tài),以保存圖層的狀態(tài)列表,用戶可以通過(guò)選擇圖層狀態(tài)來(lái)表現(xiàn)圖紙的不同顯示效果。這種圖層狀態(tài)可以輸出供其它圖紙使用,也可以輸入其它保存的圖層狀態(tài)設(shè)置。 4、文字定點(diǎn)縮放 能夠依據(jù)文字位置的特征點(diǎn),如中心,左下等,作為基準(zhǔn)點(diǎn),對(duì)多行文字或單行文字進(jìn)行縮放,同時(shí)不改變基準(zhǔn)點(diǎn)位置。 5、Splinedit新功能 全面支持樣條曲線的編輯,主要體現(xiàn)在SPLINEDIT命令行提示中,如下: 擬合數(shù)據(jù)(F)/閉合樣條(C)/移動(dòng)(M) 頂點(diǎn)(V)/精度(R)/反向(E)/撤消(U)/<退出(X)>: 擬合數(shù)據(jù): 增加(A)/閉合(C)/刪除數(shù)據(jù)(D)/移動(dòng)(M)/清理(P)/切線(T)/<退出(X)>: 增加、刪除數(shù)據(jù):通過(guò)增加、刪除樣條曲線的擬合點(diǎn)來(lái)控制樣條曲線的擬合程度。 移動(dòng):通過(guò)移動(dòng)指定的擬合點(diǎn)控制樣條曲線的擬合數(shù)據(jù) 閉合/打開(kāi):控制樣條曲線是否閉合。 清理:清除樣條曲線的擬合數(shù)據(jù),從而使命令提示信息變?yōu)椴话瑪M合數(shù)據(jù)的情形。 切線:修改樣條曲線的起點(diǎn)和端點(diǎn)切向。 閉合樣條:將打開(kāi)的樣條曲線閉合。若選擇的樣條曲線為閉合的,該選項(xiàng)為“打開(kāi)”,將閉合的樣條曲線打開(kāi)。 移動(dòng):可用來(lái)移動(dòng)樣條曲線的控制點(diǎn)到新的位置。 精度:可通過(guò)添加控制點(diǎn)、提高階數(shù)或權(quán)值的方式更為精密的控制樣條曲線的定義。 反向:調(diào)整樣條曲線的方向?yàn)榉聪颉? 6、捕捉和柵格功能增強(qiáng) 7、支持文件搜索路徑 關(guān)于激活注冊(cè):打開(kāi)CAD界面,找到左上面的“幫助”,激活產(chǎn)品-復(fù)制申請(qǐng)碼-再打開(kāi)你解壓到CAD包找到keygen.exe(也就是注冊(cè)機(jī),有的在是“Key”文件里,如果沒(méi)有可以到網(wǎng)上下載),輸入申請(qǐng)碼--點(diǎn)擊確定,就中間那個(gè)鍵--得到數(shù)據(jù) 應(yīng)該是五組-復(fù)制再回到上面激活碼頁(yè)面,粘貼激活碼確定就ok !復(fù)制(粘貼)的時(shí)候用 ctrl +c(v),用鼠標(biāo)右鍵沒(méi)用! 如果打開(kāi)安裝CAD就得注冊(cè)才能運(yùn)行的,那方法也跟上邊的差不多! 其實(shí)你在網(wǎng)上一般是找不到激活碼的,因?yàn)楦鱾€(gè)申請(qǐng)碼不一樣,所以別人的激活碼到你那基本上沒(méi)用,只能用相應(yīng)的方法得到激活碼,這方法也就要你自己去試了,我原來(lái)也不會(huì)裝CAD,但現(xiàn)在一般3分鐘就裝好了,只要知道怎么說(shuō)了就快了,一般軟件都是一樣的裝法,不會(huì)裝可以到網(wǎng)上找資料!有時(shí)求人不如求已,自己算比在網(wǎng)上等著別人給你算快多了
標(biāo)簽: 2010 cad 簡(jiǎn)體中文
上傳時(shí)間: 2013-11-18
上傳用戶:段璇琮*
通俗易懂的介紹MOS管和使用方法
上傳時(shí)間: 2014-08-23
上傳用戶:woshinimiaoye
模塊電源的電氣性能是通過(guò)一系列測(cè)試來(lái)呈現(xiàn)的,下列為一般的功能性測(cè)試項(xiàng)目,詳細(xì)說(shuō)明如下: 電源調(diào)整率(Line Regulation) 負(fù)載調(diào)整率(Load Regulation) 綜合調(diào)整率(Conmine Regulation) 輸出漣波及雜訊(Ripple & Noise) 輸入功率及效率(Input Power, Efficiency) 動(dòng)態(tài)負(fù)載或暫態(tài)負(fù)載(Dynamic or Transient Response) 起動(dòng)(Set-Up)及保持(Hold-Up)時(shí)間 常規(guī)功能(Functions)測(cè)試 1. 電源調(diào)整率 電源調(diào)整率的定義為電源供應(yīng)器于輸入電壓變化時(shí)提供其穩(wěn)定輸出電壓的能力。測(cè)試步驟如下:于待測(cè)電源供應(yīng)器以正常輸入電壓及負(fù)載狀況下熱機(jī)穩(wěn)定后,分別于低輸入電壓(Min),正常輸入電壓(Normal),及高輸入電壓(Max)下測(cè)量并記錄其輸出電壓值。 電源調(diào)整率通常以一正常之固定負(fù)載(Nominal Load)下,由輸入電壓變化所造成其輸出電壓偏差率(deviation)的百分比,如下列公式所示: [Vo(max)-Vo(min)] / Vo(normal) 2. 負(fù)載調(diào)整率 負(fù)載調(diào)整率的定義為開(kāi)關(guān)電源于輸出負(fù)載電流變化時(shí),提供其穩(wěn)定輸出電壓的能力。測(cè)試步驟如下:于待測(cè)電源供應(yīng)器以正常輸入電壓及負(fù)載狀況下熱機(jī)穩(wěn)定后,測(cè)量正常負(fù)載下之輸出電壓值,再分別于輕載(Min)、重載(Max)負(fù)載下,測(cè)量并記錄其輸出電壓值(分別為Vo(max)與Vo(min)),負(fù)載調(diào)整率通常以正常之固定輸入電壓下,由負(fù)載電流變化所造成其輸出電壓偏差率的百分比,如下列公式所示: [Vo(max)-Vo(min)] / Vo(normal) 3. 綜合調(diào)整率 綜合調(diào)整率的定義為電源供應(yīng)器于輸入電壓與輸出負(fù)載電流變化時(shí),提供其穩(wěn)定輸出電壓的能力。這是電源調(diào)整率與負(fù)載調(diào)整率的綜合,此項(xiàng)測(cè)試系為上述電源調(diào)整率與負(fù)載調(diào)整率的綜合,可提供對(duì)電源供應(yīng)器于改變輸入電壓與負(fù)載狀況下更正確的性能驗(yàn)證。 綜合調(diào)整率用下列方式表示:于輸入電壓與輸出負(fù)載電流變化下,其輸出電壓之偏差量須于規(guī)定之上下限電壓范圍內(nèi)(即輸出電壓之上下限絕對(duì)值以內(nèi))或某一百分比界限內(nèi)。 4. 輸出雜訊 輸出雜訊(PARD)系指于輸入電壓與輸出負(fù)載電流均不變的情況下,其平均直流輸出電壓上的周期性與隨機(jī)性偏差量的電壓值。輸出雜訊是表示在經(jīng)過(guò)穩(wěn)壓及濾波后的直流輸出電壓上所有不需要的交流和噪聲部份(包含低頻之50/60Hz電源倍頻信號(hào)、高于20 KHz之高頻切換信號(hào)及其諧波,再與其它之隨機(jī)性信號(hào)所組成)),通常以mVp-p峰對(duì)峰值電壓為單位來(lái)表示。 一般的開(kāi)關(guān)電源的規(guī)格均以輸出直流輸出電壓的1%以內(nèi)為輸出雜訊之規(guī)格,其頻寬為20Hz到20MHz。電源實(shí)際工作時(shí)最?lèi)毫拥臓顩r(如輸出負(fù)載電流最大、輸入電源電壓最低等),若電源供應(yīng)器在惡劣環(huán)境狀況下,其輸出直流電壓加上雜訊后之輸出瞬時(shí)電壓,仍能夠維持穩(wěn)定的輸出電壓不超過(guò)輸出高低電壓界限情形,否則將可能會(huì)導(dǎo)致電源電壓超過(guò)或低于邏輯電路(如TTL電路)之承受電源電壓而誤動(dòng)作,進(jìn)一步造成死機(jī)現(xiàn)象。 同時(shí)測(cè)量電路必須有良好的隔離處理及阻抗匹配,為避免導(dǎo)線上產(chǎn)生不必要的干擾、振鈴和駐波,一般都采用雙同軸電纜并以50Ω于其端點(diǎn)上,并使用差動(dòng)式量測(cè)方法(可避免地回路之雜訊電流),來(lái)獲得正確的測(cè)量結(jié)果。 5. 輸入功率與效率 電源供應(yīng)器的輸入功率之定義為以下之公式: True Power = Pav(watt) = Vrms x Arms x Power Factor 即為對(duì)一周期內(nèi)其輸入電壓與電流乘積之積分值,需注意的是Watt≠VrmsArms而是Watt=VrmsArmsxP.F.,其中P.F.為功率因素(Power Factor),通常無(wú)功率因素校正電路電源供應(yīng)器的功率因素在0.6~0.7左右,其功率因素為1~0之間。 電源供應(yīng)器的效率之定義為為輸出直流功率之總和與輸入功率之比值。效率提供對(duì)電源供應(yīng)器正確工作的驗(yàn)證,若效率超過(guò)規(guī)定范圍,即表示設(shè)計(jì)或零件材料上有問(wèn)題,效率太低時(shí)會(huì)導(dǎo)致散熱增加而影響其使用壽命。 6. 動(dòng)態(tài)負(fù)載或暫態(tài)負(fù)載 一個(gè)定電壓輸出的電源,于設(shè)計(jì)中具備反饋控制回路,能夠?qū)⑵漭敵鲭妷哼B續(xù)不斷地維持穩(wěn)定的輸出電壓。由于實(shí)際上反饋控制回路有一定的頻寬,因此限制了電源供應(yīng)器對(duì)負(fù)載電流變化時(shí)的反應(yīng)。若控制回路輸入與輸出之相移于增益(Unity Gain)為1時(shí),超過(guò)180度,則電源供應(yīng)器之輸出便會(huì)呈現(xiàn)不穩(wěn)定、失控或振蕩之現(xiàn)象。實(shí)際上,電源供應(yīng)器工作時(shí)的負(fù)載電流也是動(dòng)態(tài)變化的,而不是始終維持不變(例如硬盤(pán)、軟驅(qū)、CPU或RAM動(dòng)作等),因此動(dòng)態(tài)負(fù)載測(cè)試對(duì)電源供應(yīng)器而言是極為重要的。可編程序電子負(fù)載可用來(lái)模擬電源供應(yīng)器實(shí)際工作時(shí)最?lèi)毫拥呢?fù)載情況,如負(fù)載電流迅速上升、下降之斜率、周期等,若電源供應(yīng)器在惡劣負(fù)載狀況下,仍能夠維持穩(wěn)定的輸出電壓不產(chǎn)生過(guò)高激(Overshoot)或過(guò)低(Undershoot)情形,否則會(huì)導(dǎo)致電源之輸出電壓超過(guò)負(fù)載組件(如TTL電路其輸出瞬時(shí)電壓應(yīng)介于4.75V至5.25V之間,才不致引起TTL邏輯電路之誤動(dòng)作)之承受電源電壓而誤動(dòng)作,進(jìn)一步造成死機(jī)現(xiàn)象。 7. 啟動(dòng)時(shí)間與保持時(shí)間 啟動(dòng)時(shí)間為電源供應(yīng)器從輸入接上電源起到其輸出電壓上升到穩(wěn)壓范圍內(nèi)為止的時(shí)間,以一輸出為5V的電源供應(yīng)器為例,啟動(dòng)時(shí)間為從電源開(kāi)機(jī)起到輸出電壓達(dá)到4.75V為止的時(shí)間。 保持時(shí)間為電源供應(yīng)器從輸入切斷電源起到其輸出電壓下降到穩(wěn)壓范圍外為止的時(shí)間,以一輸出為5V的電源供應(yīng)器為例,保持時(shí)間為從關(guān)機(jī)起到輸出電壓低于4.75V為止的時(shí)間,一般值為17ms或20ms以上,以避免電力公司供電中于少了半周或一周之狀況下而受影響。 8. 其它 在電源具備一些特定保護(hù)功能的前提下,還需要進(jìn)行保護(hù)功能測(cè)試,如過(guò)電壓保護(hù)(OVP)測(cè)試、短路保護(hù)測(cè)試、過(guò)功保護(hù)等
標(biāo)簽: 模塊電源 參數(shù) 指標(biāo) 測(cè)試方法
上傳時(shí)間: 2013-10-22
上傳用戶:zouxinwang
一.晶片的作用: 晶片為L(zhǎng)ED的主要原材料,LED主要依靠晶片來(lái)發(fā)光. 二.晶片的組成. 主要有砷(AS) 鋁(AL) 鎵(Ga) 銦(IN) 磷(P) 氮(N)鍶(Si)這幾種元素中的若干種組成.
標(biāo)簽: 芯片
上傳時(shí)間: 2013-12-10
上傳用戶:離殤
輸入電壓 5V/9V/12V/15V/24V DC 輸出電壓 3.3V/5V/9V/12V/15V/24V DC 如需其它規(guī)格,請(qǐng)咨詢順源科技公司 電氣特性 以下數(shù)據(jù)除特殊說(shuō)明外,均是在TA=25° C, 標(biāo)稱輸入電壓, 額定輸出電流時(shí)測(cè)得. 輸入特性 電壓范圍 +/- 10 % 濾波 陶瓷電容 隔離特性 額定電壓 1000 VDC 泄漏電流 1 m A 電阻 109 Ohm 電容 60 p TYP. 輸出特性 電壓精度 +/- 5 %, max. ( 20 MHz BW) 紋波及噪音 150mV p-p, max. 可持續(xù)短路時(shí)間 即時(shí)(
標(biāo)簽: BxxxxLS-xW
上傳時(shí)間: 2014-09-09
上傳用戶:拔絲土豆
The LTC®3562 quad output step-down regulator is designedfor multicore handheld microprocessor applications thatoperate from a single Li-Ion battery. Its four monolithic, higheffi ciency buck regulators support Intel’s mobile CPU P-Stateand C-State energy saving operating modes. The outputvoltages are independently controllable via I2C, and eachoutput can be independently started and shut down. Designerscan choose from power saving pulse-skipping mode orBurst Mode® operation, or select low noise LDO mode. Thespace-saving LTC3562 is available in a 3mm × 3mm QFNpackage and requires few external components.
上傳時(shí)間: 2013-10-07
上傳用戶:1583060504
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1