在機(jī)器人學(xué)的研究領(lǐng)域中,如何有效地提高機(jī)器人控制系統(tǒng)的控制性能始終是研究學(xué)者十分關(guān)注的一個(gè)重要內(nèi)容。在分析了工業(yè)機(jī)器人的發(fā)展歷程和機(jī)器人控制系統(tǒng)的研究現(xiàn)狀后,本論文的主要目標(biāo)是針對(duì)四關(guān)節(jié)實(shí)驗(yàn)室機(jī)器人特有的機(jī)械結(jié)構(gòu)和數(shù)學(xué)模型,建立一個(gè)新型全數(shù)字的基于DSP和FPGA的機(jī)器人位置伺服控制系統(tǒng)的軟、硬件平臺(tái),實(shí)現(xiàn)對(duì)四關(guān)節(jié)實(shí)驗(yàn)室機(jī)器人的精確控制。 本論文從實(shí)際情況出發(fā),首先分析了所研究的四關(guān)節(jié)實(shí)驗(yàn)室機(jī)器人的本體結(jié)構(gòu),并對(duì)其抽象簡(jiǎn)化得到了它的運(yùn)動(dòng)學(xué)數(shù)學(xué)模型。在明確了實(shí)現(xiàn)機(jī)器人精確位置伺服控制的控制原理后,我們對(duì)機(jī)器人控制系統(tǒng)的諸多可行性方案進(jìn)行了充分論證,并最終決定采用了三級(jí)CPU控制的控制體系結(jié)構(gòu):第一級(jí)CPU為上位計(jì)算機(jī),它實(shí)現(xiàn)對(duì)機(jī)器人的系統(tǒng)管理、協(xié)調(diào)控制以及完成機(jī)器人實(shí)時(shí)軌跡規(guī)劃等控制算法的運(yùn)算;第二級(jí)CPU為高性能的DSP處理器,它輔之以具有高速并行處理能力的FPGA芯片,實(shí)現(xiàn)了對(duì)機(jī)器人多個(gè)關(guān)節(jié)的高速并行驅(qū)動(dòng);第三級(jí)CPU為交流伺服驅(qū)動(dòng)處理器,它實(shí)現(xiàn)了機(jī)器人關(guān)節(jié)伺服電機(jī)的精確三閉環(huán)誤差驅(qū)動(dòng)控制,以及電機(jī)的故障診斷和自動(dòng)保護(hù)等功能。此外,我們采用比普通UART速度快得多的USB來(lái)實(shí)現(xiàn)上位計(jì)算機(jī).與下位控制器之間的數(shù)據(jù)通信,這樣既保證了兩者之間連接方便,又有效的提高了控制系統(tǒng)的通信速度和可靠性。 機(jī)器人系統(tǒng)的軟件設(shè)計(jì)包括兩個(gè)部分:一是采用VC++實(shí)現(xiàn)的上位監(jiān)控軟件系統(tǒng),它主要負(fù)責(zé)機(jī)器人實(shí)時(shí)軌跡規(guī)劃等控制算法的運(yùn)算,同時(shí)完成用戶與機(jī)器人系統(tǒng)之間的信息交互;二是采用C語(yǔ)言實(shí)現(xiàn)的下位DSP控制程序,它主要負(fù)責(zé)接收上位監(jiān)控系統(tǒng)或者下位控制箱發(fā)送的控制信號(hào),實(shí)現(xiàn)對(duì)機(jī)器人的實(shí)時(shí)驅(qū)動(dòng),同時(shí)還能夠?qū)崟r(shí)的向上位監(jiān)控系統(tǒng)或者下位控制箱反饋機(jī)器人的當(dāng)前狀態(tài)信息。 研究開(kāi)發(fā)出來(lái)的四關(guān)節(jié)實(shí)驗(yàn)室機(jī)器人控制器具有控制實(shí)時(shí)性好、定位精度高、運(yùn)行穩(wěn)定可靠的特點(diǎn),它允許用戶通過(guò)上位控制計(jì)算機(jī)實(shí)現(xiàn)對(duì)機(jī)器人的各種設(shè)定作業(yè)的控制,也可以讓用戶通過(guò)機(jī)器人控制箱現(xiàn)場(chǎng)對(duì)機(jī)器人進(jìn)行回零、示教等各項(xiàng)操作。
標(biāo)簽: FPGA DSP 實(shí)驗(yàn)室 機(jī)器人控制器
上傳時(shí)間: 2013-06-11
上傳用戶:edisonfather
隨著微電子技術(shù)的發(fā)展,可編程邏輯器件取得了迅速的發(fā)展,其功能日益強(qiáng)大,F(xiàn)PGA內(nèi)部可用邏輯資源飛速增長(zhǎng),近來(lái)推出的FPGA都針對(duì)數(shù)字信號(hào)處理的特點(diǎn)做了特定設(shè)計(jì),集成了存儲(chǔ)器、鎖相環(huán)(PLL)、硬件乘法器、DSP模塊等,通過(guò)使用各個(gè)公司提供的FPGA開(kāi)發(fā)軟件使用硬件描述語(yǔ)言,可以實(shí)現(xiàn)特定的信號(hào)處理算法,如FFT、FIR等算法,為電子設(shè)計(jì)工程師提供了新的選擇。實(shí)時(shí)圖像處理系統(tǒng)采用FPGA+DSP的結(jié)構(gòu)來(lái)完成整個(gè)復(fù)雜的圖像處理算法。將圖像處理算法進(jìn)行分類,F(xiàn)PGA和DSP份協(xié)作發(fā)揮各自的長(zhǎng)處,對(duì)于算法實(shí)現(xiàn)簡(jiǎn)單、運(yùn)算量大、實(shí)時(shí)性高的這類處理過(guò)程由大容量高性能的FPGA實(shí)現(xiàn),DSP則用來(lái)處理經(jīng)過(guò)預(yù)處理后的圖像數(shù)據(jù),來(lái)運(yùn)行算法結(jié)構(gòu)復(fù)雜,乘加運(yùn)算多的算法。整個(gè)系統(tǒng)主要包括FPGA處理單元、DSP處理單元以及PCI接口通訊三個(gè)部分。主要取得的了以下的研究成果:(1)研究了FPGA的工作原理及應(yīng)用,完成了Stratix芯片的選型。設(shè)計(jì)了數(shù)字圖像處理板的電路原理圖和PCB設(shè)計(jì)圖。并對(duì)電路板進(jìn)行調(diào)試,工作正常。(2)完成了FPGA程序下載電纜的PCB電路設(shè)計(jì),并調(diào)試成功,應(yīng)用到FPGA的調(diào)試下載配置中,取得了良好的實(shí)驗(yàn)與經(jīng)濟(jì)效果。(3)充分利用FPGA的設(shè)計(jì)開(kāi)發(fā)軟件與工具,完成了中值濾波、形態(tài)學(xué)濾波和自適應(yīng)閾值的FPGA實(shí)現(xiàn),并給出了詳細(xì)的實(shí)現(xiàn)過(guò)程。將算法下載到FPGA芯片,經(jīng)過(guò)試驗(yàn)調(diào)試,達(dá)到要求。(4)研究了PCI接口通訊的實(shí)現(xiàn)方式,選用PCI9054芯片實(shí)現(xiàn)通訊,完成PCI接口電路設(shè)計(jì),經(jīng)過(guò)調(diào)試,實(shí)現(xiàn)了中斷、DMA等方式,滿足了數(shù)據(jù)傳輸?shù)囊蟆#?)學(xué)習(xí)了C6701DSP芯片的工作特性以及內(nèi)部功能結(jié)構(gòu),完成了DSP外圍存儲(chǔ)器的擴(kuò)展、時(shí)鐘信號(hào)發(fā)生以及電源模塊等外圍電路的設(shè)計(jì)。
標(biāo)簽: FPGA DSP 紅外 圖像預(yù)處理
上傳時(shí)間: 2013-07-16
上傳用戶:xiaowei314
TMS320LF240x DSP C語(yǔ)言開(kāi)發(fā)應(yīng)用,其中有svpwm控制變頻器程序
上傳時(shí)間: 2013-04-24
上傳用戶:xoxoliguozhi
DSP實(shí)時(shí)多任務(wù)操作系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)pdf版
標(biāo)簽: DSP 實(shí)時(shí)多任務(wù) 操作 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-06-21
上傳用戶:不挑食的老鼠
在測(cè)井過(guò)程中,由于測(cè)井深度直接影響到其它測(cè)井信息的準(zhǔn)確性,所以精確的測(cè)井深度變得越來(lái)越重要。本文針對(duì)現(xiàn)有絞車系統(tǒng)的不足(CPU為單片機(jī)決定其精度不高、缺少完善的深度校正系統(tǒng)等),首次將DSP與FPGA應(yīng)用到測(cè)井絞車系統(tǒng)中,充分利用FPGA硬件資源豐富、速度快及DSP軟件設(shè)計(jì)靈活的特點(diǎn),使系統(tǒng)硬件、軟件結(jié)構(gòu)更加合理,功能得到增強(qiáng),性價(jià)比進(jìn)一步提高,從而優(yōu)化了整個(gè)系統(tǒng),為今后絞車設(shè)計(jì)提供了新的方法和途徑。 本文相對(duì)其它絞車系統(tǒng)的設(shè)計(jì),主要特點(diǎn)有:設(shè)計(jì)了比較完善的深度校正模塊(深度脈沖校正、根據(jù)磁記號(hào)與磁定位信號(hào)的校正、由張力等原因引起的電纜形變的校正)。將打標(biāo)和測(cè)量一體化。設(shè)計(jì)了方便的通信接口(校正后的深度脈沖及DSP通過(guò)RS232與主測(cè)井儀的通信)。使用DSP作為CPU并且配合FPGA作預(yù)處理從而提高了測(cè)量深度的準(zhǔn)確性。電路采用了可編程邏輯器件,提高了電路工作的可靠性,減小了電路板面積。另外,本文在研究電纜絞車系統(tǒng)的同時(shí),對(duì)測(cè)井的地面信號(hào)處理也進(jìn)行了初步的研究,主要是對(duì)趨膚效應(yīng)的校正做了初步的研究。 本文所完成的是一個(gè)完整的測(cè)量與打標(biāo)系統(tǒng),通過(guò)室內(nèi)與現(xiàn)場(chǎng)實(shí)驗(yàn),得出該系統(tǒng)具有高精度、高智能化等優(yōu)點(diǎn)。最后,本文對(duì)該系統(tǒng)的發(fā)展方向作了展望。
標(biāo)簽: FPGA DSP 絞車 系統(tǒng)研究
上傳時(shí)間: 2013-05-18
上傳用戶:黃華強(qiáng)
該文研究了兩相逆變器-異步電動(dòng)機(jī)系統(tǒng)的SVPWM控制技術(shù),該系統(tǒng)可以廣泛應(yīng)用于小功率、寬調(diào)速運(yùn)行的場(chǎng)合.通過(guò)對(duì)電機(jī)基本方程進(jìn)行Kron變換,建立了系統(tǒng)完整的數(shù)學(xué)模型.論文在分析國(guó)內(nèi)外兩相逆變器異步電動(dòng)機(jī)的SVPWM控制基礎(chǔ)上,提出四個(gè)電壓矢量八個(gè)工作空間的SVPWM控制技術(shù),推導(dǎo)了控制參數(shù)和計(jì)算公式,提出了使電機(jī)具有圓形旋轉(zhuǎn)磁場(chǎng)的調(diào)制比優(yōu)化方案,給出了實(shí)施該方案的逆變器功率管的導(dǎo)通順序和逆變器的輸出電壓波形.編制了系統(tǒng)仿真程序,給出SVPWM控制,兩相逆變器-異步電動(dòng)機(jī)系統(tǒng)樣機(jī)的電壓、電流、轉(zhuǎn)速、轉(zhuǎn)矩仿真波形曲.并與采用其他控制方式,進(jìn)行仿真結(jié)果比較.論證了該文提出的SVPWM控制技術(shù)在兩相逆變器-異步電動(dòng)機(jī)系統(tǒng)中明顯地減小了電流諧波、轉(zhuǎn)矩脈動(dòng).論文建立了基于DSP控制器的兩相逆變器-異步電動(dòng)機(jī)系統(tǒng)試驗(yàn)裝置系統(tǒng),系統(tǒng)由DSP控制器、控制電路、功率驅(qū)動(dòng)電路、逆變器主電路、異步電動(dòng)機(jī)等組成.完成了各工作區(qū)的SVPWM信號(hào)的生成,與理論實(shí)現(xiàn)一致.
標(biāo)簽: SVPWM DSP 異步電動(dòng)機(jī) 控制
上傳時(shí)間: 2013-07-27
上傳用戶:tb_6877751
永磁無(wú)刷直流電動(dòng)機(jī)是一種性能優(yōu)越、應(yīng)用前景廣闊的電動(dòng)機(jī),傳統(tǒng)的理論分析及設(shè)計(jì)方法已比較成熟,它的進(jìn)一步推廣應(yīng)用,在很大程度上有賴于對(duì)控制策略的研究.該文提出了一套基于DSP的全數(shù)字無(wú)刷直流電動(dòng)機(jī)模糊神經(jīng)網(wǎng)絡(luò)雙模控制系統(tǒng),將模糊控制和神經(jīng)網(wǎng)絡(luò)分別引入到無(wú)刷直流電動(dòng)機(jī)的控制中來(lái).充分利用模糊控制對(duì)參數(shù)變化不敏感,能夠提高系統(tǒng)的快速性的特點(diǎn),構(gòu)造適用于調(diào)節(jié)較大速度偏差的模糊調(diào)節(jié)器,加快系統(tǒng)的調(diào)節(jié)速度;由于神經(jīng)網(wǎng)絡(luò)既具有非線性映射的能力,可逼近任何線性和非線性模型,又具有自學(xué)習(xí)、自收斂性,對(duì)被控對(duì)象無(wú)須精確建模,對(duì)參數(shù)變化有較強(qiáng)的魯棒性的特點(diǎn),構(gòu)造三層BP神經(jīng)網(wǎng)絡(luò)調(diào)節(jié)器,來(lái)實(shí)現(xiàn)消除穩(wěn)態(tài)偏差的精確控制.以速度偏差率為判斷依據(jù),實(shí)現(xiàn)模糊和神經(jīng)網(wǎng)絡(luò)兩種控制模式的切換,使系統(tǒng)在不同速度偏差段快速調(diào)整、平滑運(yùn)行.此外充分利用系統(tǒng)硬件構(gòu)成的特點(diǎn),采用適當(dāng)?shù)腜WM輸出切換策略,最大限度的抑制逆變橋換相死區(qū);通過(guò)換相瞬時(shí)轉(zhuǎn)矩公式推導(dǎo)和分析,得出在換相過(guò)程中保持導(dǎo)通相功率器件為恒通,即令PWM輸出占空比D=1,來(lái)抑制定子電感對(duì)換相電流影響的控制策略.上述抑制換相死區(qū)和采用恒通電壓的控制方法,減小了換相引起的轉(zhuǎn)矩波動(dòng),使系統(tǒng)電流保持平滑、轉(zhuǎn)矩脈動(dòng)大幅度減小、系統(tǒng)響應(yīng)更快、并具有較強(qiáng)的魯棒性和實(shí)時(shí)性.在這種設(shè)計(jì)下,系統(tǒng)不僅能實(shí)現(xiàn)更精確的定位和更準(zhǔn)確的速度調(diào)節(jié),而且可以使無(wú)刷直流電動(dòng)機(jī)長(zhǎng)期工作在低速、大轉(zhuǎn)矩、頻繁起動(dòng)的狀態(tài)下.該文選用TMS320LF2407作為微控制器,將系統(tǒng)的參數(shù)自調(diào)整模糊控制算法,BP神經(jīng)網(wǎng)絡(luò)控制算法以及PWM輸出,轉(zhuǎn)子位置、速度、相電流檢測(cè)計(jì)算等功能模塊編程存儲(chǔ)于DSP的E2PROM,實(shí)現(xiàn)了對(duì)無(wú)刷直流電動(dòng)機(jī)的全數(shù)字實(shí)時(shí)控制,并得到了良好的實(shí)驗(yàn)結(jié)果的結(jié)果.
標(biāo)簽: DSP 無(wú)刷直流電動(dòng)機(jī) 雙模控制 轉(zhuǎn)矩
上傳時(shí)間: 2013-06-01
上傳用戶:zl123!@#
隨著電網(wǎng)中非線性負(fù)載的迅速增加,電能質(zhì)量日趨惡化,這不僅嚴(yán)重影響電網(wǎng)安全高效的運(yùn)行,而且對(duì)經(jīng)典的電力測(cè)量理論、方法和儀表的設(shè)計(jì)都提出了新的挑戰(zhàn)。電力檢測(cè)系統(tǒng)的發(fā)展和應(yīng)用,對(duì)電力系統(tǒng)的安全運(yùn)行有重要意義,并且具有明顯的經(jīng)濟(jì)效益和社會(huì)效益。 本文講述了諧波測(cè)量的基本理論,著重對(duì)傅里葉變換進(jìn)行說(shuō)明,使用PSIM軟件對(duì)諧波信號(hào)進(jìn)行仿真,并給出仿真結(jié)果。以電力監(jiān)控領(lǐng)域現(xiàn)階段的技術(shù)為參考,提出并研制了一種基于ARM和DSP的嵌入式平臺(tái)的電力監(jiān)控系統(tǒng)。該系統(tǒng)為了能滿足實(shí)時(shí)諧波分析算法運(yùn)算量大的要求,它采用模塊化設(shè)計(jì),核心CPU按數(shù)據(jù)處理和控制兩種功能分別采用美國(guó)TI公司生產(chǎn)的TMS320LF2407芯片和Samsung公司基于ARM920T內(nèi)核的16/32位S3C2410A微處理器,兩個(gè)核心芯片各自在不同的電路板上獨(dú)立運(yùn)行,充分發(fā)揮DSP芯片的數(shù)字信號(hào)處理優(yōu)勢(shì)和ARM的控制功能,以實(shí)現(xiàn)系統(tǒng)中的復(fù)雜軟件算法,運(yùn)算速度也能得以提高。 系統(tǒng)硬件設(shè)計(jì)包括DSP數(shù)據(jù)采集模塊、實(shí)時(shí)時(shí)鐘電路和ARM的時(shí)鐘電路、存儲(chǔ)器接口電路、SDRAM電路、串行接口電路、通信模塊接口電路、LCD顯示等電路的設(shè)計(jì)。 系統(tǒng)軟件設(shè)計(jì)主要包括操作系統(tǒng)的移植以及應(yīng)用程序的設(shè)計(jì),應(yīng)用程序設(shè)計(jì)由ARM主控程序設(shè)計(jì)、網(wǎng)絡(luò)通訊程序、ARM與DSP通訊程序設(shè)計(jì)以及DSP數(shù)據(jù)處理程序設(shè)計(jì)組成。
標(biāo)簽: ARM DSP 電能質(zhì)量 在線監(jiān)控系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶:sun_pro12580
隨著人們安防意識(shí)的增強(qiáng),視頻監(jiān)控系統(tǒng)應(yīng)用越來(lái)廣泛,許多公共場(chǎng)所,如學(xué)校、工廠、政府、銀行都設(shè)有視頻監(jiān)控系統(tǒng)。網(wǎng)絡(luò)技術(shù)、圖像處理技術(shù)及嵌入式技術(shù)的快速發(fā)展,使得視頻監(jiān)控系統(tǒng)技術(shù)有了很大的進(jìn)步,功能也越來(lái)越豐富,單純的視頻畫(huà)面的監(jiān)控已經(jīng)不能滿足人們的要求。兼容豐富的通信協(xié)議、強(qiáng)大的系統(tǒng)控制管理功能和智能化的監(jiān)測(cè)能力的視頻監(jiān)控系統(tǒng)就成了當(dāng)今視頻監(jiān)控系統(tǒng)的研究開(kāi)發(fā)的熱點(diǎn)。 現(xiàn)在流行的視頻監(jiān)控的構(gòu)架大致分為兩類,一種基于數(shù)字信號(hào)處理器,一種基于通用微處理器。數(shù)字信號(hào)處理器擅長(zhǎng)復(fù)雜的計(jì)算、音視頻處理,而通用微處理器適用于系統(tǒng)控制、管理。兩種方案可以滿足簡(jiǎn)單的視頻監(jiān)控的要求,各自功能也相對(duì)單一。如果把兩種方案結(jié)合在一起,必定可以達(dá)到易于擴(kuò)展多種功能的滿意的效果。 本文分析了現(xiàn)有的數(shù)字視頻監(jiān)控系統(tǒng)的幾種方案,為了滿足視頻監(jiān)控系統(tǒng)功能越來(lái)越豐富全面的要求,設(shè)計(jì)了一款基于ARM和DSP的雙處理器的視頻監(jiān)控平臺(tái),該平臺(tái)易于進(jìn)行功能的擴(kuò)展和升級(jí)。系統(tǒng)采用三星公司的S3C2410 ARM9處理器和TI公司的TMS320DM642數(shù)字信號(hào)處理器,ARM負(fù)責(zé)視頻的傳輸和外圍控制,DSP負(fù)責(zé)視頻的采集和壓縮。本文主要著眼于平臺(tái)的軟件方面。硬件電路方面,主要介紹了視頻采集電路和ARM與DSP的通信電路。軟件方面,搭建了ARM嵌入式Linux操作系統(tǒng)平臺(tái),開(kāi)發(fā)了主機(jī)口(HPI)驅(qū)動(dòng)程序,以及基于實(shí)時(shí)傳輸協(xié)議RTP的服務(wù)器端和客戶端程序。DSP部分,基于DSP/BIOS實(shí)時(shí)操作系統(tǒng)和RF5參考框架,開(kāi)發(fā)了多任務(wù)的上層應(yīng)用程序。移植并優(yōu)化了MPEG-4編碼器,依據(jù)DSP/BIOS的類/微驅(qū)動(dòng)開(kāi)發(fā)模型,開(kāi)發(fā)了SAA7111視頻編碼器的驅(qū)動(dòng)程序。 經(jīng)過(guò)實(shí)驗(yàn)測(cè)試,ARM端搭建的嵌入式Linux軟件平臺(tái)運(yùn)行良好。DSP端視頻采集效率基本達(dá)到了25幀/秒的采集要求,經(jīng)過(guò)優(yōu)化的MPEG-4編碼器對(duì)CIF格式的圖像的壓縮編碼率為13幀/秒,視頻服務(wù)器可滿足視頻傳輸?shù)膶?shí)時(shí)性需要。該設(shè)計(jì)的基于ARM和DSP雙處理器架構(gòu)視頻監(jiān)控平臺(tái)在視頻監(jiān)控領(lǐng)域?qū)?huì)有很好的應(yīng)用前景。關(guān)鍵詞:視頻監(jiān)控;嵌入式系統(tǒng);Linux;驅(qū)動(dòng)程序;視頻壓縮
標(biāo)簽: ARM DSP 視頻 監(jiān)控平臺(tái)
上傳時(shí)間: 2013-04-24
上傳用戶:zmy123
智能繡花機(jī)是當(dāng)代最先進(jìn)的繡花機(jī)械,廣泛應(yīng)用于刺繡行業(yè),國(guó)產(chǎn)繡花機(jī)著重于中低端產(chǎn)品的開(kāi)發(fā),而隨著電子、計(jì)算機(jī)技術(shù)的快速發(fā)展,用戶對(duì)高性能繡花機(jī)的需求日益增大。本文在詳細(xì)分析智能繡花機(jī)工作原理的基礎(chǔ)上,結(jié)合智能繡花機(jī)的功能需求與當(dāng)前嵌入式領(lǐng)域的最新技術(shù),設(shè)計(jì)了一種基于ARM和DSP為處理器的控制系統(tǒng)解決方案,主要研究工作和成果如下: (1)制定了系統(tǒng)總體方案和具體實(shí)驗(yàn)方案,設(shè)計(jì)了信息處理和機(jī)電控制分離的結(jié)構(gòu)。 (2)研制了基于S3C2410X為核心的主控制模塊,設(shè)計(jì)了用于外圍擴(kuò)展的FLASH、SDRAM、USB數(shù)據(jù)存儲(chǔ)、以太網(wǎng)通信、UART接口、LCD觸摸屏顯示器等硬件電路。 (3)研制了基于TMS320LF2407A為核心的機(jī)電控制模塊,設(shè)計(jì)了繡框電機(jī)和主軸電機(jī)等硬件控制模塊。 (4)設(shè)計(jì)了基于CY7C027的雙口RAM通信模塊,實(shí)現(xiàn)ARM和DSP之間的高速數(shù)據(jù)通信。 (5)采用虛擬機(jī)技術(shù)建立了ARM的Linux交叉編譯環(huán)境和DSP的CCS共存的系統(tǒng)開(kāi)發(fā)環(huán)境,節(jié)約了使用資源。 (6)研究了DST繡花花樣文件存儲(chǔ)格式以及解碼方法,采用MiniGUI編程實(shí)現(xiàn)了一個(gè)友好的圖形用戶界面,簡(jiǎn)要介紹SVPWM技術(shù)的DSP實(shí)現(xiàn)。
上傳時(shí)間: 2013-06-24
上傳用戶:xg262122
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1