s3c2410平臺(tái)的開發(fā)詳解 包括 開發(fā)環(huán)境 linux的 還有 gdb的 還有基礎(chǔ)實(shí)驗(yàn) 包括LED I/O, linux, memory , flash , uart , 中斷,timer ,mmu, clock還有bootloader vivi等 初學(xué)者的 寶典 強(qiáng)烈推薦
標(biāo)簽: linux s3c2410 memory flash
上傳時(shí)間: 2014-01-25
上傳用戶:wangyi39
報(bào)時(shí)小鬧鐘 本程序是一個(gè)用匯編編的精致的圖形時(shí)鐘,運(yùn)行時(shí)雙擊clock圖標(biāo)即可, 鐘表顯示的時(shí)間為本機(jī)系統(tǒng)的時(shí)間。 按b鍵可擴(kuò)大畫面 ;按s鍵可縮小畫面;按c鍵可改變顏色;按e鍵可聽音樂; 按q鍵退出本程序.
上傳時(shí)間: 2016-07-09
上傳用戶:笨小孩
S3C2410開發(fā)實(shí)驗(yàn)源代碼及實(shí)驗(yàn)指導(dǎo);內(nèi)容包括: LED_ON LED_ON_C IO_ports arm-linux-ld memory_controller Nand Flash controller uart printf,scanf interrupt controller timer mmu clock vivi等; 主要講述了單片機(jī)s3c2410的使用。
標(biāo)簽: memory_controller arm-linux-ld IO_ports LED_ON_C
上傳時(shí)間: 2013-12-21
上傳用戶:851197153
剛剛學(xué)java的時(shí)候聯(lián)系用的程序,一個(gè)鬧鐘。通過繼承calendar類實(shí)現(xiàn)的
上傳時(shí)間: 2016-07-13
上傳用戶:qb1993225
一個(gè)linux進(jìn)程管理器,具有以下功能: 管理系統(tǒng)的進(jìn)程, 包括系統(tǒng)中進(jìn)程的ID,owner ID, effective user ID、 進(jìn)程之間的關(guān)系、各個(gè)進(jìn)程占用的內(nèi)存大小、進(jìn)程的狀態(tài); 列出各個(gè)進(jìn)程使用的文件描述符,以及它們打開的文件; 列出各個(gè)進(jìn)程當(dāng)前的信號(hào)使用情況, 包括各個(gè)阻塞的信號(hào),各個(gè)信號(hào)的處理(如采用的哪一種處理方式,如采用了Catch function,給出Catch Function的地址或名稱); 能對(duì)某一進(jìn)程進(jìn)行掛起、暫停、終止等操作。統(tǒng)計(jì)各個(gè)進(jìn)程的運(yùn)行時(shí)間, 包括system time,user time 與clock(即從開始至終止時(shí)間)。 給出各個(gè)進(jìn)程對(duì)應(yīng)的可執(zhí)行文件名,owner名稱,effective名稱。 采用圖形化界面。 實(shí)時(shí)統(tǒng)計(jì)系統(tǒng)cpu和內(nèi)存狀況
標(biāo)簽: linux 進(jìn)程 管理器 管理系統(tǒng)
上傳時(shí)間: 2016-07-16
上傳用戶:lindor
軟件無線電USRP v4.2版本硬件原理圖,包括clock、debug board、fpga、interface、power等部分,有pdf、sch、ps等多種格式。
上傳時(shí)間: 2014-08-06
上傳用戶:zxc23456789
SD card controller can just read data using 1 bit SD mode. I have written this core for NIOS2 CPU, Cyclone, but I think it can works with other FPGA or CPLD. Better case for this core is SD clock = 20 MHz and CPU clock = 100 MHz (or in the ratio 1:5). If you have a wish you can achieve this core. Good luck
標(biāo)簽: controller written NIOS2 using
上傳時(shí)間: 2016-08-12
上傳用戶:王楚楚
MSP-FET430P410 Demo - Timer_A Toggle P5.1, CCR0 Contmode ISR, DCO SMCLK Description Toggle P5.1 using using software and TA_0 ISR. Toggle rate is set at 50000 DCO/SMCLK cycles. Default DCO frequency used for TACLK. Durring the TA_0 ISR P5.1 is toggled and 50000 clock cycles are added to CCR0. TA_0 ISR is triggered exactly 50000 cycles. CPU is normally off and used only durring TA_ISR. ACLK = n/a, MCLK = SMCLK = TACLK = DCO ~ 800k
標(biāo)簽: Toggle Description 5.1 Contmode
上傳時(shí)間: 2014-01-04
上傳用戶:gut1234567
本程序是一個(gè)用匯編編的精致的圖形時(shí)鐘,運(yùn)行時(shí)雙擊clock圖標(biāo)即可, 鐘表顯示的時(shí)間為本機(jī)系統(tǒng)的時(shí)間。 按b鍵可擴(kuò)大畫面 ;按s鍵可縮小畫面;按c鍵可改變顏色;按e鍵可聽音樂; 按q鍵退出本程序.
上傳時(shí)間: 2014-01-02
上傳用戶:拔絲土豆
一篇來自臺(tái)灣中華大學(xué)的論文--《無線射頻系統(tǒng)標(biāo)簽晶片設(shè)計(jì)》,彩色版。其摘要為:本論文討論使用於無線射頻辨識(shí)系統(tǒng)(RFID)之標(biāo)籤晶片系統(tǒng)的電路設(shè)計(jì)和晶片製作,初步設(shè)計(jì)標(biāo)籤晶片的基本功能,設(shè)計(jì)流程包含數(shù)位軟體及功能的模擬、基本邏輯閘及類比電路的設(shè)計(jì)與晶片電路的佈局考量。 論文的第一部份是序論、射頻辨識(shí)系統(tǒng)的規(guī)劃、辨識(shí)系統(tǒng)的規(guī)格介紹及制定,而第二部份是標(biāo)籤晶片設(shè)計(jì)、晶片量測、結(jié)論。 電路的初步設(shè)計(jì)功能為:使用電容作頻率緩衝的Schmitt trigger Clock、CRC-16的錯(cuò)誤偵測編碼、Manchester編碼及使用單一電路做到整流、振盪及調(diào)變的功能,最後完成晶片的實(shí)作。
上傳時(shí)間: 2016-08-27
上傳用戶:tb_6877751
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1