用verilog寫的CORDIC算法實(shí)現(xiàn),很適合做超越函數(shù)的運(yùn)算。通常用于實(shí)現(xiàn)正弦乘法,或者坐標(biāo)變換。
標(biāo)簽: verilog CORDIC 算法
上傳時(shí)間: 2014-11-03
上傳用戶:it男一枚
這是實(shí)現(xiàn)CORDIC算法的一些源程序,各文件的說明可以參見文件內(nèi)部注釋。
標(biāo)簽: cordic 算法 源程序
上傳時(shí)間: 2014-12-09
上傳用戶:Pzj
這是一個(gè)數(shù)值計(jì)算算法在FPGA中實(shí)現(xiàn)的東東。包括CORDIC算法的詳細(xì)資料還有float型數(shù)的詳細(xì)論述,可供參考。
標(biāo)簽: CORDIC float FPGA 算法
上傳時(shí)間: 2014-01-15
上傳用戶:GavinNeko
CORDIC算法的硬件實(shí)現(xiàn) 用的verilog語言
標(biāo)簽: verilog CORDIC 算法 硬件實(shí)現(xiàn)
上傳時(shí)間: 2015-06-24
上傳用戶:wcl168881111111
用CORDIC算法實(shí)現(xiàn)的2參數(shù)反正切。結(jié)果的精度與CORDIC的迭代次數(shù)有關(guān),迭代次數(shù)越多,精度越高。本例子中精確到小數(shù)點(diǎn)后4位。要提高迭代次數(shù),還得把增加1QN格式的位數(shù),比如32位long,程序多處需要修改,有需要的話自己改吧。
標(biāo)簽: CORDIC 算法 參數(shù) 反正切
上傳時(shí)間: 2014-05-28
上傳用戶:大融融rr
CORDIC算法的C平臺(tái)仿真,適用于三角函數(shù)、極坐標(biāo)、雙曲線等超越函數(shù)的硬件實(shí)現(xiàn)。
標(biāo)簽: cordic 算法 仿真
上傳時(shí)間: 2013-12-19
上傳用戶:z1191176801
CORDIC算法的詳細(xì)介紹,方便大家使用和研究
標(biāo)簽: cordic 算法 詳細(xì)介紹
上傳時(shí)間: 2014-08-29
上傳用戶:bruce5996
實(shí)現(xiàn)CORDIC算法,輸入數(shù)據(jù)為16位,為提高精度,輸出為20位。
標(biāo)簽: cordic 算法
上傳時(shí)間: 2013-12-21
上傳用戶:coeus
CORDIC算法的vhdl實(shí)現(xiàn),是用來實(shí)現(xiàn)極坐標(biāo)同直角坐標(biāo)之間變換。
標(biāo)簽: cordic vhdl 算法
上傳時(shí)間: 2014-01-10
上傳用戶:caiiicc
CORDIC算法的另一種C++實(shí)現(xiàn),只是一個(gè)樣本,可以用TubroC,等來查看
標(biāo)簽: Cordic 算法
上傳時(shí)間: 2015-10-23
上傳用戶:koulian
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1