亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

DM642 UART

  • 基于DM642的聲源定位系統(tǒng)的設(shè)計(jì)

    本論文以MS320DM642數(shù)字信號(hào)處理器為核心,搭建了聲源定位及攝像頭自動(dòng)控制的平臺(tái)。論文中論述了:McASP的原理和應(yīng)用方法;聲波的A/D變換及采樣模塊設(shè)計(jì)以及該模塊與DSP的接口設(shè)計(jì);通過擴(kuò)展存儲(chǔ)器接口EMIF對(duì)DSP進(jìn)行外部存儲(chǔ)器擴(kuò)展的設(shè)計(jì)以及地址空間配置;利用CPLD作為地址、數(shù)據(jù)總線管理模塊的設(shè)計(jì);UART串行傳輸模塊設(shè)計(jì);對(duì)FLASH的分頁控制和程序代碼燒寫;以及通過RS485串行傳輸協(xié)議對(duì)攝像頭進(jìn)行控制的原理和程序設(shè)計(jì)。

    標(biāo)簽: 642 DM 聲源定位

    上傳時(shí)間: 2013-11-22

    上傳用戶:rtsm07

  • UART 4 UART參考設(shè)計(jì),Xilinx提供VHDL代碼

    UART 4 UART參考設(shè)計(jì),Xilinx提供VHDL代碼 uart_vhdl This zip file contains the following folders:  \vhdl_source  -- Source VHDL files:      uart.vhd  - top level file      txmit.vhd - transmit portion of uart      rcvr.vhd -  - receive portion of uart \vhdl_testfixture  -- VHDL Testbench files. This files only include the testbench behavior, they         do not instantiate the DUT. This can easily be done in a top-level VHDL          file or a schematic. This folder contains the following files:      txmit_tb.vhd  -- Test bench for txmit.vhd.      rcvr_tf.vhd  -- Test bench for rcvr.vhd.

    標(biāo)簽: UART Xilinx VHDL 參考設(shè)計(jì)

    上傳時(shí)間: 2013-11-07

    上傳用戶:jasson5678

  • AD接收UART發(fā)送模塊

    AD接收UART發(fā)送模塊

    標(biāo)簽: UART 接收 發(fā)送 模塊

    上傳時(shí)間: 2013-10-28

    上傳用戶:zhang_yi

  • 基于TI公司Cortex-M3的uart超級(jí)通信開發(fā)

    嵌入式 基于TI公司Cortex-M3的uart超級(jí)通信開發(fā) 實(shí)現(xiàn)兩個(gè)數(shù)相加求和

    標(biāo)簽: Cortex-M uart TI公司 超級(jí)

    上傳時(shí)間: 2013-11-18

    上傳用戶:shuizhibai

  • 基于FPGA和UART的MCU總線數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

    為了實(shí)現(xiàn)某生產(chǎn)線上MCU的數(shù)據(jù)采集,設(shè)計(jì)了一種基于FPGA和UART的數(shù)據(jù)采集系統(tǒng),并完成系統(tǒng)的軟硬件設(shè)計(jì)。整個(gè)設(shè)計(jì)完全采用硬件邏輯VHDL語言,集成在一枚Altera的cyclone芯片內(nèi),設(shè)計(jì)了單片機(jī)總線與FPGA接口邏輯,數(shù)據(jù)緩存的雙端口RAM、FIFO和UART串行發(fā)送模塊。通過仿真和實(shí)際應(yīng)用證明系統(tǒng)的準(zhǔn)確性,該方法和理念具有一定的通用性,為數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)提供了一個(gè)新思路,使系統(tǒng)更緊湊,易維護(hù),更可靠。

    標(biāo)簽: FPGA UART MCU 總線

    上傳時(shí)間: 2013-10-11

    上傳用戶:lliuhhui

  • 基于NiosⅡ的UART設(shè)計(jì)與實(shí)現(xiàn)

    設(shè)計(jì)了一種基于NiosⅡ的UART系統(tǒng),采用軟硬件協(xié)作設(shè)計(jì)的思想調(diào)用了UART核并通過編譯相關(guān)軟件驅(qū)動(dòng)的方式實(shí)現(xiàn)RS232協(xié)議的通信。首先介紹了UART的協(xié)議原理,然后描述了基本的硬件構(gòu)造和軟件編程方法。編譯仿真無誤后下載到芯片通過串口調(diào)試軟件進(jìn)行了調(diào)試驗(yàn)證。

    標(biāo)簽: Nios UART

    上傳時(shí)間: 2013-10-27

    上傳用戶:huyahui

  • UART 4 UART參考設(shè)計(jì),Xilinx提供VHDL代碼

    UART 4 UART參考設(shè)計(jì),Xilinx提供VHDL代碼 uart_vhdl This zip file contains the following folders:  \vhdl_source  -- Source VHDL files:      uart.vhd  - top level file      txmit.vhd - transmit portion of uart      rcvr.vhd -  - receive portion of uart \vhdl_testfixture  -- VHDL Testbench files. This files only include the testbench behavior, they         do not instantiate the DUT. This can easily be done in a top-level VHDL          file or a schematic. This folder contains the following files:      txmit_tb.vhd  -- Test bench for txmit.vhd.      rcvr_tf.vhd  -- Test bench for rcvr.vhd.

    標(biāo)簽: UART Xilinx VHDL 參考設(shè)計(jì)

    上傳時(shí)間: 2013-11-02

    上傳用戶:18862121743

  • USB TO RS232 RS485 UART轉(zhuǎn)接板電路原理圖

    USB TO RS232 RS485 UART轉(zhuǎn)接板電路原理圖

    標(biāo)簽: RS UART USB 232

    上傳時(shí)間: 2013-10-22

    上傳用戶:macarco

  • arm s3c44b0x 的uart程序源碼

    arm s3c44b0x 的uart程序源碼

    標(biāo)簽: s3c44b0x uart arm 程序源碼

    上傳時(shí)間: 2013-11-30

    上傳用戶:chenlong

  • arm s3c44b0x 的uart程序源碼

    arm s3c44b0x 的uart程序源碼

    標(biāo)簽: s3c44b0x uart arm 程序源碼

    上傳時(shí)間: 2015-01-09

    上傳用戶:huannan88

主站蜘蛛池模板: 金堂县| 西乌| 芜湖市| 会同县| 水富县| 高陵县| 紫金县| 都兰县| 鄱阳县| 诸城市| 兴宁市| 福州市| 准格尔旗| 曲沃县| 班玛县| 门源| 永平县| 赣州市| 荔波县| 淮阳县| 蒙自县| 棋牌| 廉江市| 普安县| 鄂托克旗| 高邮市| 崇阳县| 自治县| 德钦县| 铁岭县| 山阳县| 德格县| 休宁县| 宕昌县| 息烽县| 全州县| 安康市| 中宁县| 伽师县| 望都县| 黑河市|