亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

HDL

Hardware Des cription Language??--??硬件描述語言
  • ChenMobius通信系統的FPGA硬件實現

    自上個世紀九十年代以來,我國著名學者、現中國科學院院士、清華大學陳難先教授等人使用無窮級數的Mobius反演公式解決了一系列重要的物理學中的逆問題,開創了應用、推廣數論中的Mobius變換解決物理學中各種逆問題的巧妙方法,其工作在1990年當時就得到了世界著名的《NATURE》雜志的高度評價。 華僑大學蘇武潯教授等則把Mobius變換的方法應用于幾種常用波形(包括周期矩形脈沖,奇偶對稱方波和三角波等)的傅立葉級數的逆變換運算,得到正、余弦函數及一般周期信號的各種常用波形的信號展開;并求得了與各種常用波形信號函數族相正交的函數族,以用于各展開系數的計算與信息的解調;而后把它們應用到通信系統中,提出了一種新的通信系統,即新型Chen-Mobius通信系統。 本文主要完成了兩個方面的工作,Chen-Mobius多路通信系統的FPGA硬件設計實現和基于Chen-Mobius變換的語音加密雙工通信系統的實現。首先,利用嵌入MATLAB\SIMULINK中的DSPBuilder軟件對Chen-Mobius多路(四路和八路)通信系統進行仿真分析,對該系統在不同信噪比情況下的錯誤概率進行了計算,并繪出了信噪比-錯誤概率曲線;其次,利用DSPBuilder中的Signalcompiler將Chen-Mobius多路通信系統的主體模塊(函數及積分器的產生等)轉化成HDL硬件語言,后在QuartusⅡ軟件平臺上,結合利用VHDL編程的硬件程序模塊(分頻、延時、控制模塊等)構架完整的Chen-Mobius通信系統,并對此系統設計綜合、引腳分配、仿真驗證、時序分析等;最后,在Altera公司的Stratix 芯片上,實現硬件的編程和下載,從而完成了Chen-Mobius多路通信系統的FPGA硬件實現。 另外,利用Chen-Mobius單路通信系統的調制、解調系統分別對語音信號進行加密與解密,在兩塊DE2的FPGA開發板上成功實現了基于Chen-Mobius變換的語音加密雙工通信。完成本設計意義重大,它為今后Chen-Mobius通信系統應用于通信領域的各個方面,邁開堅實的一步。

    標簽: ChenMobius FPGA 通信系統 硬件實現

    上傳時間: 2013-07-24

    上傳用戶:xaijhqx

  • Visual Elite 0

    Summit Design公司基于ESL設計產品的最新Visual Elite圖像產品具有Advanced SystemC建模及分析功能。該工具的最新版本包括原始SystemC構造,允許用戶在SystemC內建模并驗證設計。 該工具的HDL版本可幫助門級設計師們學習用Verilog和VHDL設計。最新版本的Visual Elite可幫助硬件設計師們和C/C++編程者迅速使用SystemC語言創建系統。Visual Elite 允許用戶熟悉語言后,使用預建圖形模塊創建系統并自行創建文本模塊。 該工具的瀏覽器

    標簽: Visual Elite

    上傳時間: 2013-04-24

    上傳用戶:東大小布

  • LeonardoSpectrum v2006a0

    LeonardoSpectrum是Mentor公司出品的一款HDL邏輯綜合軟件

    標簽: LeonardoSpectrum v2006a0

    上傳時間: 2013-07-03

    上傳用戶:julin2009

  • MAX+PLUS II Advanced Synthsis 10.230

    MAX+PLUS II Advanced Synthsis ALtera的一個免費HDL綜合工具,安裝后可以直接使用,是MaxplusII的一個插件,用這個插件進行語言綜合,比直接使用MaxplusII綜合的效果好

    標簽: Advanced Synthsis 10.230 PLUS

    上傳時間: 2013-05-27

    上傳用戶:feichengweoayauya

  • ModleSim 6.50

    Mentor公司的ModelSim是業界最優秀的HDL語言仿真軟件,它能提供友好的仿真環境,是業界唯一的單內核支持VHDL和Verilog混合仿真的仿真器

    標簽: ModleSim 6.50

    上傳時間: 2013-04-24

    上傳用戶:zukfu

  • Debussy 50

    Debussy軟件 Debussy是NOVAS Software, Inc(思源科技)發展的HDL Debug & Analysis tool,這套軟體主要不是用來跑模擬或看波形

    標簽: Debussy 50

    上傳時間: 2013-07-08

    上傳用戶:fywz

  • Topweaver 1.10

    Topweaver 一個很好用的HDL設計工具,能夠自動將子模塊聚合成一個頂層文件,DLL/PLL資源為我們提供了很好的頻率合成方法。但是一些時候人們依然通過編寫HDL代碼來實現時鐘的分頻,以實現特殊的分頻系數,可調節的占空比和其它DLL/PLL不容易實現的功能。

    標簽: Topweaver 1.10

    上傳時間: 2013-07-19

    上傳用戶:gongxinshiwo@163.com

  • 基于FPGA的ADC并行測試方法研究

    高性能ADC產品的出現,給混合信號測試領域帶來前所未有的挑戰。并行ADC測試方案實現了多個ADC測試過程的并行化和實時化,減少了單個ADC的平均測試時間,從而降低ADC測試成本。本文實現了基于FPGA的ADC并行測試方法。在閱讀相關文獻的基礎上,總結了常用ADC參數測試方法和測試流程。使用FPGA實現時域參數評估算法和頻域參數評估算法,并對2個ADC在不同樣本數條件下進行并行測試。    本研究通過在FPGA內部實現ADC測試時域算法和頻域算法相結合的方法來搭建測試系統,完成了音頻編解碼器WM8731L的控制模式接口、音頻數據接口、ADC測試時域算法和頻域算法的FPGA實現。整個測試系統使用Angilent33220A任意信號發生器提供模擬激勵信號,共用一個FPGA內部實現的采樣時鐘控制模塊。并行測試系統將WM8731.L片內的兩個獨立ADC的串行輸出數據分流成左右兩通道,并對其進行串并轉換。然后對左右兩個通道分別配置一個FFT算法模塊和時域算法模塊,并行地實現了ADC參數的評估算法。在樣本數分別為128和4096的實驗條件下,對WM8731L片內2個被測.ADC并行地進行參數評估,被測參數包括增益GAIN、偏移量OFFSET、信噪比SNR、信號與噪聲諧波失真比SINAD、總諧波失真THD等5個常用參數。實驗結果表明,通過在FPGA內配置2個獨立的參數計算模塊,可并行地實現對2個相同ADC的參數評估,減小單個ADC的平均測試時間。FPGA片內實時評估算法的實現節省了測試樣本傳輸至自動測試機PC端的時間。而且只需將HDL代碼多次復制,就可實現多個被測ADC在同一時刻并行地被評估,配置靈活。基于FPGA的ADC并行測試方法易于實現,具有可行性,但由于噪聲的影響,測試精度有待進一步提高。該方法可用于自動測試機的混合信號選項卡或測試子系統。

    標簽: FPGA ADC 并行測試 方法研究

    上傳時間: 2013-06-07

    上傳用戶:gps6888

  • 基于FPGA的PCI接口的設計

    PCI(Peripheral Component Interconnect)局部總線是微型計算機中處理器、存儲器與外圍控制部件、擴展卡之間的互連接口,由于其速度快、可靠性高、成本低、兼容性好等特點,在各種計算機總線標準占有重要地位,基于PCI標準的接口設計已經成為相關項目開發中的一個重要的選擇。    目前,現場可編程門陣列FPGA(Field Programmable Gates)得到了廣泛應用。由于其具有規模大,開發過程投資小,可反復編程,且支持軟硬件協同設計等特點,因此已逐步成為復雜數字硬件電路設計的首選。    PCI接口的開發有多種方法,主要有兩種:一是使用專用接口芯片,二是使用可編程邏輯器件,如FPGA。本論文基于成本和實際需要的考慮,采用第二種方法進行設計。    本論文采用自上而下(Top-To-Down)和模塊化的設計方法,使用FPGA和硬件描述語言(VHDL和Verilog HDL)設計了一個PCI接口核,并通過自行設計的試驗板對其進行驗證。為使設計準確可靠,在具體模塊的設計中廣泛采用流水線技術和狀態機的方法。    論文最終設計完成了一個33M32位的PCI主從接口,并把它作為以NIOSⅡ為核心的SOPC片內外設,與通用計算機成功進行了通訊。    論文對PCI接口進行了功能仿真,仿真結果和PCI協議的要求一致,表明本論文設計正確。把設計下載進FPGA芯片EP2C8Q208C7之后,論文給出了使用SIGNALTAPⅡ觀察到的信號實際波形,波形顯示PCI接口能夠滿足本設計中系統的需要。本文最后還給出試驗板的具體設計步驟及驅動程序的安裝。

    標簽: FPGA PCI 接口的設計

    上傳時間: 2013-07-28

    上傳用戶:372825274

  • 《從算法設計到硬件邏輯的實現》

    ·本書是《從算法設計到硬線邏輯的實現——復雜數字邏輯系統的Verilog HDL設計技術和方法》的配套用書。主要內容包括12個實驗練習和Verilog的語法手冊。各個實驗由淺入深,從簡單到復雜,介紹了用Verilog語言設計數字電路系統的實用方法與技術,有較強的實踐性與指導意義。語法部分包括標志符的使用、基本語句以及系統任務與函數的介紹。內容較為詳盡,可方便學生與工程技術人員查詢使用,對學習Veri

    標簽: 算法設計 硬件 邏輯

    上傳時間: 2013-06-30

    上傳用戶:萬有引力

主站蜘蛛池模板: 增城市| 辰溪县| 永善县| 广宗县| 和田县| 泗水县| 吉水县| 莎车县| 海阳市| 临江市| 来凤县| 平谷区| 万源市| 呼伦贝尔市| 隆德县| 潢川县| 永兴县| 永修县| 浏阳市| 内江市| 三门县| 吴江市| 南昌市| 博乐市| 兴义市| 江陵县| 孙吴县| 东乌| 长沙市| 麻江县| 监利县| 宁晋县| 华安县| 炉霍县| 龙南县| 黄平县| 商丘市| 定日县| 炉霍县| 衡阳县| 江口县|