This application note describes a reference system which illustrates how to build an embeddedPowerPC® system using the Xilinx 1-Gigabit Ethernet Media Access Controller processor core.This system has the PLB_Gemac configured to use Scatter/Gather Direct Memory Access andthe Serializer/Deserializer (SerDes) interface. This application note describes how to set up thespecific clocking structure required for the SerDes interface and the constraints to be added tothe UCF file. This reference system is complete with a standalone software application to testsome of the main features of this core, including access to registers, DMA capabilities, transmitand receive in loopback mode. This reference system is targeted for the ML300 evaluationboard.
上傳時間: 2013-11-01
上傳用戶:truth12
介紹了一種10M/ 100M 以太網控制器的實現方法,該控制器以FIFO 作為幀緩存,通過程序設計實現10M/ 100M 自適應,設計中采用WS 接口,提高了設計的靈活行,可以實現與其他SOC 的互連[1 ] ,該設計采用VerilogHDL 硬件描述語言編程,基于ISE 開發環境,在Xilinx 公司的Spartan2 Ⅲ系列FPGA XC3S1000242FT256C 上實現。關鍵詞:以太網MAC;10M/ 100M; FPGA ;VerilogHDL
上傳時間: 2013-10-18
上傳用戶:liglechongchong
W5100是WlZnet公司推出的一款TCP/IP硬件協議棧的升級產品,是一種多功能的單片網絡接口芯片.它除了集成TCP/IP協議棧外,還集成以太網MAC層和物理層.介紹了W5100芯片的性能特點和內部結構,分析了其軟硬件應用設計方法.
上傳時間: 2013-11-21
上傳用戶:lhc9102
常用的嵌入式處理器有ARM、MIPS、PowerPC、X86、68K/Cold fire等,MIPS是Microprocessor without Inter-locked Pipeline Stages的縮寫,是由MIPS技術公司開發的一種處理器內核標準。目前有32位和64位MIPS芯片。PowerPC是早期Motorola公司和IBM公司聯合為Apple公司的MAC機開發的CPU芯片,商標權同時屬于IBM和Motorola兩家公司,并一度成為他們的主導產品。X86系列處理器起源于Intel架構的8080,然后發展出286、386、486直到現在的奔騰處理器乃至雙核處理器等。從嵌入式市場來看,486DX也應該是和ARM、68K、MIPS和SuperH齊名的5大嵌入式處理器之一。Motorola 68K是出現比較早的一款嵌入式處理器,采用的是CISC結構。
上傳時間: 2013-10-22
上傳用戶:dddddd55
The NCV7356 is a physical layer device for a single wire data linkcapable of operating with various Carrier Sense Multiple Accesswith Collision Resolution (CSMA/CR) protocols such as the BoschController Area Network (CAN) version 2.0. This serial data linknetwork is intended for use in applications where high data rate is notrequired and a lower data rate can achieve cost reductions in both thephysical media components and in the microprocessor and/ordedicated logic devices which use the network.The network shall be able to operate in either the normal data ratemode or a high-speed data download mode for assembly line andservice data transfer operations. The high-speed mode is onlyintended to be operational when the bus is attached to an off-boardservice node. This node shall provide temporary bus electrical loadswhich facilitate higher speed operation. Such temporary loads shouldbe removed when not performing download operations.The bit rate for normal communications is typically 33 kbit/s, forhigh-speed transmissions like described above a typical bit rate of83 kbit/s is recommended. The NCV7356 features undervoltagelockout, timeout for faulty blocked input signals, output blankingtime in case of bus ringing and a very low sleep mode current.
上傳時間: 2013-10-24
上傳用戶:s藍莓汁
LPC1700系列Cortex-M3微控制器用于處理要求高度集成和低功耗的嵌入式應用。ARM Cortex-M3是下一代新生內核,它可提供系統增強型特性,例如現代化調試特性和支持更高級別的塊集成。LPC1700系列Cortex-M3微控制器的操作頻率可達100MHz。ARM Cortex-M3 CPU具有3級流水線和哈佛結構,帶獨立的本地指令和數據總線以及用于外設的稍微低性能的第三條總線。ARM Cortex-M3 CPU還包含一個支持隨機跳轉的內部預取指單元。LPC1700系列Cortex-M3微控制器的外設組件包含高達512KB的Flash存儲器、64KB的數據存儲器、以太網MAC、USB主機/從機/OTG接口、8通道的通用DMA控制器、4個UART、2條CAN通道、2個SSP控制器、SPI接口、3個I2C接口、2-輸入和2-輸出的I2S接口、8通道的12位ADC、10位DAC、電機控制PWM、正交編碼器接口、4個通用定時器、6-輸出的通用PWM、帶獨立電池供電的超低功耗RTC和多達70個的通用I/O管腳
上傳時間: 2013-10-16
上傳用戶:icarus
概要2 個對稱的600MHz 高性能Blackfin 內核328K Bytes 片內存儲器每個 Blackfin 內核包括:2 個16 位MAC,2 個40 位ALU,4 個8 位視頻ALU,以及1 個40 位移位器RISC 式寄存器和指令模型,編程簡單,編譯環境友好先進的調試、跟蹤和性能監視內核電壓 0.8V-1.2V,片內調壓器可調兼容 3.3V 及2.5V I/O256 引腳Mini-BGA 和297 引腳PBGA 兩種封裝外設兩個并行輸入/輸出外圍接口單元,支持ITU-R 656 視頻數據格式,可與ADI 的模擬前端ADC 無縫連接2 個雙通道全雙工同步串行接口,支持8 個立體聲I2S 通道2 個16 通道DMA 控制器和1 個內部存儲器DMA 控制器SPI 兼容端口12 個通用32-bit 定時/計數器,支持PWMSPI 兼容端口支持 IrDA 的UART2 個“看門狗”定時器48 個可編程標志引腳1x-63x 倍頻的片內PLL
上傳時間: 2013-11-06
上傳用戶:YUANQINHUI
基于提高WLAN系統的容量和頻譜利用率的目的,在不改變現有WLAN協議的情況下,采用了IEEE802.11媒體接入控制(MAC)協議與MIMO系統相結合的方法。首先對空時編碼技術和智能天線技術兩種MIMO系統進行可行性分析,確定采用空時編碼技術的MIMO系統;再進一步針對分層空時碼、網格空時碼和分組空時碼等幾種空時編碼的特性進行比較,最終得到IEEE802.11a結合分組空時碼實現WLAN的MIMO系統的優選方案。
上傳時間: 2013-10-15
上傳用戶:jisujeke
二層交換技術是發展比較成熟,二層交換機屬數據鏈路層設備,可以識別數據包中的MAC 地址信息,根據MAC 地址進行轉發,并將這些MAC 地址與對應的端口記錄在自己內部的一個地址表中。
標簽: 四層交換
上傳時間: 2013-11-22
上傳用戶:來茴
第一章 引論 1.1 計算機網絡和協議 1.1.1 計算機網絡 1.1.2 協 議 1.1.3 計算機網絡體系結構 1.2 局域網 1.2.1 概 述 1.2.2 局域網協議 1.3 現場總線 1.3.1 背景和發展 1.3.2 概念和主要特點 1.4 控制器局部網(CAN) 1.4.1 CAN的分層結構 1.4.2 邏輯鏈路控制(LLC)子層 1.4.3 媒體訪問控制(MAC)子層 1.4.4 物理層 第二章 CAN控制器及有關器件
上傳時間: 2013-10-12
上傳用戶:qwer0574