用MAXPLUS2實現的一種通用邏輯模塊,背景是一個基于dsp的嵌入式開發(fā)板,上面的邏輯模塊全用cpld實現。此模塊可以供以后的嵌入式開發(fā)作參考。
標簽: MAXPLUS2 邏輯 模塊
上傳時間: 2013-09-06
上傳用戶:懶龍1988
開發(fā)環(huán)境:MAXPLUS2 a/d convortor
標簽: convortor MAXPLUS2 開發(fā)環(huán)境
上傳時間: 2015-03-13
上傳用戶:asasasas
vhdl描述的顯示代碼 MAXPLUS2開發(fā)環(huán)境
標簽: MAXPLUS2 vhdl 代碼 開發(fā)環(huán)境
上傳用戶:cc1
MAXPLUS2為開發(fā)環(huán)境 vhdl編寫的自由 計數器 程序
標簽: MAXPLUS2 vhdl 開發(fā)環(huán)境 編寫
上傳時間: 2014-01-01
上傳用戶:hxy200501
MAXPLUS2為開發(fā)環(huán)境 vhdl編寫的 鍵盤 程序
上傳用戶:wpwpwlxwlx
MAXPLUS2為開發(fā)環(huán)境 vhdl編寫的 掃描 程序
上傳用戶:2467478207
一個FIR低通濾波器,最小阻帶衰減-30db,帶內波動小于1db.用MAXPLUS2設計與仿真。
標簽: MAXPLUS2 FIR 1db 30
上傳時間: 2013-12-08
上傳用戶:wmwai1314
MAXPLUS2是一款應用于硬件編程的編程軟件,本文件教你快速掌握其編程,仿真方法。
標簽: MAXPLUS2 應用于 硬件編程 編程軟件
上傳時間: 2015-03-25
上傳用戶:stella2015
大家好沒辦法還是那句話 我現在用MAXPLUS2有高手跟我聯系請上qq94229631 手機13788910703上海的我姓曹
標簽: 13788910703 MAXPLUS2 94229631 qq
上傳時間: 2013-12-24
上傳用戶:gut1234567
用vhdl實現一個fir濾波器 設計要求: 1.最小阻帶衰減-30db。 2.帶內波動小于1db. 3.用MATLIB與MAXPLUS2聯合設計與仿真
標簽: MAXPLUS2 MATLIB vhdl fir
上傳時間: 2013-12-19
上傳用戶:llandlu
蟲蟲下載站版權所有 京ICP備2021023401號-1