亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

ModelSim-Altera

  • 本教程定位于FPGA/CPLD的快速入門(mén)。以ALTERA公司的芯片和相應(yīng)的開(kāi)發(fā)軟件為目標(biāo)載體進(jìn)行闡述

    本教程定位于FPGA/CPLD的快速入門(mén)。以ALTERA公司的芯片和相應(yīng)的開(kāi)發(fā)軟件為目標(biāo)載體進(jìn)行闡述,本教程闡述了ALTERA主要系列芯片PLD芯片的結(jié)構(gòu)和特點(diǎn)以及相應(yīng)的開(kāi)發(fā)軟件MAX和Plusa和Quartus的使用

    標(biāo)簽: ALTERA FPGA CPLD 教程

    上傳時(shí)間: 2013-09-05

    上傳用戶(hù):llwap

  • 用8031加載ALtera的FPGA

    用8031加載ALtera的FPGA,也可用于Xilinx的FPGA的加載

    標(biāo)簽: ALtera 8031 FPGA

    上傳時(shí)間: 2013-09-06

    上傳用戶(hù):txfyddz

  • modelsim使用

    modelsim使用

    標(biāo)簽: modelsim

    上傳時(shí)間: 2013-10-11

    上傳用戶(hù):caoyuanyuan1818

  • 可編輯程邏輯及IC開(kāi)發(fā)領(lǐng)域的EDA工具介紹

    EDA (Electronic Design Automation)即“電子設(shè)計(jì)自動(dòng)化”,是指以計(jì)算機(jī)為工作平臺(tái),以EDA軟件為開(kāi)發(fā)環(huán)境,以硬件描述語(yǔ)言為設(shè)計(jì)語(yǔ)言,以可編程器件PLD為實(shí)驗(yàn)載體(包括CPLD、FPGA、EPLD等),以集成電路芯片為目標(biāo)器件的電子產(chǎn)品自動(dòng)化設(shè)計(jì)過(guò)程。“工欲善其事,必先利其器”,因此,EDA工具在電子系統(tǒng)設(shè)計(jì)中所占的份量越來(lái)越高。下面就介紹一些目前較為流行的EDA工具軟件。 PLD 及IC設(shè)計(jì)開(kāi)發(fā)領(lǐng)域的EDA工具,一般至少要包含仿真器(Simulator)、綜合器(Synthesizer)和配置器(Place and Routing, P&R)等幾個(gè)特殊的軟件包中的一個(gè)或多個(gè),因此這一領(lǐng)域的EDA工具就不包括Protel、PSpice、Ewb等原理圖和PCB板設(shè)計(jì)及電路仿真軟件。目前流行的EDA工具軟件有兩種分類(lèi)方法:一種是按公司類(lèi)別進(jìn)行分類(lèi),另一種是按功能進(jìn)行劃分。 若按公司類(lèi)別分,大體可分兩類(lèi):一類(lèi)是EDA 專(zhuān)業(yè)軟件公司,業(yè)內(nèi)最著名的三家公司是Cadence、Synopsys和Mentor Graphics;另一類(lèi)是PLD器件廠(chǎng)商為了銷(xiāo)售其產(chǎn)品而開(kāi)發(fā)的EDA工具,較著名的公司有Altera、Xilinx、lattice等。前者獨(dú)立于半導(dǎo)體器件廠(chǎng)商,具有良好的標(biāo)準(zhǔn)化和兼容性,適合于學(xué)術(shù)研究單位使用,但系統(tǒng)復(fù)雜、難于掌握且價(jià)格昂貴;后者能針對(duì)自己器件的工藝特點(diǎn)作出優(yōu)化設(shè)計(jì),提高資源利用率,降低功耗,改善性能,比較適合產(chǎn)品開(kāi)發(fā)單位使用。 若按功能分,大體可以分為以下三類(lèi)。 (1) 集成的PLD/FPGA開(kāi)發(fā)環(huán)境 由半導(dǎo)體公司提供,基本上可以完成從設(shè)計(jì)輸入(原理圖或HDL)→仿真→綜合→布線(xiàn)→下載到器件等囊括所有PLD開(kāi)發(fā)流程的所有工作。如Altera公司的MaxplusⅡ、QuartusⅡ,Xilinx公司的ISE,Lattice公司的 ispDesignExpert等。其優(yōu)勢(shì)是功能全集成化,可以加快動(dòng)態(tài)調(diào)試,縮短開(kāi)發(fā)周期;缺點(diǎn)是在綜合和仿真環(huán)節(jié)與專(zhuān)業(yè)的軟件相比,都不是非常優(yōu)秀的。 (2) 綜合類(lèi) 這類(lèi)軟件的功能是對(duì)設(shè)計(jì)輸入進(jìn)行邏輯分析、綜合和優(yōu)化,將硬件描述語(yǔ)句(通常是系統(tǒng)級(jí)的行為描述語(yǔ)句)翻譯成最基本的與或非門(mén)的連接關(guān)系(網(wǎng)表),導(dǎo)出給PLD/FPGA廠(chǎng)家的軟件進(jìn)行布局和布線(xiàn)。為了優(yōu)化結(jié)果,在進(jìn)行較復(fù)雜的設(shè)計(jì)時(shí),基本上都使用這些專(zhuān)業(yè)的邏輯綜合軟件,而不采用廠(chǎng)家提供的集成PLD/FPGA開(kāi)發(fā)工具。如Synplicity公司的Synplify、Synopsys公司的FPGAexpress、FPGA Compiler Ⅱ等。 (3) 仿真類(lèi) 這類(lèi)軟件的功能是對(duì)設(shè)計(jì)進(jìn)行模擬仿真,包括布局布線(xiàn)(P&R)前的“功能仿真”(也叫“前仿真”)和P&R后的包含了門(mén)延時(shí)、線(xiàn)延時(shí)等的“時(shí)序仿真”(也叫“后仿真”)。復(fù)雜一些的設(shè)計(jì),一般需要使用這些專(zhuān)業(yè)的仿真軟件。因?yàn)橥瑯拥脑O(shè)計(jì)輸入,專(zhuān)業(yè)軟件的仿真速度比集成環(huán)境的速度快得多。此類(lèi)軟件最著名的要算Model Technology公司的Modelsim,Cadence公司的NC-Verilog/NC-VHDL/NC-SIM等。 以上介紹了一些具代表性的EDA 工具軟件。它們?cè)谛阅苌细饔兴L(zhǎng),有的綜合優(yōu)化能力突出,有的仿真模擬功能強(qiáng),好在多數(shù)工具能相互兼容,具有互操作性。比如Altera公司的 QuartusII集成開(kāi)發(fā)工具,就支持多種第三方的EDA軟件,用戶(hù)可以在QuartusII軟件中通過(guò)設(shè)置直接調(diào)用Modelsim和 Synplify進(jìn)行仿真和綜合。 如果設(shè)計(jì)的硬件系統(tǒng)不是很大,對(duì)綜合和仿真的要求不是很高,那么可以在一個(gè)集成的開(kāi)發(fā)環(huán)境中完成整個(gè)設(shè)計(jì)流程。如果要進(jìn)行復(fù)雜系統(tǒng)的設(shè)計(jì),則常規(guī)的方法是多種EDA工具協(xié)調(diào)工作,集各家之所長(zhǎng)來(lái)完成設(shè)計(jì)流程。

    標(biāo)簽: EDA 編輯 邏輯

    上傳時(shí)間: 2013-11-19

    上傳用戶(hù):wxqman

  • Altera FPGA 電源電路解決方案-以 DE2-70 平臺(tái)為實(shí)例

    Altera FPGA 電源電路解決

    標(biāo)簽: Altera FPGA 70 DE

    上傳時(shí)間: 2014-12-24

    上傳用戶(hù):heart_2007

  • Altera FPGA的電源解決方案

    Abstract: Field-programmable gate arrays (FPGAs) are used in a wide variety of applications and end markets, including digital signalprocessing, medical imaging, and high-performance computing. This application note outlines the issues related to powering FPGAs.It also discusses Maxim's solutions for powering Altera® FPGAs.  

    標(biāo)簽: Altera FPGA 電源解決方案

    上傳時(shí)間: 2013-11-02

    上傳用戶(hù):zhaoman32

  • 基于Avalon總線(xiàn)的8051MCU IP核的設(shè)計(jì)

    設(shè)計(jì)了一款基于Avalon總線(xiàn)的8051MCU IP核。它支持MCS-51指令集,優(yōu)化內(nèi)部的結(jié)構(gòu),通過(guò)采用流水線(xiàn)技術(shù)、指令映射技術(shù)、指令預(yù)取技術(shù)、微代碼技術(shù)等極大的提高了IP核的工作速度,使IP核在100MHz時(shí)鐘下,能夠單周期執(zhí)行一條指令。本設(shè)計(jì)使用Modelsim軟件完成了功能仿真和時(shí)序仿真,并在以Altera 公司的Cyclone II FPGA芯片為核心的DE2開(kāi)發(fā)板上完成了硬件驗(yàn)證。

    標(biāo)簽: Avalon 8051 MCU 總線(xiàn)

    上傳時(shí)間: 2013-11-02

    上傳用戶(hù):gundan

  • ispdown V2.3 最新版 (可用Altera下載線(xiàn)進(jìn)

    ispdown軟件,是目前國(guó)內(nèi)唯一可以使用Altera下載線(xiàn)進(jìn)行89s、90、ATmega下載出的軟件(包含新型號(hào)),很不錯(cuò)的軟件哦.操作方便的很。。

    標(biāo)簽: ispdown Altera 2.3 下載線(xiàn)

    上傳時(shí)間: 2014-01-16

    上傳用戶(hù):258彼岸

  • Altera FPGA_CPLD設(shè)計(jì)(實(shí)例源代碼)

    Altera FPGA_CPLD設(shè)計(jì)(實(shí)例源代碼)

    標(biāo)簽: FPGA_CPLD Altera 源代碼

    上傳時(shí)間: 2013-10-24

    上傳用戶(hù):Bert520

  • 基于Altera MegaCore實(shí)現(xiàn)FFT的方法

    基于Altera MegaCore實(shí)現(xiàn)FFT的方法

    標(biāo)簽: MegaCore Altera FFT

    上傳時(shí)間: 2013-10-11

    上傳用戶(hù):sjy1991

主站蜘蛛池模板: 延吉市| 华阴市| 太康县| 慈利县| 江北区| 石门县| 靖州| 章丘市| 抚远县| 昌邑市| 玉环县| 米泉市| 长沙市| 灯塔市| 集贤县| 阿合奇县| 盘山县| 平昌县| 常山县| 安泽县| 密山市| 新郑市| 垫江县| 新疆| 乐陵市| 奉节县| 广水市| 洞口县| 威海市| 五原县| 舒兰市| 新沂市| 康定县| 佛山市| 元江| 霍邱县| 那坡县| 辉南县| 金湖县| 晴隆县| 万源市|