壓縮包提供altera公司邏輯器件的標(biāo)準(zhǔn)封裝,共有8百多個(gè)器件,可以供用戶(hù)選擇,封裝格式均用protel99SE。
標(biāo)簽: altera 邏輯器件 標(biāo)準(zhǔn)封裝
上傳時(shí)間: 2014-01-24
上傳用戶(hù):bjgaofei
i2c ipcore of altera fpga that uses ahdl lauguage.
標(biāo)簽: lauguage altera ipcore ahdl
上傳時(shí)間: 2014-01-18
上傳用戶(hù):731140412
介紹了基于Altera 公司的CPLD 芯片F(xiàn)L EX10 K,以及利用VHDL 語(yǔ)言實(shí)現(xiàn)多位二進(jìn) 制碼轉(zhuǎn)換成8421BCD 碼的原理、設(shè)計(jì)思路和軟件實(shí)現(xiàn)。
標(biāo)簽: Altera 8421 CPLD VHDL
上傳時(shí)間: 2016-11-03
上傳用戶(hù):manking0408
對(duì)Modelsim仿真過(guò)程中出現(xiàn)的一些常見(jiàn)問(wèn)題的詳細(xì)解答,集EDA論壇高手解答為一體,比較適合初學(xué)者一看。
標(biāo)簽: Modelsim 仿真 過(guò)程
上傳時(shí)間: 2013-12-17
上傳用戶(hù):royzhangsz
本章詳細(xì)介紹了基于ISE的FPGA設(shè)計(jì)流程以及多個(gè)輔助工具(XST、XPower、PACE、ModelSim、Synplify以及MATLAB)的使用方法。首先介紹了ISE軟件主要特性及其安裝流程,然后介紹了如何通過(guò)ISE完成FPGA設(shè)計(jì),
標(biāo)簽: ISE ModelSim Synplify XPower
上傳時(shí)間: 2016-11-06
上傳用戶(hù):mpquest
經(jīng)過(guò)改造和調(diào)試了的 ALTERA USB BLASTER原理圖和PCB圖
標(biāo)簽: BLASTER ALTERA USB PCB
上傳時(shí)間: 2016-11-08
上傳用戶(hù):日光微瀾
基于FPGA的雙路可移相任意波形發(fā)生器 Altera中國(guó)大學(xué)生電子設(shè)計(jì)文章競(jìng)賽獲獎(jiǎng)作品刊登
標(biāo)簽: Altera FPGA 移相 任意波形發(fā)生器
上傳時(shí)間: 2013-12-24
上傳用戶(hù):xjz632
altera 颶風(fēng)二代開(kāi)發(fā)板的原理圖,pdf格式
標(biāo)簽: altera 開(kāi)發(fā)板 原理圖
上傳時(shí)間: 2016-11-11
上傳用戶(hù):lizhizheng88
altera公司最新的cyclone3的技術(shù)文檔
標(biāo)簽: cyclone3 altera 文檔
上傳時(shí)間: 2016-11-12
上傳用戶(hù):as275944189
采用Altera公司的FPGA芯片,在MAX+plus II軟件平臺(tái)上實(shí)現(xiàn)多路HDLC電路
標(biāo)簽: Altera FPGA 芯片
上傳時(shí)間: 2016-11-13
上傳用戶(hù):zhyiroy
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1