圖像顯示器是人類(lèi)接受外部信息的重要手段之一。而立體顯示則能再現(xiàn)場(chǎng)景的三維信息,提供場(chǎng)景更為全面、詳實(shí)的信息,在醫(yī)學(xué)、軍事、娛樂(lè)具有廣泛的應(yīng)用前景。而現(xiàn)有的3D立體顯示設(shè)備價(jià)格都比較貴,基于此,本人研究了基于SDRAM存儲(chǔ)器和FPGA處理器的3D頭盔顯示設(shè)備并且設(shè)計(jì)出硬件和軟件系統(tǒng)。該系統(tǒng)圖像效果好,并且價(jià)格成本便宜,從而具有更大的實(shí)用性。本文完成的主要工作有三點(diǎn): 1.設(shè)計(jì)了基于FPGA處理器和SDRAM存儲(chǔ)器的3D頭盔顯示器。該方案有別于現(xiàn)有的基于MCU、DSP和其它處理芯片的方案。本方案能通過(guò)線(xiàn)性插值算法把1024×768的分辨率變成800×600的分辨率,并能實(shí)現(xiàn)120HZ圖像刷新率,采用SDRAM作為高速存儲(chǔ)器,并且采用乒乓操作,有別于其它的開(kāi)關(guān)左右眼視頻實(shí)現(xiàn)立體圖像。在本方案中每時(shí)每刻都是左右眼視頻同時(shí)輸出,使得使用者感覺(jué)不到視頻圖像有任何閃爍,減輕眼睛疲勞。本方案還實(shí)現(xiàn)了圖像對(duì)比對(duì)度調(diào)節(jié),液晶前照光調(diào)節(jié)(調(diào)節(jié)輸出脈沖的占空比),立體圖像源自動(dòng)識(shí)別,還有人性化的操作界面(OSD)功能。 2.完成了該系統(tǒng)的硬件平臺(tái)設(shè)計(jì)和軟件設(shè)計(jì)。從便攜性角度考慮,盡量減小PCB板面積,給出了它們?cè)敿?xì)的硬件設(shè)計(jì)電路圖。完成了FPGA系統(tǒng)的設(shè)計(jì),包括系統(tǒng)整體分析,各個(gè)模塊的實(shí)現(xiàn)原理和具體實(shí)現(xiàn)的方法。完成了單片機(jī)對(duì)AD9883的配置設(shè)計(jì)。 3.完成了本方案的各項(xiàng)測(cè)試和調(diào)試工作,主要包括:數(shù)據(jù)采集部分測(cè)試、數(shù)據(jù)存儲(chǔ)部分測(cè)試、FPGA器件工作狀態(tài)測(cè)試、以電腦顯示器作為顯示器的聯(lián)機(jī)調(diào)試和以HX7015A作為顯示器的聯(lián)機(jī)調(diào)試,并且最終調(diào)試通過(guò),各項(xiàng)功能都滿(mǎn)足預(yù)期設(shè)計(jì)的要求。實(shí)驗(yàn)和分析結(jié)果論證了系統(tǒng)設(shè)計(jì)的合理性和使用價(jià)值。 本文的研究與實(shí)現(xiàn)工作通過(guò)實(shí)驗(yàn)和分析得到了驗(yàn)證。結(jié)果表明,本文提出的由FPGA和SDRAM組成的3D頭盔顯示系統(tǒng)完全可以實(shí)現(xiàn)高質(zhì)量的立體視覺(jué)效果,從而可以將該廉價(jià)的3D頭盔顯示系統(tǒng)用于我國(guó)現(xiàn)代化建設(shè)中所需要的領(lǐng)域。
上傳時(shí)間: 2013-07-16
上傳用戶(hù):xiaoxiang
本文研究特種LCD的圖像處理方法和FPGA實(shí)現(xiàn)方案,并研制出基于FPGA的若干實(shí)際應(yīng)用系統(tǒng),有效地解決目前存在的問(wèn)題。本文主要研究?jī)?nèi)容為: (1)給出一種基于彩色空間變換的色彩調(diào)整方法,在YCrCb空間內(nèi)實(shí)現(xiàn)亮度和色度分離,避免了RGB空間兩者同時(shí)變化造成偏色和失真的現(xiàn)象,并在FPGA內(nèi)采用流水線(xiàn)結(jié)構(gòu)改進(jìn)3階矩陣運(yùn)算的邏輯結(jié)構(gòu),節(jié)省出2/3的邏輯資源,提高了模塊的最高運(yùn)行速度。 (2)研究利用FPGA實(shí)現(xiàn)圖像實(shí)時(shí)縮放處理的方法,選擇能夠滿(mǎn)足特種LCD要求的雙線(xiàn)性插值法作為研究對(duì)象,實(shí)時(shí)計(jì)算插值系數(shù)dx和dy,并采用流水線(xiàn)結(jié)構(gòu)進(jìn)行插值計(jì)算,僅使用FPGA中的3個(gè)雙端口RAM來(lái)緩沖圖像數(shù)據(jù),沒(méi)有外擴(kuò)大容量幀存儲(chǔ)器,降低了成本,提高特種LCD的系統(tǒng)兼容性。 (3)設(shè)計(jì)一種針對(duì)特種LCD更為簡(jiǎn)捷、有效的隔行轉(zhuǎn)逐行掃描的實(shí)現(xiàn)方案,即利用圖像實(shí)時(shí)縮放的方法,把一場(chǎng)圖像縮放到LCD的分辨率,實(shí)現(xiàn)復(fù)合視頻圖像在LCD的“滿(mǎn)屏”顯示,改善現(xiàn)有特種LCD在顯示隔行掃描的復(fù)合視頻信號(hào)時(shí),遇到圖像信息丟失或顯示效果不佳的問(wèn)題。 (4)設(shè)計(jì)出一種基于字符和位圖的數(shù)字OSD控制核,合理使用分布式RAM和塊RAM兩種邏輯資源來(lái)存儲(chǔ)字符和位圖信息,OSD圖像由數(shù)字邏輯自動(dòng)合成,編程簡(jiǎn)單靈活,使特種LCD的參數(shù)調(diào)整更加方便。 (5)研制成功基于FPGA的特種LCD顯示控制板,能顯示三種分辨率640×480,800×600,1024×768的圖像信號(hào);支持寬范圍的亮度、對(duì)比度、顯示位置等參數(shù)的實(shí)時(shí)調(diào)整,并提供全功能的透明OSD菜單進(jìn)行指示。 (6)研制成功基于FPGA的特種LCD圖像調(diào)節(jié)板,用于對(duì)某型號(hào)機(jī)載特種LCD進(jìn)行改造,增加寬范圍的亮度、對(duì)比度、圖像顯示位置的實(shí)時(shí)調(diào)整功能,提供無(wú)信號(hào)輸入檢測(cè)與OSD指示功能,提高圖像顯示的性能,通過(guò)了環(huán)境溫度試驗(yàn)與性能測(cè)試,并已裝機(jī)。 (7)研制成功基于DSP和FPGA的圖像采集顯示板,實(shí)現(xiàn)了對(duì)全分辨率復(fù)合視頻信號(hào)進(jìn)行25幀/秒的實(shí)時(shí)采集和顯示,在DSP內(nèi)使用“三幀”輪換的圖像數(shù)據(jù)緩沖方法提高了系統(tǒng)的實(shí)時(shí)處理能力,使之能夠完成一定復(fù)雜度的實(shí)時(shí)圖像處理。
上傳時(shí)間: 2013-06-12
上傳用戶(hù):ivan-mtk
嵌入式網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng)是一種以嵌入式技術(shù)、視頻編碼技術(shù)和網(wǎng)絡(luò)傳輸技術(shù)為核心的新型視頻監(jiān)控系統(tǒng),它在穩(wěn)定性、實(shí)時(shí)性、處理速度、功能、價(jià)格、擴(kuò)展性等方面和傳統(tǒng)的視頻監(jiān)控系統(tǒng)相比有著突出的優(yōu)勢(shì),同時(shí)也代表著目前視頻監(jiān)控系統(tǒng)研究和發(fā)展的方向。 本文研究并實(shí)現(xiàn)了以微處理器S3C2440和嵌入式Linux操作系統(tǒng)為核心的嵌入式網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng)。論文首先介紹了嵌入式視頻監(jiān)控技術(shù)的發(fā)展趨勢(shì)和研究現(xiàn)狀,而后闡述了該系統(tǒng)硬件總體設(shè)計(jì)方案,討論了基于嵌入式Linux操作系統(tǒng)的開(kāi)發(fā)平臺(tái)的構(gòu)建,詳細(xì)論述了視頻采集、編碼、存儲(chǔ)、傳輸?shù)葐卧能浻布O(shè)計(jì),重點(diǎn)論述了基于AL9V576的視頻編碼模塊和基于TW2835的視頻處理模塊的設(shè)計(jì)。 本文研究的主要內(nèi)容如下: 1、研究視頻采集單元的優(yōu)化方法,設(shè)計(jì)采用音視頻控制器TW2835采集四路模擬視頻輸入信號(hào)并疊加OSD環(huán)境信息顯示,提高了視頻處理的功能和視頻質(zhì)量; 2、研究雙核構(gòu)架,采用混合信號(hào)系統(tǒng)級(jí)芯片C8051F340控制TW2835、采集環(huán)境信息并與S3C2440串口通信,使視頻采集單元模塊化設(shè)計(jì),增加了產(chǎn)品設(shè)計(jì)的靈活性,減小了主控芯片的負(fù)擔(dān)和軟件設(shè)計(jì)的復(fù)雜性,便于產(chǎn)品功能的擴(kuò)展和二次開(kāi)發(fā); 3、研究并分析了MPEG-4的硬件實(shí)現(xiàn)方式,采用高品質(zhì)、高性能、低功率視頻壓縮芯片AL9V576進(jìn)行MPEG-4編碼,大幅提升了壓縮效率,另外還設(shè)計(jì)了SRAM主機(jī)接口與主控芯片通信,突破了傳統(tǒng)芯片大多采用的PCI接口的限制,方便模塊的組合; 4、研究并設(shè)計(jì)了CF卡存儲(chǔ)方案,實(shí)現(xiàn)了一種在嵌入式視頻服務(wù)器上的視頻檢索和存儲(chǔ)方法。
標(biāo)簽: ARM 嵌入式遠(yuǎn)程 視頻監(jiān)控系統(tǒng)
上傳時(shí)間: 2013-05-16
上傳用戶(hù):cuicuicui
隨著數(shù)字電視技術(shù)的飛速發(fā)展,數(shù)字機(jī)頂盒已成為現(xiàn)在模擬電視收看數(shù)字電視節(jié)目必不可少的設(shè)備。而數(shù)字機(jī)頂盒需要在解碼后的模擬視頻信號(hào)上加入屏幕顯示信息(如亮度、色度、信息服務(wù)菜單等)以提供給觀眾良好的界面和靈活的人機(jī)交互。 v屏幕顯示系統(tǒng)(OSG,On-Screen-Graphics)解決了現(xiàn)有模擬電視無(wú)法實(shí)現(xiàn)的疊加屏幕顯示信息的問(wèn)題,提供同步輸出疊加有各種圖形、文字的電視節(jié)目圖像的功能,其中最主要的部分是OSD(On-Screen-Display),即屏幕顯示單元。OSD將疊加的位圖圖像分為多個(gè)OSD塊,一般定義為矩形區(qū)域。每個(gè)矩形區(qū)域,例如臺(tái)標(biāo)、參數(shù)調(diào)節(jié)框、字幕等,都有獨(dú)立的4色、16色或256色顏色查找表。同時(shí)OSG系統(tǒng)也支持真彩模式。OSD塊經(jīng)由編碼/混合器與視頻圖像進(jìn)行alpha混合后輸出到電視屏幕上。 本文詳細(xì)介紹了應(yīng)用FPGA設(shè)計(jì)包括屏幕顯示單元在內(nèi)的OSG系統(tǒng)的思路和設(shè)計(jì)過(guò)程,描述了模塊的劃分與功能仿真。在論文前半部分,本文給出了圖文屏幕顯示系統(tǒng)各子單元的工作流程,接著論文的后半部分,給出了詳細(xì)的模塊接口說(shuō)明和硬件實(shí)現(xiàn)。
上傳時(shí)間: 2013-07-27
上傳用戶(hù):萬(wàn)有引力
EAGLE是一款多媒體處理器。EAGLE集成了帶有DSP特性的32位EISC CPU處理器、H.264解碼器、JPEG解碼器、2D圖像引擎、聲音混音器、具有OSD功能的CRT控制器、視頻編碼器、視頻解碼接口模塊、USB主/從和通用I/O外設(shè)接口。視頻芯片和聲音芯片的集成使得基于EAGLE的系統(tǒng)開(kāi)發(fā)成本、時(shí)間、復(fù)雜度都大大縮減,系統(tǒng)的開(kāi)發(fā)僅僅需要增加存儲(chǔ)器和I/O設(shè)備例如LCD panel,flash等等就可完成,幫助系統(tǒng)設(shè)計(jì)師降低設(shè)計(jì)難度和減少設(shè)計(jì)時(shí)間。
標(biāo)簽: PKM 32 AG 芯片數(shù)據(jù)
上傳時(shí)間: 2013-06-27
上傳用戶(hù):星仔
本書(shū)從應(yīng)用角度深入淺出地介紹國(guó)際上最流行的MOTOROLA M68HC05系列單片機(jī)的 結(jié)構(gòu)、指令系統(tǒng)、定時(shí)器、串行通訊接口(SCI)、串行外圍接口(SPI)、A/D轉(zhuǎn)換器、脈沖寬 度調(diào)制(PWM)、EPROM/EEPROM、液晶顯示(LCD)驅(qū)動(dòng)器、屏幕顯示(OSD)驅(qū)動(dòng)器、雙音多頻(DTMF)等I/O功能及其使用方法,重點(diǎn)詳細(xì)地論述匯編程序設(shè)計(jì)方法、系統(tǒng)設(shè)計(jì)方法、單片機(jī)開(kāi)發(fā)與應(yīng)用技術(shù)和大量具體應(yīng)用實(shí)例。本書(shū)實(shí)用性強(qiáng)、取材新穎、內(nèi)容豐富,適于電子、無(wú)線(xiàn)電、微機(jī)、自控、通訊等領(lǐng)域的工程技術(shù)人員和科研人員閱讀,也適合于作高等院校、專(zhuān)科學(xué)校和各類(lèi)培訓(xùn)班的教材或參考書(shū)。是單片機(jī)入門(mén)和開(kāi)發(fā)應(yīng)用單片機(jī)的實(shí)用資料。 MOTOROLA M68HC05系列8位單片機(jī)是國(guó)際上應(yīng)用最廣泛、功能最豐富和性能價(jià)格比最優(yōu)的單片機(jī)。由于該系列單片機(jī)具有功能全面、速度高、系統(tǒng)設(shè)計(jì)簡(jiǎn)單、使用方便、功耗低、可靠性高、價(jià)格低等許多特點(diǎn),在家電、有線(xiàn)與無(wú)線(xiàn)通訊、儀表、測(cè)控系統(tǒng)、自控、汽車(chē)等領(lǐng)域得到了廣泛的應(yīng)用,因而它在市場(chǎng)占有率方面占有絕對(duì)優(yōu)勢(shì)。 隨著電子產(chǎn)品的智能化和小型化的發(fā)展,將單片機(jī)應(yīng)用于各類(lèi)產(chǎn)品中,使提高產(chǎn)品的性能與檔次成為必然的趨勢(shì)。無(wú)論從性能方面還是從價(jià)格方面考慮,選用M68HC05系列單片機(jī)都將是最適宜的。 M68HC05系列單片機(jī)片內(nèi)除具有RAM、ROM/EPROM/OTPROM(一次可編程ROM)或EEPROM、多功能16位定時(shí)器(具有輸入捕捉、輸出比較、溢出和實(shí)時(shí)中斷功能)、兩種省電低功耗方式、并行I/O口外,還具有許多特殊I/O功能,例如A/D轉(zhuǎn)換器、串行通訊接口(SCI)、串行外圍接口(SPI)、液晶顯示(LCD)驅(qū)動(dòng)器、脈沖寬度調(diào)制(PWM)、屏幕顯示(OSD)驅(qū)動(dòng)器、熒光顯示(VFD)驅(qū)動(dòng)器、雙音多頻(DTMF)發(fā)生/接收器、實(shí)時(shí)時(shí)鐘((RTC)、鍵盤(pán)中斷和H橋驅(qū)動(dòng)器等。M68HC05系列有近百種型號(hào),可根據(jù)應(yīng)用場(chǎng)合方便地選用具有所需功能的型號(hào)。這樣,既能充分利用單片機(jī)片內(nèi)的資源,又不需外接其他電路芯片,使構(gòu)成的應(yīng)用系統(tǒng)極為簡(jiǎn)單。M68HC05系列的應(yīng)用系統(tǒng)是真正的單片系統(tǒng),通常只需外接極少量元件。 由于用M68HC05單片機(jī)內(nèi)部的硬件完成所需的功能,因此,應(yīng)用系統(tǒng)電路簡(jiǎn)單,系統(tǒng)可靠性高、成本低、體積小、使用與調(diào)試方便,易于大批量生產(chǎn),并且使與外圍功能有關(guān)的軟件程序的設(shè)計(jì)也大大簡(jiǎn)化。 本書(shū)實(shí)用性強(qiáng),取材新穎,內(nèi)容豐富、全面,從應(yīng)用角度深入淺出地介紹M68HC05系列單片機(jī)的結(jié)構(gòu)、功能及其應(yīng)用系統(tǒng)的設(shè)計(jì)與開(kāi)發(fā),還重點(diǎn)介紹程序設(shè)計(jì)和大量具體應(yīng)用實(shí)例。本書(shū)注重實(shí)用,以盡量簡(jiǎn)明的語(yǔ)言、最少的篇幅,使讀者花最少的時(shí)間就能掌握M68HC05系列單片機(jī)的設(shè)計(jì)、開(kāi)發(fā)與應(yīng)用技術(shù)。本書(shū)作者具有多年從事單片機(jī)教學(xué)和科研的經(jīng)驗(yàn),該書(shū)是根據(jù)最新資料和科研成果并結(jié)合親身經(jīng)歷的實(shí)際教學(xué)內(nèi)容編寫(xiě)成的,希望也堅(jiān)信本書(shū)對(duì)廣大讀者一定會(huì)有裨益。 本書(shū)編著者有:剛寒冰、齊秋群、剛勵(lì)韜、徐英新、姜洪福、姜朋、高京齋、李宇仁、劉穎、邊萌。本書(shū)不足和謬誤之處,請(qǐng)批評(píng)指正。
上傳時(shí)間: 2013-10-18
上傳用戶(hù):exxxds
為解決傳統(tǒng)可視倒車(chē)?yán)走_(dá)視頻字符疊加器結(jié)構(gòu)復(fù)雜,可靠性差,成本高昂等問(wèn)題,在可視倒車(chē)?yán)走_(dá)設(shè)計(jì)中采用視頻字符發(fā)生器芯片MAX7456。該芯片集成了所有用于產(chǎn)生用戶(hù)定義OSD,并將其插入視頻信號(hào)中所需的全部功能,僅需少量的外圍阻容元件即可正常工作。給出了以MAX7456為核心的可視倒車(chē)?yán)走_(dá)的軟、硬件實(shí)現(xiàn)方案及設(shè)計(jì)實(shí)例。該方案具有電路結(jié)構(gòu)簡(jiǎn)單、價(jià)格低廉、符合人體視覺(jué)習(xí)慣的特點(diǎn)。經(jīng)實(shí)際裝車(chē)測(cè)試,按該方案設(shè)計(jì)的可視倒車(chē)?yán)走_(dá)視場(chǎng)清晰、提示字符醒目、工作可靠,可有效降低駕駛員倒車(chē)時(shí)的工作強(qiáng)度、減少倒車(chē)事故的發(fā)生。 Abstract: A new video and text generation chip,MAX7456,was used in the design of video parking sensor in order to simplify system structure,improve reliability and reduce cost. This chip included all the necessary functions to generate user-defined OSDs and to add them into the video signals. It could be put into work with addition of just a small number of resistances and capacitors. This paper provided software and hardware implementation solutions and design example based on the chip. The system had the characteristics of simplicity in circuit structure,lower cost,and comfort for the nature of human vision. Loading road test demonstrates high video and text display quality and reliable performance,which makes the driver easy to see backward and reduces chance of accidents.
標(biāo)簽: 7456 MAX 可視倒車(chē) 中的應(yīng)用
上傳時(shí)間: 2013-12-10
上傳用戶(hù):qiaoyue
This application note covers the design considerations of a system using the performance features of the LogiCORE™ IP Advanced eXtensible Interface (AXI) Interconnect core. The design focuses on high system throughput through the AXI Interconnect core with F MAX and area optimizations in certain portions of the design. The design uses five AXI video direct memory access (VDMA) engines to simultaneously move 10 streams (five transmit video streams and five receive video streams), each in 1920 x 1080p format, 60 Hz refresh rate, and up to 32 data bits per pixel. Each VDMA is driven from a video test pattern generator (TPG) with a video timing controller (VTC) block to set up the necessary video timing signals. Data read by each AXI VDMA is sent to a common on-screen display (OSD) core capable of multiplexing or overlaying multiple video streams to a single output video stream. The output of the OSD core drives the DVI video display interface on the board. Performance monitor blocks are added to capture performance data. All 10 video streams moved by the AXI VDMA blocks are buffered through a shared DDR3 SDRAM memory and are controlled by a MicroBlaze™ processor. The reference system is targeted for the Virtex-6 XC6VLX240TFF1156-1 FPGA on the Xilinx® ML605 Rev D evaluation board
標(biāo)簽: XAPP 740 AXI 互聯(lián)
上傳時(shí)間: 2013-11-14
上傳用戶(hù):fdmpy
This application note covers the design considerations of a system using the performance features of the LogiCORE™ IP Advanced eXtensible Interface (AXI) Interconnect core. The design focuses on high system throughput through the AXI Interconnect core with F MAX and area optimizations in certain portions of the design. The design uses five AXI video direct memory access (VDMA) engines to simultaneously move 10 streams (five transmit video streams and five receive video streams), each in 1920 x 1080p format, 60 Hz refresh rate, and up to 32 data bits per pixel. Each VDMA is driven from a video test pattern generator (TPG) with a video timing controller (VTC) block to set up the necessary video timing signals. Data read by each AXI VDMA is sent to a common on-screen display (OSD) core capable of multiplexing or overlaying multiple video streams to a single output video stream. The output of the OSD core drives the DVI video display interface on the board. Performance monitor blocks are added to capture performance data. All 10 video streams moved by the AXI VDMA blocks are buffered through a shared DDR3 SDRAM memory and are controlled by a MicroBlaze™ processor. The reference system is targeted for the Virtex-6 XC6VLX240TFF1156-1 FPGA on the Xilinx® ML605 Rev D evaluation board
標(biāo)簽: XAPP 740 AXI 互聯(lián)
上傳時(shí)間: 2013-11-23
上傳用戶(hù):shen_dafa
本人以前做的一個(gè)DVD+TV 項(xiàng)目,51用做控制,含 NEC紅外遙控接收和轉(zhuǎn)發(fā),VFD1632驅(qū)動(dòng),OSD 芯片M35055,NTSC高頻頭控制以及I2C 24C02的讀寫(xiě),因?yàn)橐郧八鶎?xiě),有些地方看起來(lái)有點(diǎn)亂,但功能模塊OK,整個(gè)程序也是可以運(yùn)行的,希望能給初用者有點(diǎn)參考
上傳時(shí)間: 2015-03-28
上傳用戶(hù):凌云御清風(fēng)
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1