在QuartUSII中使用AHDL語言編寫一個RS232串行數(shù)據(jù)通信接口,要求設(shè)計輸入輸出端口,要求能提供的接收端口正確地接收。其中1bit作為start位,8bit作為數(shù)據(jù),1bit作為end位。
標簽: QuartUSII AHDL 232 RS
上傳時間: 2013-12-19
上傳用戶:huyiming139
在QuartUSII運用AHDL語言,首先設(shè)計出PN發(fā)生器來產(chǎn)生一個11位的數(shù)據(jù)流在整個周期內(nèi)有效數(shù)據(jù)有 =2047位;再設(shè)計狀態(tài)機用來檢測串行數(shù)據(jù)流中的序列。運用兩個個計數(shù)器分別對PN碼計數(shù)以及序列出現(xiàn)的次數(shù)計數(shù)。改變PN碼結(jié)構(gòu)可以作為通用數(shù)列檢測器
標簽: QuartUSII 語言
上傳時間: 2015-11-26
上傳用戶:天涯
QuartUSII 三分頻電路,大家?guī)蛥⒖家幌拢惺裁磫栴}
標簽: QuartUSII 三分頻電路
上傳時間: 2015-12-09
上傳用戶:x4587
上傳時間: 2013-12-13
上傳用戶:kelimu
QuartUSII 中文使用手冊,給廣大cpld 及 fpga 開發(fā)用戶使用,謝謝大家的支持。
標簽: QuartUSII 使用手冊
上傳時間: 2015-12-15
上傳用戶:hasan2015
Altera QuartUSII靜態(tài)時序分析(Static Timing Analysis)基礎(chǔ)及應用
標簽: QuartUSII Analysis Altera Static
上傳時間: 2014-01-26
上傳用戶:a6697238
用QuartUSII編寫的,基于vhdl語言的按鍵加法器,從0到11,也可通過撥碼開關(guān)控制,從11到0,加入了鍵盤防手抖。
標簽: QuartUSII 編寫
上傳時間: 2014-01-07
上傳用戶:LouieWu
Quartus II設(shè)計正弦信號發(fā)生器。本節(jié)通過正弦信號發(fā)生器的設(shè)計對QuartUSII的一些重要功能作一些說明。對本節(jié)的詳細了解有利于對以后章節(jié)有關(guān)DSP Builder的應用和設(shè)計有更好的理解。
標簽: QuartUSII Quartus Builder DSP
上傳時間: 2015-12-18
上傳用戶:佳期如夢
此文章講述了QuartUSII里出現(xiàn)的大部分警告的處理方法!
標簽: QuartUSII 分 處理方法
上傳時間: 2013-12-02
上傳用戶:iswlkje
用QuartUSII編寫的,基于vhdl語言的按鍵加法器,從0到11,也可通過撥碼開關(guān)控制,從11到0,加入了鍵盤防手抖。-
上傳時間: 2013-12-23
上傳用戶:youmo81
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1